亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

農(nóng)場外掛

  • 鋁電解電容器:詳細(xì)介紹原理,應(yīng)用,使用技巧

    鋁電解電容器:詳細(xì)介紹原理,應(yīng)用,使用技巧 電容器(capacitor)在音響組件中被廣泛運(yùn)用,濾波、反交連、高頻補(bǔ)償、直流回授...隨處可見。但若依功能及制造材料、制造方法細(xì)分,那可不是一朝一夕能說得明白。所以縮小范圍,本文只談電解電容,而且只談電源平滑濾波用的鋁質(zhì)電解電容。         每臺音響機(jī)器都要吃電源─除了被動(dòng)式前級,既然需要供電,那就少不了「濾波」這個(gè)動(dòng)作。不要和我爭,采用電池供電當(dāng)然無必要電源平滑濾波。但電池充電電路也有整流及濾波,故濾波電容器還是會(huì)存在。        我們現(xiàn)在習(xí)用的濾波電容,正式的名稱應(yīng)是:鋁箔干式電解電容器。就我的觀察,除加拿大Sonic Frontiers真空管前級,曾在高壓穩(wěn)壓線路中選用PP塑料電容做濾波外,其它機(jī)種一概都是采用鋁箔干式電解電容;因此網(wǎng)友有必要對它多做了解。         面對電源穩(wěn)壓線路中擔(dān)任電源平滑濾波的電容器,你首先想到的會(huì)是什幺?─容量?耐壓?電容器的封裝外皮上一定有容量標(biāo)示,那是指靜電容量;也一定有耐壓標(biāo)示,那是指工作電壓或額定電壓。         工作電壓(working voltage)簡稱WV,為絕對安全值;若是surge voltage(簡稱SV或Vs),就是涌浪電壓或崩潰電壓;,超過這個(gè)電壓值就保證此電容會(huì)被浪淹死─小心電容會(huì)爆!根據(jù)國際IEC 384-4規(guī)定,低于315V時(shí),Vs=1.15×Vr,高于315V時(shí),Vs=1.1×Vr。Vs是涌浪電壓,Vr是額定電壓(rated voltage)。

    標(biāo)簽: 鋁電解電容器 詳細(xì)介紹 使用技巧

    上傳時(shí)間: 2013-12-23

    上傳用戶:gundan

  • 晶體管代換手冊下載

    為使本書成為國內(nèi)目前  最新、最全、最適用的晶體管  代換手冊,編者根據(jù)國內(nèi)外  出版的最新資料,在1992年  最新增訂版的基礎(chǔ)上,又增  加了數(shù)千種日本晶體管和數(shù)  千種歐州晶體管型號及其代  換的國內(nèi)外型號,并且,還介  紹了美國1985年以前生產(chǎn)  的3N型場效應(yīng)管及其代換  型號。  本手冊介紹了數(shù)萬種國  外晶體管(包括部分場效應(yīng)  管)的型號、用途、極性、主要  參數(shù)、國外代換型號、國內(nèi)代  換型號以及具有管腳排列和  實(shí)際尺寸的外形圖。手冊還  介紹了中國、國際、美國、日  本等半導(dǎo)體器件型號命名法  等內(nèi)容。  本手冊的特點(diǎn)是:資料  新穎,型號齊全,查閱方便,  實(shí)用性強(qiáng),可供業(yè)余無線電  愛好者、電子和通訊專業(yè)的  工人和工程技術(shù)人員使用。

    標(biāo)簽: 晶體管 代換手冊

    上傳時(shí)間: 2013-12-11

    上傳用戶:liu999666

  • 一種DDS任意波形發(fā)生器的ROM優(yōu)化方法

    提出了一種改進(jìn)的基于直接頻率合成技術(shù)(DDS)的任意波形發(fā)生器在現(xiàn)場可編程門陣列(FPGA)上的實(shí)現(xiàn)方法。首先將三角波、正弦波、方波和升/降鋸齒波的波形數(shù)據(jù)寫入片外存儲器,當(dāng)調(diào)用時(shí)再將相應(yīng)的數(shù)據(jù)移入FPGA的片上RAM,取代分區(qū)塊的將所有類型波形數(shù)據(jù)同時(shí)存儲在片上RAM中的傳統(tǒng)方法;再利用正弦波和三角波的波形在4個(gè)象限的對稱性以及鋸齒波的線性特性,通過硬件反相器對波形數(shù)據(jù)和尋址地址值進(jìn)行處理,實(shí)現(xiàn)了以1/4的數(shù)據(jù)量還原出精度不變的模擬信號,從而將整體的存儲量減小為原始設(shè)計(jì)方案的5%。經(jīng)驗(yàn)證,這種改進(jìn)方法正確可行,能夠大大降低開發(fā)成本。

    標(biāo)簽: DDS ROM 任意波形發(fā)生器

    上傳時(shí)間: 2013-12-25

    上傳用戶:日光微瀾

  • Pads Router布線技巧分享

        當(dāng)設(shè)計(jì)高速信號PCB或者復(fù)雜的PCB時(shí),常常需要考慮信號的干擾和抗干擾的問題,也就是設(shè)計(jì)這樣的PCB時(shí),需要提高PCB的電磁兼容性。為了實(shí)現(xiàn)這個(gè)目的,除了在原理圖設(shè)計(jì)時(shí)增加抗干擾的元件外,在設(shè)計(jì)PCB時(shí)也必須考慮這個(gè)問題,而最重要的實(shí)現(xiàn)手段之一就是使用高速信號布線的基本技巧和原則。   高速信號布線的基本技巧包括控制走線長度、蛇形布線、差分對布線和等長布線,使用這些基本的布線方法,可以大大提高高速信號的質(zhì)量和電磁兼容性。下面分別介紹這些布線方法的設(shè)置和操作。

    標(biāo)簽: Router Pads 布線技巧

    上傳時(shí)間: 2013-11-08

    上傳用戶:座山雕牛逼

  • 數(shù)字與模擬電路設(shè)計(jì)技巧

    數(shù)字與模擬電路設(shè)計(jì)技巧IC與LSI的功能大幅提升使得高壓電路與電力電路除外,幾乎所有的電路都是由半導(dǎo)體組件所構(gòu)成,雖然半導(dǎo)體組件高速、高頻化時(shí)會(huì)有EMI的困擾,不過為了充分發(fā)揮半導(dǎo)體組件應(yīng)有的性能,電路板設(shè)計(jì)與封裝技術(shù)仍具有決定性的影響。 模擬與數(shù)字技術(shù)的融合由于IC與LSI半導(dǎo)體本身的高速化,同時(shí)為了使機(jī)器達(dá)到正常動(dòng)作的目的,因此技術(shù)上的跨越競爭越來越激烈。雖然構(gòu)成系統(tǒng)的電路未必有clock設(shè)計(jì),但是毫無疑問的是系統(tǒng)的可靠度是建立在電子組件的選用、封裝技術(shù)、電路設(shè)計(jì)與成本,以及如何防止噪訊的產(chǎn)生與噪訊外漏等綜合考慮。機(jī)器小型化、高速化、多功能化使得低頻/高頻、大功率信號/小功率信號、高輸出阻抗/低輸出阻抗、大電流/小電流、模擬/數(shù)字電路,經(jīng)常出現(xiàn)在同一個(gè)高封裝密度電路板,設(shè)計(jì)者身處如此的環(huán)境必需面對前所未有的設(shè)計(jì)思維挑戰(zhàn),例如高穩(wěn)定性電路與吵雜(noisy)性電路為鄰時(shí),如果未將噪訊入侵高穩(wěn)定性電路的對策視為設(shè)計(jì)重點(diǎn),事后反復(fù)的設(shè)計(jì)變更往往成為無解的夢魘。模擬電路與高速數(shù)字電路混合設(shè)計(jì)也是如此,假設(shè)微小模擬信號增幅后再將full scale 5V的模擬信號,利用10bit A/D轉(zhuǎn)換器轉(zhuǎn)換成數(shù)字信號,由于分割幅寬祇有4.9mV,因此要正確讀取該電壓level并非易事,結(jié)果造成10bit以上的A/D轉(zhuǎn)換器面臨無法順利運(yùn)作的窘境。另一典型實(shí)例是使用示波器量測某數(shù)字電路基板兩點(diǎn)相隔10cm的ground電位,理論上ground電位應(yīng)該是零,然而實(shí)際上卻可觀測到4.9mV數(shù)倍甚至數(shù)十倍的脈沖噪訊(pulse noise),如果該電位差是由模擬與數(shù)字混合電路的grand所造成的話,要測得4.9 mV的信號根本是不可能的事情,也就是說為了使模擬與數(shù)字混合電路順利動(dòng)作,必需在封裝與電路設(shè)計(jì)有相對的對策,尤其是數(shù)字電路switching時(shí),ground vance noise不會(huì)入侵analogue ground的防護(hù)對策,同時(shí)還需充分檢討各電路產(chǎn)生的電流回路(route)與電流大小,依此結(jié)果排除各種可能的干擾因素。以上介紹的實(shí)例都是設(shè)計(jì)模擬與數(shù)字混合電路時(shí)經(jīng)常遇到的瓶頸,如果是設(shè)計(jì)12bit以上A/D轉(zhuǎn)換器時(shí),它的困難度會(huì)更加復(fù)雜。

    標(biāo)簽: 數(shù)字 模擬電路 設(shè)計(jì)技巧

    上傳時(shí)間: 2013-11-16

    上傳用戶:731140412

  • 差分阻抗

    當(dāng)你認(rèn)為你已經(jīng)掌握了PCB 走線的特征阻抗Z0,緊接著一份數(shù)據(jù)手冊告訴你去設(shè)計(jì)一個(gè)特定的差分阻抗。令事情變得更困難的是,它說:“……因?yàn)閮筛呔€之間的耦合可以降低有效阻抗,使用50Ω的設(shè)計(jì)規(guī)則來得到一個(gè)大約80Ω的差分阻抗!”這的確讓人感到困惑!這篇文章向你展示什么是差分阻抗。除此之外,還討論了為什么是這樣,并且向你展示如何正確地計(jì)算它。 單線:圖1(a)演示了一個(gè)典型的單根走線。其特征阻抗是Z0,其上流經(jīng)的電流為i。沿線任意一點(diǎn)的電壓為V=Z0*i( 根據(jù)歐姆定律)。一般情況,線對:圖1(b)演示了一對走線。線1 具有特征阻抗Z11,與上文中Z0 一致,電流i1。線2具有類似的定義。當(dāng)我們將線2 向線1 靠近時(shí),線2 上的電流開始以比例常數(shù)k 耦合到線1 上。類似地,線1 的電流i1 開始以同樣的比例常數(shù)耦合到線2 上。每根走線上任意一點(diǎn)的電壓,還是根據(jù)歐姆定律,

    標(biāo)簽: 差分阻抗

    上傳時(shí)間: 2013-10-20

    上傳用戶:lwwhust

  • pcb layout design(臺灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測試點(diǎn)供工廠ICT 測試治具使用ICT 測試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測試用之TEST PAD(測試點(diǎn)),其原則如下:1. 一般測試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測試點(diǎn)最小可至30mil.測試點(diǎn)與元件PAD 的距離最小為40mil。2. 測試點(diǎn)與測試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測試點(diǎn)必須均勻分佈於PCB 上,避免測試時(shí)造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-10-22

    上傳用戶:pei5

  • 電路板布局原則

    電路板布局………………………………………42.1 電源和地…………………………………………………………………….42.1.1 感抗……………………………………………………………………42.1.2 兩層板和四層板………………………………………………………42.1.3 單層板和二層板設(shè)計(jì)中的微處理器地……………………………….42.1.4 信號返回地……………………………………………………………52.1.5 模擬數(shù)字和高壓…………………………………………………….52.1.6 模擬電源引腳和模擬參考電壓……………………………………….52.1.7 四層板中電源平面因該怎么做和不應(yīng)該怎么做…………………….52.2 兩層板中的電源分配……………………………………………………….62.2.1 單點(diǎn)和多點(diǎn)分配……………………………………………………….62.2.2 星型分配………………………………………………………………62.2.3 格柵化地……………………………………………………………….72.2.4 旁路和鐵氧體磁珠……………………………………………………92.2.5 使噪聲靠近磁珠……………………………………………………..102.3 電路板分區(qū)………………………………112.4 信號線……………………………………………………………………...122.4.1 容性和感性串?dāng)_……………………………………………………...122.4.2 天線因素和長度規(guī)則………………………………………………...122.4.3 串聯(lián)終端傳輸線…………………………………………………..132.4.4 輸入阻抗匹配………………………………………………………...132.5 電纜和接插件……………………………………………………………...132.5.1 差模和共模噪聲……………………………………………………...142.5.2 串?dāng)_模型……………………………………………………………..142.5.3 返回線路數(shù)目……………………………………..142.5.4 對板外信號I/O的建議………………………………………………142.5.5 隔離噪聲和靜電放電ESD ……………………………………….142.6 其他布局問題……………………………………………………………...142.6.1 汽車和用戶應(yīng)用帶鍵盤和顯示器的前端面板印刷電路板………...152.6.2 易感性布局…………………………………………………………...15

    標(biāo)簽: 電路板 布局

    上傳時(shí)間: 2013-10-10

    上傳用戶:dudu1210004

  • 印刷電路板設(shè)計(jì)原則

    減小電磁干擾的印刷電路板設(shè)計(jì)原則 內(nèi) 容 摘要……1 1 背景…1 1.1 射頻源.1 1.2 表面貼裝芯片和通孔元器件.1 1.3 靜態(tài)引腳活動(dòng)引腳和輸入.1 1.4 基本回路……..2 1.4.1 回路和偶極子的對稱性3 1.5 差模和共模…..3 2 電路板布局…4 2.1 電源和地…….4 2.1.1 感抗……4 2.1.2 兩層板和四層板4 2.1.3 單層板和二層板設(shè)計(jì)中的微處理器地.4 2.1.4 信號返回地……5 2.1.5 模擬數(shù)字和高壓…….5 2.1.6 模擬電源引腳和模擬參考電壓.5 2.1.7 四層板中電源平面因該怎么做和不應(yīng)該怎么做…….5 2.2 兩層板中的電源分配.6 2.2.1 單點(diǎn)和多點(diǎn)分配.6 2.2.2 星型分配6 2.2.3 格柵化地.7 2.2.4 旁路和鐵氧體磁珠……9 2.2.5 使噪聲靠近磁珠……..10 2.3 電路板分區(qū)…11 2.4 信號線……...12 2.4.1 容性和感性串?dāng)_……...12 2.4.2 天線因素和長度規(guī)則...12 2.4.3 串聯(lián)終端傳輸線…..13 2.4.4 輸入阻抗匹配...13 2.5 電纜和接插件……...13 2.5.1 差模和共模噪聲……...14 2.5.2 串?dāng)_模型……..14 2.5.3 返回線路數(shù)目..14 2.5.4 對板外信號I/O的建議14 2.5.5 隔離噪聲和靜電放電ESD .14 2.6 其他布局問題……...14 2.6.1 汽車和用戶應(yīng)用帶鍵盤和顯示器的前端面板印刷電路板...15 2.6.2 易感性布局…...15 3 屏蔽..16 3.1 工作原理…...16 3.2 屏蔽接地…...16 3.3 電纜和屏蔽旁路………………..16 4 總結(jié)…………………………………………17 5 參考文獻(xiàn)………………………17  

    標(biāo)簽: 印刷電路板 設(shè)計(jì)原則

    上傳時(shí)間: 2013-10-24

    上傳用戶:18165383642

  • 華碩內(nèi)部的PCB基本規(guī)范

    PCB LAYOUT 基本規(guī)範(fàn)項(xiàng)次 項(xiàng)目 備註1 一般PCB 過板方向定義:􀀹 PCB 在SMT 生產(chǎn)方向?yàn)槎踢呥^迴焊爐(Reflow), PCB 長邊為SMT 輸送帶夾持邊.􀀹 PCB 在DIP 生產(chǎn)方向?yàn)镮/O Port 朝前過波焊爐(Wave Solder), PCB 與I/O 垂直的兩邊為DIP 輸送帶夾持邊.1.1 金手指過板方向定義:􀀹 SMT: 金手指邊與SMT 輸送帶夾持邊垂直.􀀹 DIP: 金手指邊與DIP 輸送帶夾持邊一致.2 􀀹 SMD 零件文字框外緣距SMT 輸送帶夾持邊L1 需≧150 mil.􀀹 SMD 及DIP 零件文字框外緣距板邊L2 需≧100 mil.3 PCB I/O port 板邊的螺絲孔(精靈孔)PAD 至PCB 板邊, 不得有SMD 或DIP 零件(如右圖黃色區(qū)).PAD

    標(biāo)簽: PCB 華碩

    上傳時(shí)間: 2014-12-24

    上傳用戶:jokey075

主站蜘蛛池模板: 萍乡市| 岢岚县| 仁怀市| 临颍县| 湾仔区| 建湖县| 兴宁市| 尚义县| 称多县| 广东省| 临泉县| 栾川县| 迁西县| 甘谷县| 伊川县| 乌鲁木齐县| 伊吾县| 怀柔区| 靖远县| 清徐县| 南充市| 府谷县| 长葛市| 吉水县| 宽甸| 大方县| 通道| 望城县| 镇巴县| 且末县| 麦盖提县| 西畴县| 达州市| 华蓥市| 丰镇市| 道孚县| 井陉县| 会泽县| 汉沽区| 怀柔区| 阿合奇县|