專輯類-網絡及電腦相關專輯-114冊-4.31G BIOS設定、維護一點通-188M.zip
上傳時間: 2013-06-17
上傳用戶:夢雨軒膂
專輯類-網絡及電腦相關專輯-114冊-4.31G CCNP學習指南:Clsc_Cisco局域網交換配置技術-19.9M-PDF.zip
標簽: Clsc_Cisco M-PDF CCNP 19.9
上傳時間: 2013-04-24
上傳用戶:kytqcool
專輯類-網絡及電腦相關專輯-114冊-4.31G Cisco路由器配置疑難解析-14.3M-PDF.zip
上傳時間: 2013-04-24
上傳用戶:bibirnovis
專輯類-網絡及電腦相關專輯-114冊-4.31G -上網十日通-304頁-38.2M.pdf
上傳時間: 2013-06-07
上傳用戶:蟲蟲蟲蟲蟲蟲
DSP編程一周通,簡明扼要,說的還是比較清楚的
上傳時間: 2013-07-17
上傳用戶:haoxiyizhong
繞組勵磁同步電機具有功率因數可調、效率高等優點,在工業大功率場合獲得了廣泛應用,因此研究和開發高性能的繞組勵磁同步電機驅動系統具有重大的經濟價值和社會效益。目前開發高性能繞組勵磁同步電機驅動系統所采用的控制方案主要有兩種:一種是直接轉矩控制(DTFC);另一種是磁場定向矢量控制(FOC)。繞組勵磁同步電機的矢量控制策略具有控制結構簡單,物理概念清晰,電流、轉矩波動小,轉速響應迅速,易實現數字控制等優點。因此,在交流傳動領域中,越來越受到學者的關注。但是,無論在國內還是國外,交直交型繞組勵磁同步電機矢量控制系統的研究還缺乏全面深入的理論研究,還沒有建造起矢量控制系統的理論體系構架。本文對繞組勵磁同步電機矢量控制系統進行了初步的理論探討,并進行了詳細的實踐研究,為以后更深入、廣泛地研究此系統,打好堅實的基礎。本論文主要研究內容如下: @@ 通過廣泛的查找文獻,對幾種常見的同步電機傳動系統進行了綜述,分析了同步電機變頻調速原理,在此基礎上,講述了無傳感器技術在同步電機中的應用現狀。無傳感器技術主要有兩大類:基于基波量的檢測方法和基于外加信號的激勵法。隨后,對轉子初始位置的估計進行了綜述,其方法有:基于電機定子鐵芯飽和效應的轉子位置估計,高頻信號注入法,基于定子繞組感應電壓的估計法和基于相電感計算法等。繞組勵磁同步電機轉子初始位置估計的研究還很少。 @@ 對繞組勵磁同步電機矢量控制的理論進行了全面深入地研究,建立起矢量控制的理論體系構架。 @@ 首先,基于磁勢等效原理,將三相靜止交流信號等效變換為兩相旋轉直流信號,將交流電機等效為直流電機進行控制。在Clarke變換和Park變換的基礎上,得到凸極同步電機轉子磁場定向的電壓矩陣方程、功率方程和運動方程。根據上述方程,繪出dq軸的等值電路及矢量圖,得到狀態空間描述的dq軸數學模型。 @@ 其次,根據模型參考自適應原理,對同步電機轉速進行估計。忽略同步電機d軸阻尼繞組的作用,取同步轉速為零,得到同步電機αβ靜止坐標系下 的數學模型。將不含有轉子轉速信息的方程作為參考模型,將含有轉速參數的方程作為可調模型,根據波波夫超穩定性和正性原理,對轉子轉速進行估計。@@ 最后,根據模型參考自適應估計的轉子轉速,設計磁通觀測器來估計轉子磁通,實現磁通反饋閉環控制。磁通觀測器采用降維觀測器,僅對轉子磁通分量進行重構,并通過極點配置算法,合理配置觀測器的極點,使觀測器滿足系統的性能指標,達到磁通觀測的目的。 @@ 新穎的空間矢量脈寬調制算法。從空間矢量的基本概念入手,深入分析了定子三相對稱電壓與空間電壓矢量之間的關系。由三相電壓源型逆變器輸出電壓波形得到六個有效開關狀態矢量,這六個開關矢量和兩個零矢量合成一組等幅不同相的電壓空間矢量,去逼近圓形旋轉磁場。其次,根據空間電壓矢量所在的扇區,選擇相鄰有效開關矢量,在伏秒平衡的法則下,計算各有效開關矢量的作用時間。并且,探討了扇區判斷和扇區過渡問題,定性分析了空間矢量脈寬調制(SVPWM)的性能。最后,根據每個扇區中開關矢量作用時間,采用軟件構造法,在TMS320LF2407A硬件上實現了SVPWM。實驗結果表明,該算法簡單易實現,能夠有效的提高直流母線的電壓利用率,具有在低頻運行穩定,逆變器輸出電流正弦度好等優點。 @@ 空間矢量過調制算法的研究。在上述線性調制的基礎上,提出一種基于電壓空間矢量的過調制方法。過調制區域根據調制度分成兩種不同的模式,分別為模式Ⅰ(0.907
上傳時間: 2013-07-25
上傳用戶:gaorxchina
線束導通檢測與管線氣密檢測系統是一種保證線束質量和可靠性以及管線密閉性的最基本測試儀器,它可以剔除大量線束連接中出現的短路、斷路、誤配線和接觸不良等故障,也可以用于檢測管線的氣密性是否符合實際生產要求,從而提高相關工業產品的質量及穩定性。 本文詳細介紹了線束導通檢測與管線氣密檢測系統的硬件制作及軟件設計。論文首先闡述了課題背景和線束導通檢測與管線氣密檢測裝置發展的國內外現狀,同時對線束測試的基本原理和幾種常見的失效模式進行了分析。隨后詳細介紹本系統的總體設計方案和設計思路以及系統的結構組成。文章主體主要分為三大部分內容,第一部分為線束檢測系統的設計,第二部分為管線氣密檢測系統的設計,第三部分為檢測信息編輯PC機軟件的設計。三大部分涵蓋軟、硬件的設計研究,但在設計及功能上相對獨立,故分開進行介紹。 作為第一部分線束檢測系統設計的開頭篇,第二章詳細介紹了系統的導通檢測、數據讀寫、人機交互等各個模塊的硬件設計。第三章以第二章所介紹的硬件結構為基礎,從線束檢測算法、數據通信、數據存取等方面逐層進行探討,從而完成對線束檢測系統軟件部分的介紹。按照第一部分的模式,第二部分所包含的四、五兩章對本系統中的管線氣密檢測部分分別從硬件和軟件的角度進行詳細介紹和深度剖析。第三部分主要介紹基于MFC的PC機信息編輯軟件的開發,分別從開發工具、軟件架構、算法等方面進行詳盡的闡述。 本論文介紹的汽車線束檢測系統可以支持最多1024個線束點,8路氣密管線的檢測,并且能管理并存儲線束測試的大量數據,方便操作人員查看線束測試情況,同時線束檢測部分具有自學習功能,應用前景十分廣闊。
上傳時間: 2013-04-24
上傳用戶:lmq0059
本文著重研究用現場可編程門陣列(FPGA)來開發設計精插補芯片。選用Altera公司的Cyclone系列的EP1C3T144C8芯片設計了逐點比較法,數字積分法和比較積分法三種經典插補算法,并對各種算法模塊進行了仿真驗證。又設計了三個算法選通信號,將三種算法模塊綜合成了一個整電路。 在完成了FPGA內部三種算法的實現后,設計以一個STC單片機為粗插補處理器的FPGA實驗開發系統,并制作了PCB板。實驗開發系統板中設計了單片機程序下載和的FPGA下載配置電路,并且配有FPGA專用配置芯片,能實現FPGA上電自動配置。可用該實驗系統板進行精插補芯片的設計與開發,以及對所完成設計的功能進行驗證。 為驗證所設計芯片的插補功能,編寫了單片機粗插補程序,將產生的粗插補坐標增量發給FPGA進行插補實驗,得到了理想的插補輸出脈沖。又編寫了單片機脈沖處理程序,讀回了FPGA的輸出脈沖,并由串口發送給PC機。最后通過編寫PC機的串口通信程序以及根據插補脈沖繪圖的程序,把FPGA的輸出脈沖繪制成了插補軌跡圖形。 最終繪圖結果顯示,在20M輸入時鐘頻率下,由插補脈沖生成的插補軌跡圖形正確,驗證了本文設計的三種插補算法功能的正確性。本設計插補芯片達到了高速插補功能要求。
上傳時間: 2013-04-24
上傳用戶:zgu489
信號與信息處理是信息科學中近幾年來發展最為迅速的學科之一,隨著片上系統(SOC,System On Chip)時代的到來,FPGA正處于革命性數字信號處理的前沿。基于FPGA的設計可以在系統可再編程及在系統調試,具有吞吐量高,能夠更好地防止授權復制、元器件和開發成本進一步降低、開發時間也大大縮短等優點。然而,FPGA器件是基于SRAM結構的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數據都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統設計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發設備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術,完成了FPGA配置接口電路及實驗開發板的設計與實現。作者在充分理解IEEE1149.1標準和USB技術原理的基礎上,針對Altcra公司專用的USB數據配置電纜USB-Blaster,對其內部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發實驗電路的完整軟硬件設計及功能時序仿真。作者最后進行了軟硬件調試,完成測試與驗證,實現了對Altera系列PLD的配置功能及實驗開發板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發環境下直接使用,無須在主機端另行設計通信軟件,其兼容性較現有設計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產權嚴格保密,使得基于USB接口的配置電路應用受到很大限制,同時也加大了自行對其進行開發設計的難度。 與傳統的基于PC并口的下載接口電路相比,本設計的基于USB下載接口電路及FPGA實驗開發板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調試NiosII嵌入式軟核處理器等明顯優勢。從成本來看,本設計的USB配置接口電路及FPGA實驗開發板與其同類產品相比有較強的競爭力。
上傳時間: 2013-04-24
上傳用戶:lingduhanya
可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。
上傳時間: 2013-07-20
上傳用戶:頂得柱