亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

通路

  • 基于FPGA的MCS51核的VHDL語言

    本文以研究嵌入式微處理器為主,自主地設計了能夠運行MCS-51系列單片機指令的MCU系統(tǒng)。系統(tǒng)采用了VHDL 語言與原理框圖的綜合設計方法,并且在Altera公司的FPGA上通過驗證。論文深入地研究了微處理器的指令系統(tǒng)和數(shù)據(jù)地址通路,采用VHDL 語言完成了取指單元,指令譯碼器單元,存儲器單元和邏輯運算單元的電路模塊的設計與實現(xiàn);研究了控制單元的實現(xiàn)方法和基于全局狀態(tài)機的設計理論,采用硬件描述語言完成了對各個控制線的相關設計與實現(xiàn)。論文通過原理示意圖和示例代碼的演示,著重介紹了指令譯碼器的實現(xiàn)方式,基于此種方式形成的譯碼電路還能夠?qū)崿F(xiàn)更為復雜的CISC指令。 本系統(tǒng)采用分模塊的設計方式,把具有相同功能的邏輯電路集中到一個框圖里,使得系統(tǒng)的可移植性大大地提高。系統(tǒng)還采用層次框圖的設計方式,把明顯地具有主從關系的電路放在不同的層次里,這也使得系統(tǒng)模塊功能的可擴展性大大地增強。內(nèi)部邏輯共分為數(shù)據(jù)存儲器模塊;程序存儲器模塊;時序控制模塊;特殊功能寄存器模塊和Core核心模塊這五個部分,文中對各個模塊的設計作了詳細的介紹。本文在最后對已實現(xiàn)的部分典型指令進行了邏輯仿真測試,測試結(jié)果表明,本文所設計的MCU系統(tǒng)能夠如預期地執(zhí)行相應的指令。在指令執(zhí)行的過程中,相應寄存器和總線上的值也均符合設計要求,實現(xiàn)了設計目標。

    標簽: FPGA VHDL MCS 51

    上傳時間: 2013-06-05

    上傳用戶:金宜

  • 應用可靠性5_線路設計

    一、應用可靠性概念 1、可靠性概念 2、固有可靠性與應用可靠性 3、易產(chǎn)生應用可靠性問題的器件 4、使用應力對可靠性的影響 二、電子元器件的選用 1、電子元器件的質(zhì)量等級 2、電子元器件的選擇要點 3、電子元器件的最大額定值 4、電子元器件的降額應用 三、電子元器件的可靠性應用 1、電子元器件的防浪涌應用 2、電子元器件的防靜電應用 3、電子元器件的防干擾應用 4、CMOS群件的防閂鎖應用 四、電子元器件的EMC應用 1、干擾來源及傳播路徑 2、接地與屏蔽 3、濾波 4、電纜及終端 5、差分 6、軟件抗干擾 五、可靠性防護元件 1、TVS二極管 2、壓敏電阻 3、PTC與NTC熱敏電阻 4、專用防護元件 六、電子線路的可靠性設計 1、簡化設計 2、容差與漂移設計 3、冗余設計 4、低功耗設計 5、潛在通路分析 6、電磁兼容設計 7、均衡設計 七、印制電路版的可靠性設計 1、PCB的布局設計 2、PCB的布線設計 3、PCB的熱設計 4、PCB的裝配 八、噪聲測試作為應用可靠性保證手段 1、噪聲與可靠性的關系 2、噪聲用于壽命評估 3、噪聲用于可靠性篩選 4、噪聲用于應力損傷的早期預測

    標簽: 應用可靠性 線路設計

    上傳時間: 2013-07-28

    上傳用戶:mh_zhaohy

  • 應用可靠性9_綜合實例

    一、應用可靠性概念 1、可靠性概念 2、固有可靠性與應用可靠性 3、易產(chǎn)生應用可靠性問題的器件 4、使用應力對可靠性的影響 二、電子元器件的選用 1、電子元器件的質(zhì)量等級 2、電子元器件的選擇要點 3、電子元器件的最大額定值 4、電子元器件的降額應用 三、電子元器件的可靠性應用 1、電子元器件的防浪涌應用 2、電子元器件的防靜電應用 3、電子元器件的防干擾應用 4、CMOS群件的防閂鎖應用 四、電子元器件的EMC應用 1、干擾來源及傳播路徑 2、接地與屏蔽 3、濾波 4、電纜及終端 5、差分 6、軟件抗干擾 五、可靠性防護元件 1、TVS二極管 2、壓敏電阻 3、PTC與NTC熱敏電阻 4、專用防護元件 六、電子線路的可靠性設計 1、簡化設計 2、容差與漂移設計 3、冗余設計 4、低功耗設計 5、潛在通路分析 6、電磁兼容設計 7、均衡設計 七、印制電路版的可靠性設計 1、PCB的布局設計 2、PCB的布線設計 3、PCB的熱設計 4、PCB的裝配 八、噪聲測試作為應用可靠性保證手段 1、噪聲與可靠性的關系 2、噪聲用于壽命評估 3、噪聲用于可靠性篩選 4、噪聲用于應力損傷的早期預測

    標簽: 應用可靠性

    上傳時間: 2013-04-24

    上傳用戶:刺猬大王子

  • 用FPGA實現(xiàn)大型設計時

    用FPGA實現(xiàn)大型設計時,可能需要FPGA具有以多個時鐘運行的多重數(shù)據(jù)通路,這種多時鐘FPGA設計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數(shù)、異步時鐘設計和時鐘/數(shù)據(jù)關系。設計過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進行布線

    標簽: FPGA 大型 計時

    上傳時間: 2013-08-23

    上傳用戶:q986086481

  • 儀表放大器——可避免常見的設計陷阱

    主要說的是應該為儀表放大器提供一個電流通路

    標簽: 儀表放大器

    上傳時間: 2013-11-13

    上傳用戶:lmq0059

  • CMOS閂鎖效應

    閂鎖效應是指CMOS器件所固有的寄生雙極晶體管被觸發(fā)導通,在電源和地之間存在一個低阻通路,大電流,導致電路無法正常工作,甚至燒毀電路

    標簽: CMOS 閂鎖效應

    上傳時間: 2013-10-20

    上傳用戶:縹緲

  • 差分信號PCB布局布線誤區(qū)

     誤區(qū)一:認為差分信號不需要地平面作為回流路徑,或者認為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速信號傳輸?shù)臋C理認識還不夠深入。雖然差分電路對于類似地彈以及其它可能存在于電源和地平面上的噪音信號是不敏感的。地平面的部分回流抵消并不代表差分電路就不以參考平面作為信號返回路徑,其實在信號回流分析上,差分走線和普通的單端走線的機理是一致的,即高頻信號總是沿著電感最小的回路進行回流,最大的區(qū)別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強,那一種就成為主要的回流通路

    標簽: PCB 差分信號 布局布線

    上傳時間: 2014-12-22

    上傳用戶:tiantian

  • LVDS與高速PCB設計

    LVDS(低壓差分信號)標準ANSI/TIA /E IA26442A22001廣泛應用于許多接口器件和一些ASIC及FPGA中。文中探討了LVDS的特點及其PCB (印制電路板)設計,糾正了某些錯誤認識。應用傳輸線理論分析了單線阻抗、雙線阻抗及LVDS差分阻抗計算方法,給出了計算單線阻抗和差分阻抗的公式,通過實際計算說明了差分阻抗與單線阻抗的區(qū)別,并給出了PCB布線時的幾點建議。關鍵詞: LVDS, 阻抗分析, 阻抗計算, PCB設計 LVDS (低壓差分信號)是高速、低電壓、低功率、低噪聲通用I/O接口標準,其低壓擺幅和差分電流輸出模式使EM I (電磁干擾)大大降低。由于信號輸出邊緣變化很快,其信號通路表現(xiàn)為傳輸線特性。因此,在用含有LVDS接口的Xilinx或Altera等公司的FP2GA及其它器件進行PCB (印制電路板)設計時,超高速PCB設計和差分信號理論就顯得特別重要。

    標簽: LVDS PCB

    上傳時間: 2013-11-19

    上傳用戶:水中浮云

  • 大功率LED照明系統(tǒng)的熱管理設計

    由于大功率LED工作時所產(chǎn)生的大量熱量,使得大功率LED照明系統(tǒng)中的熱管理成為一個非常重要的議題。文中分析了在大功率LED照明系統(tǒng)中熱傳導、熱對流和熱輻射這3種熱傳遞方式的應用,并分別提出了優(yōu)化的方案。對于大功率LED照明系統(tǒng)的熱管理設計,我們提出要系統(tǒng)考慮熱通路的每個環(huán)節(jié),通過分配溫度梯度預算來選取適當?shù)姆桨福赃_到良好的散熱效果。

    標簽: LED 大功率 照明系統(tǒng) 熱管理

    上傳時間: 2013-11-13

    上傳用戶:weiwolkt

  • 德州儀器技術(shù)專家分享:LDO噪聲詳解

      隨著通信信道的復雜度和可靠性不斷增加,人們對于電信系統(tǒng)的要求和期望也不斷提高。這些通信系統(tǒng)高度依賴于高性能、高時鐘頻率和數(shù)據(jù)轉(zhuǎn)換器器 件,而這些器件的性能又非常依賴于系統(tǒng)電源軌的質(zhì)量。當使用一個高噪聲電源供電時,時鐘或者轉(zhuǎn)換器 IC 無法達到最高性能。僅僅只是少量的電源噪聲,便會對性能產(chǎn)生極大的負面影響。本文將對一種基本 LDO 拓撲進行仔細研究,找出其主要噪聲源,并給出最小化其輸出噪聲的一些方法。   表明電源品質(zhì)的一個關鍵參數(shù)是其噪聲輸出,它常見的參考值為 RMS 噪聲測量或者頻譜噪聲密度。為了獲得最低 RMS 噪聲或者最佳頻譜噪聲特性,線性電壓穩(wěn)壓器(例如:低壓降電壓穩(wěn)壓器,LDO),始終比開關式穩(wěn)壓器有優(yōu)勢。這讓其成為噪聲敏感型應用的選擇。   基本 LDO 拓撲   一個簡單的線性電壓穩(wěn)壓器包含一個基本控制環(huán)路,其負反饋與內(nèi)部參考比較,以提供恒定電壓—與輸入電壓、溫度或者負載電流的變化或者擾動無關。    圖 1 顯示了一個 LDO 穩(wěn)壓器的基本結(jié)構(gòu)圖。紅色箭頭表示負反饋信號通路。輸出電壓 VOUT 通過反饋電阻 R1 和 R2 分壓,以提供反饋電壓 VFB。VFB 與誤差放大器負輸入端的參考電壓 VREF 比較,提供柵極驅(qū)動電壓 VGATE。最后,誤差信號驅(qū)動輸出晶體管 NFET,以對 VOUT 進行調(diào)節(jié)。    圖 1 LDO 負反饋環(huán)路    簡單噪聲分析以圖 2 作為開始。藍色箭頭表示由常見放大器差異代表的環(huán)路子集(電壓跟隨器或者功率緩沖器)。這種電壓跟隨器電路迫使 VOUT 跟隨 VREF。VFB 為誤差信號,其參考 VREF。在穩(wěn)定狀態(tài)下,VOUT 大于 VREF,其如方程式 1 所描述:

    標簽: LDO 德州儀器

    上傳時間: 2013-11-11

    上傳用戶:jiwy

主站蜘蛛池模板: 隆德县| 福安市| 甘洛县| 新宾| 平昌县| 河西区| 上蔡县| 沅陵县| 黔江区| 溧阳市| 江西省| 旅游| 达孜县| 调兵山市| 和顺县| 南丰县| 内乡县| 陆丰市| 香河县| 高碑店市| 柯坪县| 师宗县| 庆城县| 稷山县| 定襄县| 修水县| 上饶市| 商南县| 宜昌市| 乳源| 玉溪市| 昆山市| 奉化市| 云梦县| 淮北市| 嘉定区| 察雅县| 南丹县| 大丰市| 芦山县| 苍溪县|