亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

連接路由器設(shè)(shè)置端口轉(zhuǎn)(zhuǎn)發(fā)(fā)和動(dòng)態(tài)(tài)域名解析實(shí)現(xiàn)(xiàn)外網(wǎng)(wǎng)連接監(jiān)(jiān)控內(nèi)(nèi)

  • THTTPGet 斷點(diǎn)續(xù)傳 端口 帶下在進(jìn)度顯示和中斷下載以及停止下載

    THTTPGet 斷點(diǎn)續(xù)傳 端口 帶下在進(jìn)度顯示和中斷下載以及停止下載

    標(biāo)簽: THTTPGet 斷點(diǎn) 中斷

    上傳時(shí)間: 2014-12-22

    上傳用戶:jeffery

  • FPGA中雙向端口IO的研究.pdf。 和大家分享!^_^

    FPGA中雙向端口IO的研究.pdf。 和大家分享!^_^

    標(biāo)簽: FPGA 雙向端口

    上傳時(shí)間: 2013-12-22

    上傳用戶:qweqweqwe

  • 監(jiān)視開關(guān)K1(接在P3.0端口上)

    監(jiān)視開關(guān)K1(接在P3.0端口上),用發(fā)光二極管L1(接在單片機(jī)P1.0端口上)顯示開關(guān)狀態(tài),如果開關(guān)合上,L1亮,開關(guān)打開,L1熄滅。

    標(biāo)簽: 3.0 監(jiān)視 開關(guān) 端口

    上傳時(shí)間: 2016-07-10

    上傳用戶:6546544

  • 監(jiān)視開關(guān)K1(接在P3.0端口上)

    監(jiān)視開關(guān)K1(接在P3.0端口上),用發(fā)光二極管L1(接在單片機(jī)P1.0端口上)顯示開關(guān)狀態(tài),如果開關(guān)合上,L1亮,開關(guān)打開,L1熄滅。

    標(biāo)簽: 3.0 監(jiān)視 開關(guān) 端口

    上傳時(shí)間: 2014-01-19

    上傳用戶:yy541071797

  • FPGA可配置端口電路的設(shè)計(jì).rar

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測(cè)試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測(cè)試設(shè)計(jì)的要求。 4.對(duì)于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口

    上傳時(shí)間: 2013-07-20

    上傳用戶:頂?shù)弥?/p>

  • FPGA可配置端口電路的設(shè)計(jì)

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測(cè)試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測(cè)試設(shè)計(jì)的要求。 4.對(duì)于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時(shí)間: 2013-06-03

    上傳用戶:aa54

  • 一個(gè)用java寫的端口掃描程序

    一個(gè)用java寫的端口掃描程序,非常簡(jiǎn)單和實(shí)用。

    標(biāo)簽: java 端口 掃描程序

    上傳時(shí)間: 2013-12-17

    上傳用戶:asdkin

  • AVR單片機(jī)入門及C語言高效設(shè)計(jì)實(shí)踐(四) ATMEAG16L的I/O端口特點(diǎn)及使用 ATMEAG16L單片機(jī)有32個(gè)通用I/O口

    AVR單片機(jī)入門及C語言高效設(shè)計(jì)實(shí)踐(四) ATMEAG16L的I/O端口特點(diǎn)及使用 ATMEAG16L單片機(jī)有32個(gè)通用I/O口,分為PA、PB、PC和PD四組,每組都是8位。這些I/O口都可以通過各自的端口寄存器設(shè)置成輸入和輸出(即作為普通端口使用),有些I/O口還具有第二功能(我們?cè)诤竺媸褂玫竭@些第二功能時(shí)再介紹)。

    標(biāo)簽: ATMEAG 16L 16 AVR

    上傳時(shí)間: 2014-01-19

    上傳用戶:rocketrevenge

  • IDT7132/7142 是一種高速 2k×8 雙端口靜態(tài) RAM

    IDT7132/7142 是一種高速 2k×8 雙端口靜態(tài) RAM,它擁有兩套完全獨(dú)立的 數(shù)據(jù)、地址和讀寫控制線。文中分析了雙端口 RAM(DPRAM)的設(shè)計(jì)方案。并 以 IDT7132/7142 為例介紹了雙端口 RAM 的時(shí)序、競(jìng)爭(zhēng)和并行通訊接口設(shè)計(jì)以及 雷達(dá)仿真平臺(tái)中的應(yīng)用。

    標(biāo)簽: 7132 7142 IDT RAM

    上傳時(shí)間: 2014-01-20

    上傳用戶:royzhangsz

  • IP175LLF四端口百兆交換機(jī)芯片

    5MAC,4PHY 四端口百兆交換機(jī)芯片,MII和RMII接口,VLAN,2kMAC地址緩沖表,QFN68

    標(biāo)簽: ip175llf 交換機(jī) 芯片 IP175

    上傳時(shí)間: 2021-12-15

    上傳用戶:

主站蜘蛛池模板: 龙山县| 海晏县| 商都县| 济南市| 固阳县| 康乐县| 甘洛县| 额济纳旗| 东丰县| 西丰县| 兴国县| 西乡县| 丹东市| 正阳县| 洛浦县| 崇仁县| 英吉沙县| 万载县| 建瓯市| 彝良县| 通州市| 卓尼县| 六枝特区| 榆林市| 武陟县| 天门市| 长子县| 定陶县| 台前县| 共和县| 鹤岗市| 吕梁市| 岱山县| 晋州市| 曲麻莱县| 东乡县| 龙南县| 婺源县| 朝阳市| 格尔木市| 牟定县|