信號處理FPGA實現(xiàn)參考,IEEE transaction 的一篇文章。主要針對信號處理中加窗、FFT、VSLI快速實現(xiàn)中誤差地等問題。
標(biāo)簽: transaction FPGA IEEE 信號處理
上傳時間: 2013-08-12
上傳用戶:奇奇奔奔
附件有二個文當(dāng),都是dxp2004教程 ,第一部份DXP2004的相關(guān)快捷鍵,以及中英文對照的意思。第二部份細(xì)致的講解的如何使用DXP2004。 dxp2004教程第一部份: 目錄 1 快捷鍵 2 常用元件及封裝 7 創(chuàng)建自己的集成庫 12 板層介紹 14 過孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設(shè)計規(guī)則 18 PCB設(shè)計注意事項 20 畫板心得 22 DRC 規(guī)則英文對照 22 一、Error Reporting 中英文對照 22 A : Violations Associated with Buses 有關(guān)總線電氣錯誤的各類型(共 12 項) 22 B :Violations Associated Components 有關(guān)元件符號電氣錯誤(共 20 項) 22 C : violations associated with document 相關(guān)的文檔電氣錯誤(共 10 項) 23 D : violations associated with nets 有關(guān)網(wǎng)絡(luò)電氣錯誤(共 19 項) 23 E : Violations associated with others 有關(guān)原理圖的各種類型的錯誤 (3 項 ) 24 二、 Comparator 規(guī)則比較 24 A : Differences associated with components 原理圖和 PCB 上有關(guān)的不同 ( 共 16 項 ) 24 B : Differences associated with nets 原理圖和 PCB 上有關(guān)網(wǎng)絡(luò)不同(共 6 項) 25 C : Differences associated with parameters 原理圖和 PCB 上有關(guān)的參數(shù)不同(共 3 項) 25 Violations Associated withBuses欄 —總線電氣錯誤類型 25 Violations Associated with Components欄 ——元件電氣錯誤類型 26 Violations Associated with documents欄 —文檔電氣連接錯誤類型 27 Violations Associated with Nets欄 ——網(wǎng)絡(luò)電氣連接錯誤類型 27 Violations Associated with Parameters欄 ——參數(shù)錯誤類型 28 dxp2004教程第二部份 路設(shè)計自動化( Electronic Design Automation ) EDA 指的就是將電路設(shè)計中各種工作交由計算機來協(xié)助完成。如電路圖( Schematic )的繪制,印刷電路板( PCB )文件的制作執(zhí)行電路仿真( Simulation )等設(shè)計工作。隨著電子工業(yè)的發(fā)展,大規(guī)模、超大規(guī)模集成電路的使用是電路板走線愈加精密和復(fù)雜。電子線路 CAD 軟件產(chǎn)生了, Protel 是突出的代表,它操作簡單、易學(xué)易用、功能強大。 1.1 Protel 的產(chǎn)生及發(fā)展 1985 年 誕生 dos 版 Protel 1991 年 Protel for Widows 1998 年 Protel98 這個 32 位產(chǎn)品是第一個包含 5 個核心模塊的 EDA 工具 1999 年 Protel99 既有原理圖的邏輯功能驗證的混合信號仿真,又有了 PCB 信號完整性 分析的板級仿真,構(gòu)成從電路設(shè)計到真實板分析的完整體系。 2000 年 Protel99se 性能進一步提高,可以對設(shè)計過程有更大控制力。 2002 年 Protel DXP 集成了更多工具,使用方便,功能更強大。 1.2 Protel DXP 主要特點 1 、通過設(shè)計檔包的方式,將原理圖編輯、電路仿真、 PCB 設(shè)計及打印這些功能有機地結(jié)合在一起,提供了一個集成開發(fā)環(huán)境。 2 、提供了混合電路仿真功能,為設(shè)計實驗原理圖電路中某些功能模塊的正確與否提供了方便。 3 、提供了豐富的原理圖組件庫和 PCB 封裝庫,并且為設(shè)計新的器件提供了封裝向?qū)С绦颍喕朔庋b設(shè)計過程。 4 、提供了層次原理圖設(shè)計方法,支持“自上向下”的設(shè)計思想,使大型電路設(shè)計的工作組開發(fā)方式成為可能。 5 、提供了強大的查錯功能。原理圖中的 ERC (電氣法則檢查)工具和 PCB 的 DRC (設(shè)計規(guī)則檢查)工具能幫助設(shè)計者更快地查出和改正錯誤。 6 、全面兼容 Protel 系列以前版本的設(shè)計文件,并提供了 OrCAD 格式文件的轉(zhuǎn)換功能。 7 、提供了全新的 FPGA 設(shè)計的功能,這好似以前的版本所沒有提供的功能。
上傳時間: 2013-10-22
上傳用戶:qingzhuhu
目錄 目錄 1 快捷鍵 2 常用元件及封裝 7 創(chuàng)建自己的集成庫 12 板層介紹 14 過孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設(shè)計規(guī)則 18 PCB設(shè)計注意事項 20 畫板心得 22 DRC 規(guī)則英文對照 22 一、Error Reporting 中英文對照 22 A : Violations Associated with Buses 有關(guān)總線電氣錯誤的各類型(共 12 項) 22 B :Violations Associated Components 有關(guān)元件符號電氣錯誤(共 20 項) 22 C : violations associated with document 相關(guān)的文檔電氣錯誤(共 10 項) 23 D : violations associated with nets 有關(guān)網(wǎng)絡(luò)電氣錯誤(共 19 項) 23 E : Violations associated with others 有關(guān)原理圖的各種類型的錯誤 (3 項 ) 24 二、 Comparator 規(guī)則比較 24 A : Differences associated with components 原理圖和 PCB 上有關(guān)的不同 ( 共 16 項 ) 24 B : Differences associated with nets 原理圖和 PCB 上有關(guān)網(wǎng)絡(luò)不同(共 6 項) 25 C : Differences associated with parameters 原理圖和 PCB 上有關(guān)的參數(shù)不同(共 3 項) 25 Violations Associated withBuses欄 —總線電氣錯誤類型 25 Violations Associated with Components欄 ——元件電氣錯誤類型 26 Violations Associated with documents欄 —文檔電氣連接錯誤類型 27 Violations Associated with Nets欄 ——網(wǎng)絡(luò)電氣連接錯誤類型 27 Violations Associated with Parameters欄 ——參數(shù)錯誤類型 28
上傳時間: 2014-03-26
上傳用戶:kytqcool
針對Mean Shift算法不能跟蹤快速目標(biāo)、跟蹤過程中窗寬的大小保持不變的特點。首先,卡爾曼濾波器初步預(yù)測目標(biāo)在本幀的可能位置;其次, Mean Shift算法在這點的鄰域內(nèi)尋找目標(biāo)真實的位置;最后,在目標(biāo)出現(xiàn)大比例遮擋情況時,利用卡爾曼殘差來關(guān)閉和打開卡爾曼濾波器。實驗表明該算法在目標(biāo)尺度變化、遮擋等情況下對快速運動的目標(biāo)能夠取得較好的跟蹤效果。
標(biāo)簽: Shift Mean 卡爾曼濾波 車輛跟蹤
上傳時間: 2013-10-10
上傳用戶:TF2015
ADIS16334是一款薄型、完全校準(zhǔn)的MEMS慣性測量單元(IMU)。圖1為該封裝的頂視圖,其中包括四個安裝孔,配備嵌入式安裝架,有助于控制附加硬件的整體高度。安裝孔為M2 × 0.4 mm或2至56個機械螺絲提供了足夠的間隙。
標(biāo)簽: 16334 ADIS 機械 設(shè)計指南
上傳時間: 2013-11-11
上傳用戶:taozhengxin
通過分析機載設(shè)備對機箱的設(shè)計要求,得出了機載設(shè)備機箱屏蔽設(shè)計包括機箱材料選擇和保證屏蔽完整性兩方面的結(jié)論,并進一步給出了機載設(shè)備機箱結(jié)構(gòu)上關(guān)于蓋板、通風(fēng)孔、導(dǎo)線穿透和開口、縫隙處理等方面電磁屏蔽設(shè)計的方法和技術(shù)措施。
標(biāo)簽: 機載 機箱 屏蔽設(shè)計 設(shè)備
上傳時間: 2013-12-11
上傳用戶:zhenyushaw
為了提高語音信號的識別率,提出了一種改進的LPCC參數(shù)提取方法。該方法先對語音信號進行預(yù)加重、分幀加窗處理,然后進行小波分解,在此基礎(chǔ)上提取LPCC參數(shù),從而構(gòu)成新向量作為每幀信號的特征參數(shù)。最后采用高斯混合模型(GMM)進行說話人語音識別,實驗表明新特征參數(shù)取得了較好的識別率。
上傳時間: 2013-10-10
上傳用戶:asdgfsdfht
以雙音多頻信號為例,通過運用快速傅里葉變換和Hanning窗等數(shù)學(xué)方法,分析了信號頻率,電平和相位之間的關(guān)系,推導(dǎo)出了計算非整周期正弦波形信噪比的算法,解決了數(shù)字信號處理中非整周期正弦波形信噪比計算精度低下的問題。以C編程語言進行實驗,證明了算法的正確性和可重用性,并可極大的提高工作效率。
上傳時間: 2014-01-18
上傳用戶:laomv123
前面討論了很多內(nèi)容,基本上涉及了有關(guān)PCB板的絕大部分相關(guān)的知識。第二章探討了傳輸線的基本原理,第三章探討了串?dāng)_,在第四章里我們闡述了許多在現(xiàn)代設(shè)計中必須關(guān)注的非理想互連的問題。對于信號從驅(qū)動端引腳到接收端引腳的電氣路徑的相關(guān)問題,我們已經(jīng)做了一些探究,然而對于硅芯片,即處于封裝內(nèi)部的IC來說,其信號傳輸通常要通過過孔和連接器來進行,對這樣的情況我們該如何處理?在本章中,我們將通過對封裝、過孔和連接器的研究,闡述其原理,從而指導(dǎo)大家在設(shè)計的時候?qū)φ麄€電氣路徑進行完整地分析,即從驅(qū)動端內(nèi)部IC芯片的焊盤到接受器IC芯片的焊盤。
標(biāo)簽: High-Speed Digital System desi
上傳時間: 2013-11-24
上傳用戶:maizezhen
PCB設(shè)計要點 一.PCB工藝限制 1)線 一般情況下,線與線之間和線與焊盤之間的距離大于等于13mil,實際應(yīng)用中,條件允許時應(yīng)考慮加大距離;布線密度較高時,可考慮但不建議采用IC腳間走兩根線,線的寬度為10mil,線間距不小于10mil。特殊情況下,當(dāng)器件管腳較密,寬度較窄時,可按適當(dāng)減小線寬和線間距。 2)焊盤 焊盤與過渡孔的基本要求是:盤的直徑比孔的直徑要大于0.6mm;例如,通用插腳式電阻、電容和集成電路等,采用盤/孔尺寸 1.6mm/0.8mm(63mil/32mil),插座、插針和二極管1N4007等,采用1.8mm/1.0mm(71mil/39mil)。實際應(yīng)用中,應(yīng)根據(jù)實際元件的尺寸來定,有條件時,可適當(dāng)加大焊盤尺寸;PCB板上設(shè)計的元件安裝孔徑應(yīng)比元件管腳的實際尺寸大0.2~0.4mm左右。 3)過孔 一般為1.27mm/0.7mm(50mil/28mil);當(dāng)布線密度較高時,過孔尺寸可適當(dāng)減小,但不宜過小,可考慮采用1.0mm/0.6mm(40mil/24mil)。 二.網(wǎng)表的作用 網(wǎng)表是連接電氣原理圖和PCB板的橋梁。是對電氣原理圖中各元件之間電氣連接的定義,是從圖形化的原理圖中提煉出來的元件連接網(wǎng)絡(luò)的文字表達形式。在PCB制作中加載網(wǎng)絡(luò)表,可以自動得到與原理圖中完全相
標(biāo)簽: PCB
上傳時間: 2014-12-03
上傳用戶:LP06
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1