PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setuppadsstacks
標簽: layout design pcb 硬件工程師
上傳時間: 2013-10-22
上傳用戶:pei5
數字電子技朮
標簽:
上傳時間: 2013-10-09
上傳用戶:1101055045
J-Link V8個人使用經驗寫成的用戶手冊
標簽: J-Link 經驗 用戶手冊
上傳時間: 2013-10-07
上傳用戶:hulee
教你如何制作一個J-Link V8仿真器! 已經成功!
標簽: J-Link DIY 仿真器
上傳時間: 2013-10-15
上傳用戶:truth12
Linux常見問題解答集中版(很全面和很系統)
標簽: Linux
上傳時間: 2013-11-05
上傳用戶:wl9454
J-LINK仿真器詳細教程 flash下載操作等
標簽: J-link 使用指南
上傳時間: 2013-11-14
上傳用戶:JamesB
武漢七葉電子低壓無線電力遠程集中抄表系統 先進成熟 基于Arm9+Linux+嵌入式數據庫開發,采用工業級的Arm9芯片,將強大穩定的Linux操作系統,與快速、高效、健壯的嵌入式數據庫技術運用于本系統,使本系統目前在全國范圍內同類產品中具有不用爭辯、無法比擬和普遍認同的先進性。 另外,上行信道采用多路復用PPP技術,使用Linux協議棧,支持短信、語音、數據、AT命令并發,不僅上線快、數據傳輸迅速可靠,而且擁有了強大的遠程測控、調試、維護升級手段。
標簽: 漢 低壓 無線 抄表系統
上傳時間: 2013-12-30
上傳用戶:hebanlian
七葉電子智能國網集中器規格書 1. 實時監控電表狀態、抄錄電表指示數、記錄并存儲這些數據、電表數據統計和分析,參數設置、校時、自診斷,遠程程序升級等功能。 2. 基于工業級32位ARM9處理器和嵌入式系統與嵌入式數據庫技術。 3. 集中器路由算法相當的智能高效,基本按實時抄到率100%驗收。原因在于嵌入式數據庫分析處理能力和創新改進的硬件外圍電路與器件。
標簽: 集中器 國網 載波 電力
上傳時間: 2014-12-30
上傳用戶:wpt
微帶天線[加]I.J.鮑爾
標簽: I.J. 微帶天線
上傳時間: 2013-11-17
上傳用戶:jhksyghr
上傳用戶:cjf0304
蟲蟲下載站版權所有 京ICP備2021023401號-1