亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

開(kāi)關(guān)插座布局

  • GB1002-1996《家用和類似用途單相插頭插入插座型式、基本參數和尺寸》.pdf

    專輯類-國標類相關專輯-313冊-701M GB1002-1996《家用和類似用途單相插頭插入插座型式、基本參數和尺寸》.pdf

    標簽: 1002 1996 GB

    上傳時間: 2013-06-06

    上傳用戶:tccc

  • 家用和類似用途單相插頭插座型式、基本參數和尺寸-GB1002-1996-K65.pdf

    專輯類-國標類相關專輯-313冊-701M 家用和類似用途單相插頭插座型式、基本參數和尺寸-GB1002-1996-K65.pdf

    標簽: 1002 1996 GB

    上傳時間: 2013-07-15

    上傳用戶:aig85

  • 直接轉矩控制技術在交流調速系統中的應用研究.rar

    直接轉矩控制技術,是繼矢量控制技術之后出現的又一種新的控制思想,其控制手段直接,系統響應迅速,具有優良的靜、動態特性,系統魯棒性好,因而受到了普遍關注并得到了迅速發展。 本論文從交流調速技術的發展開始,分析了異步電機直接轉矩控制的基本原理,推導了u-l、i-n兩種磁鏈模型,并對這兩種磁鏈模型的適應范圍和特點進行了分析,然后推導了在全速范圍都適用的u-n模型。u-n模型的特點是:低速下工作于i-n模型,高速下工作于u-i模型,高低速之間自然過渡,加之引入電流調節器對電流觀測值進行補償,大大提高了模型的觀測精度。 然后以交流電力機車為例,介紹了直接轉矩控制技術在交流調速系統中的應用,并根據電力機車的牽引特性,設計了不同的控制策略: (1)低速區:采用圓形磁鏈的直接轉矩控制; (2)高速區:采用六邊形磁鏈的直接轉矩控制; (3)弱磁區:通過改變磁鏈給定值來調節轉矩,實現恒功率調節。 同時應用MATLAB/SIMULINK軟件建立了直接轉矩控制系統的仿真模型,并得出了仿真結果,驗證了該方法的正確性。 最后介紹了無速度傳感器的直接轉矩控制方法,推導了基于模型參考自適應(MRAS)理論的轉子轉速的辨識方法,建立了轉子轉速的辨識模型,并得到了仿真結果。

    標簽: 直接轉矩 控制技術 交流調速系統

    上傳時間: 2013-04-24

    上傳用戶:wangrong

  • FPGA低功耗布局布線算法的研究與改進.rar

    本文對嵌入硬核的FPGA布線通道寬度分布和改進FPGA布局算法進行了研究。文章在嵌入硬核的FPGA布線通道寬度分布研究中,引入了四種架構,其布線通道寬度分布函數分別為均勻、脈沖、高斯和三角分布。通過修改VPR工具的源代碼,使平臺適用于具有嵌入硬核的FPGA架構,利用MCNC基準電路來測試這四種架構的性能。實驗結果表明:在以網線平均長度作為指標的測試中,通道寬度均勻分布的架構具有更短的布線長度、更優的性能。

    標簽: FPGA 低功耗 布局布線

    上傳時間: 2013-06-01

    上傳用戶:JGR2013

  • 基于FPGA的磁盤陣列控制器的硬件設計與實現.rar

    隨著存儲技術的迅速發展,存儲業務需求的不斷增長,獨立的磁盤冗余陣列可利用多個磁盤并行存取提高存儲系統的性能。磁盤陣列技術采用硬件和軟件兩種方式實現,軟件RAID(Redundant Array of Independent Disks)主要利用操作系統提供的軟件實現磁盤冗余陣列功能,對系統資源利用率高,節省成本。硬件RAID將大部分RAID功能集成到一塊硬件控制器中,系統資源占用率低,可移植性好。 分析了軟件RAID的性能瓶頸,使用硬件直接完成部分計算提高軟件RAID性能。針對RAID5采用FPGA(Field Programmable Gate Array)技術實現RAID控制器硬件設計,完成磁盤陣列啟動、數據緩存(Cache)以及數據XOR校驗等功能。基于硬件RAID的理論,提出一種基于Virtex-4的硬件RAID控制器的系統設計方案:獨立微處理器和較大容量的內存;實現RAID級別遷移,在線容量擴展,在線數據熱備份等高效、用戶可定制的高級RAID功能;利用Virtex-4內置硬PowerPC完成RAID服務器部分配置和管理工作,運行Linux操作系統、RAID管理軟件等??刂破骷瓤梢宰鳛镽AID控制卡在服務器上使用,也可作為一個獨立的系統,成為磁盤陣列的調試平臺。 隨著集成電路的發展,芯片的體積越來越小,電路的布局布線密度越來越大,信號的工作頻率也越來越高,高速電路的傳輸線效應和信號完整性問題越來越明顯。RAID控制器屬于高速電路的范疇,在印刷電路板(Printed Circuit Block, PCB)實現時分別從疊層設計、布局、電源完整性、阻抗匹配和串擾等方面考慮了信號完整性問題,并基于IBIS(I/O Buffer Information Specification)模型進行了信號完整性分析及仿真。

    標簽: FPGA 磁盤陣列 控制器

    上傳時間: 2013-04-24

    上傳用戶:jeffery

  • 采用FPGA實現基于ATCA架構的2.5Gbps串行背板接口

    當前,在系統級互連設計中高速串行I/O技術迅速取代傳統的并行I/O技術正成為業界趨勢。人們已經意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經達到了物理極限,不能再提供可靠和經濟的信號同步方法?;诖蠭/O的設計帶來許多傳統并行方法所無法提供的優點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術正被越來越廣泛地應用于各種系統設計中,包括PC、消費電子、海量存儲、服務器、通信網絡、工業計算和控制、測試設備等。迄今業界已經發展出了多種串行系統接口標準,如PCI Express、串行RapidIO、InfiniBand、千兆以太網、10G以太網XAUI、串行ATA等等。 Aurora協議是為私有上層協議或標準上層協議提供透明接口的串行互連協議,它允許任何數據分組通過Aurora協議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協議在物理層采用千兆位串行技術,每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數據傳輸速率。Aurora可優化支持范圍廣泛的應用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統、分布式服務器和存儲子系統等需要極高數據傳輸速率的應用。 傳統的標準背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統的并行總線背板?,F在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構)正是在這種背景下作為新一代的標準背板平臺被提出并得到快速的發展。它由PCI工業計算機制造商協會(PICMG)開發,其主要目的是定義一種開放的通信和計算架構,使它們能被方便而迅速地集成,滿足高性能系統業務的要求。ATCA作為標準串行總線結構,支持高速互聯、不同背板拓撲、高信號密度、標準機械與電氣特性、足夠步線長度等特性,滿足當前和未來高系統帶寬的要求。 采用FPGA設計高速串行接口將為設計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內置了最多24個RocketIO收發器,提供從622Mbps到3.125Gbps的數據速率并支持所有新興的高速串行I/O接口標準。結合其強大的邏輯處理能力、豐富的IP核心支持和內置PowerPC處理器,為企業從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規范。本文對串行高速通道技術的發展背景、現狀及應用進行了簡要的介紹和分析,詳細分析了所涉及到的主要技術包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預加重等。同時對AdvancedTCA規范以及Aurora鏈路層協議進行了分析, 并在此基礎上給出了FPGA的設計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設計工具,可在標準ATCA機框內完成單通道速率為2.5Gbps的全網格互聯。

    標簽: FPGA ATCA Gbps 2.5

    上傳時間: 2013-05-29

    上傳用戶:frank1234

  • 經典的DCDC_PCB_布局指南

    TI公司的一片介紹DC-DC的布局的文章,說的非常的精彩!也很實用,可以說對設計電源的工程師來說,是個難得的好教程!

    標簽: DCDC_PCB 布局

    上傳時間: 2013-07-27

    上傳用戶:william345

  • 一種8 位I O口的單片機顯示器和鍵盤接口

    一種8 位I/O口的單片機顯示器和鍵盤接口

    標簽: 單片機 顯示器 鍵盤接口

    上傳時間: 2013-07-29

    上傳用戶:標點符號

  • I/O并行口直接驅動LED顯示的電路圖及源程序

    I/O并行口直接驅動LED顯示1. 實驗任務 如圖13所示,利用AT89S51單片機的P0端口的P0.0-P0.7連接到一個共陰數碼管的a-h的筆段上,數碼管的公共端接地。在數碼

    標簽: LED 并行口 直接驅動 電路圖

    上傳時間: 2013-06-15

    上傳用戶:kytqcool

  • 數字地模擬地的布局原則及布線規則.pdf

    關于數字地和模擬地的布局原則和布線原則,

    標簽: 數字地 布局 布線規則

    上傳時間: 2013-07-27

    上傳用戶:WMC_geophy

主站蜘蛛池模板: 通渭县| 垦利县| 鄄城县| 平阴县| 彭泽县| 鹤峰县| 扎鲁特旗| 濉溪县| 平凉市| 德格县| 石城县| 永平县| 平邑县| 孙吴县| 石阡县| 咸阳市| 汪清县| 建湖县| 六安市| 万安县| 奈曼旗| 塔河县| 阿坝| 仲巴县| 东安县| 永修县| 博湖县| 东至县| 灵寿县| 米泉市| 五台县| 河北区| 黄龙县| 荃湾区| 桦川县| 绥棱县| 浮梁县| 黔东| 承德市| 襄垣县| 奉化市|