Flash分區擦除,讀取分區數據,寫文件數據到指定的分區.
標簽: Flash 分區 數據 讀取
上傳時間: 2013-11-28
上傳用戶:nanxia
DSP操FALSH 29F016包括了 讀寫和擦除的代碼。
標簽: 29F016 FALSH DSP 讀寫
上傳時間: 2014-12-02
上傳用戶:sunjet
操作說明 該程序除源程序外,還需有另外一個存放記錄的文件(此程序中使用的文件名為score.txt),本程序并沒有創建這個文件的功能,要首先產生這個文件,可用記事本先作一個空的文件名為score.txt 的文件。程序運行與該文件的存放位置有關,位置是程序數據段的FNAME的值。二者要保持一致,否則會出錯。 程序運行時,在出現主菜單后,按l鍵,將顯示學生的各科成績;按i鍵后,執行插入功能,可以插入新的學生成績;按m鍵,可修改學生成績。由于本程序是個簡單程序,在修改時,要輸入學生的所有成績,包括不要修改的成績;按d鍵輸入要刪除的學生名,將使其成績全為0;按q鍵輸入要查詢的學生的姓名,將顯示其各可成績;按c鍵將顯示數學成績的分段統計結果。 以上功能在單獨運行時可以實現(即在進入主菜單后,單擊功能鍵選中該功能操作后關閉。運行其它功能,要重新進入主菜單單擊別的功能鍵,即每次只能運行一項功能)。要特別說明的是,本程序主要目的是驗證匯編程序實現的數據記錄操作功能,為使程序不致過長,減少篇幅,程序處理都很簡單。程序中沒有錯誤處理程序,如果輸入錯誤,如按退格鍵將會出錯,因此輸入時要注意不要輸錯。
標簽: 操作說明 程序 源程序
上傳時間: 2013-12-08
上傳用戶:shanml
在linux驅動開發領域除ldd之外的另一本杰作,值得一看
標簽: linux ldd 驅動開發
上傳時間: 2014-11-26
上傳用戶:xuan‘nian
《Verilog HDL語言編程》 常有加法器(基于Verilog)
標簽: Verilog HDL 語言編程 加法器
上傳時間: 2013-12-18
上傳用戶:cjf0304
本書內容包括: 快速有效的測試存儲器芯片 如何寫入和擦除快閃存儲器 用循環冗余校驗碼驗證非易失性存儲器數據 與芯片的內部外設和外部外設接口 設計和實現設備驅動 優化嵌入式軟件 最大限度高性能的應用C++特性 本書適用于嵌入式系統程序員、設計師和項目管理人員
標簽: 測試 存儲器芯片 存儲器數據 外設
上傳時間: 2016-08-31
上傳用戶:yph853211
主題 : Low power Modified Booth Multiplier 介紹 : 為了節省乘法器面積、加快速度等等,許多文獻根據乘法器中架構提出改進的方式,而其中在1951年,A. D. Booth教授提出了一種名為radix-2 Booth演算法,演算法原理是在LSB前一個位元補上“0”,再由LSB至MSB以每兩個位元為一個Group,而下一個Group的LSB會與上一個Group的MSB重疊(overlap),Group中的位元。 Booth編碼表進行編碼(Booth Encoding)後再產生部分乘積進而得到最後的結果。 Radix-2 Booth演算法在1961年由O. L. Macsorley教授改良後,提出了radix-4 Booth演算法(modified Booth algorithm),此演算法的差異為Group所涵括的位元由原先的2個位元變為3個位元。
標簽: Multiplier Modified Booth power
上傳時間: 2016-09-01
上傳用戶:stewart·
移位乘法器的輸入為兩個4位操作數a和b,啟動乘法器由stb控制,clk信號提供系統定時。乘法器的結果為8位信號result,乘法結束后置信號done為1. 乘法算法采用原碼移位乘法,即對兩個操作數進行逐位的移位相加,迭代4次后輸出結果。具體算法: 1. 被乘數和乘數的高位補0,擴展成8位。 2. 乘法依次向右移位,并檢查其最低位,如果為1,則將被乘數和部分和相加,然后將被乘數向左移位;如果為0,則僅僅將被乘數向左移位。移位時,被乘數的低端和乘數的高端均移入0. 3. 當乘數變成全0后,乘法結束。
標簽: 移位 乘法器 位操作 輸入
上傳時間: 2014-01-03
上傳用戶:星仔
乘法器的vhdl語言描述.本人調試已經通過
標簽: vhdl 乘法器 語言 調試
上傳時間: 2013-12-17
上傳用戶:skhlm
DSP TMS320C6713 flash燒寫擦除程序,希望對大家有所幫助。
標簽: C6713 flash 320C 6713
上傳時間: 2014-01-02
上傳用戶:牧羊人8920
蟲蟲下載站版權所有 京ICP備2021023401號-1