采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺上實現多路HDLC電路
標簽: Altera FPGA HDLC plus
上傳時間: 2013-08-16
上傳用戶:ommshaggar
一個關于4CAN卡的硬件程序,用VHDL編寫.就是4路CAN總線
標簽: VHDL CAN 硬件 程序
上傳時間: 2013-08-20
上傳用戶:jiiszha
盡管頻率合成技術已經經歷了大半個世紀的發展史,但直到今天,人們對\\r\\n它的研究仍然在繼續。現在,我們可以開發出輸出頻率高達IG的DDS系統,\\r\\n武漢理工大學碩士學位論文\\r\\n已能滿足絕大多數頻率源的要求,集成DDS產品的信噪比也可達到75dB以上,\\r\\n已達到鎖相頻率合成的一般水平。電子技術的發展己進入數字時代,模擬信號\\r\\n數字化的方法也是目前一個熱門研究課題,高速AD、DA器件在通信、廣播電\\r\\n視等領域的應用越來越廣泛。本次設計完成了軟件仿真和硬件實現,對設計原
標簽: FPGA 頻率合成 軟硬件設計
上傳時間: 2013-08-21
上傳用戶:asdkin
cpld max7128s控制3路AD7472采樣,希望對大家有幫助。
標簽: 7128s cpld 7128 7472
上傳時間: 2013-08-22
上傳用戶:hn891122
描述了一個用于微波傳輸設備的16QAM接收機解調芯片的FPGA實現,芯片集成了定時恢復、載波恢復和自適應盲判決反饋均衡器(DFE),采用恒模算法(CMA)作為均衡算法。芯片支持高達25M波特的符號速率,在一片EP1C12Q240C8(ALTERA)上實現,即將用于量產的微波傳輸設備中。\\r\\n
標簽: FPGA QAM 16 接收機
上傳用戶:23333
8051工作于11.0592MHZ,RAM擴展為128KB的628128,FlashRom擴展為128KB的AT29C010A\r\n 128KB的RAM分成4個區(Bank) 地址分配為0x0000-0x7FFF\r\n 128KB的FlashRom分成8個區(Bank) 地址分配為0x8000-0xBFFF\r\n 為了使8051能訪問整個128KB的RAM空間和128KB的FlashRom空間,在CPLD內建兩個寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址
標簽: 128 FlashRom 8051 KB
上傳時間: 2013-08-30
上傳用戶:cainaifa
自己現在用的CPLD下載線,用74HC244芯片\r\n要注意設置下載模式
標簽: CPLD 244 74 HC
上傳時間: 2013-08-31
上傳用戶:dancnc
數控振蕩器的頻率控制字寄存器、相位控制字寄存器、累加器和加法器可以用VHDL語言描述,集成在一個模塊中,提供VHDL源程序供大家學習和討論。\r\n
標簽: VHDL 寄存器 數控振蕩器 加法器
上傳時間: 2013-09-04
上傳用戶:a471778
\r\n經典的Protel99se入門教程,孫輝著北京郵電大學出版社出版
標簽: Protel 99 se
上傳時間: 2013-09-11
上傳用戶:Yukiseop
將各種元器件的封裝集成到一起,做了PDF文件,對Protel畫電路板的人很有幫助
標簽: 元器件 封裝 集成
上傳時間: 2013-09-13
上傳用戶:bpgfl
蟲蟲下載站版權所有 京ICP備2021023401號-1