隔離升壓DC-DC變換器在電動汽車、儲能系統(tǒng)、可再生能源發(fā)電以及超導(dǎo)儲能系統(tǒng)等領(lǐng)域有廣闊的應(yīng)用前景。本文以隔離升壓全橋變換器(Isolated Boost Full Bridge Converter,簡稱IBFBC)為研究對象,針對隔離升壓型變換器的拓?fù)浣Y(jié)構(gòu)、起動問題、隔離變壓器漏感問題、軟開關(guān)問題和輸入電感磁復(fù)位問題等進(jìn)行了系統(tǒng)深入的研究,解決了這一類拓?fù)渌灿屑夹g(shù)問題。 提出了隔離升壓DC-DC變換器拓?fù)渥澹治霰容^了各種拓?fù)涞奶攸c(diǎn),確定了以IBFBC為研究對象。對IBFBC進(jìn)行了詳細(xì)的穩(wěn)態(tài)分析和小信號建模分析,為其分析、設(shè)計(jì)和搭建實(shí)驗(yàn)平臺提供了電路理論基礎(chǔ)。 理論上分析了IBFBC起動時(shí)存在電流沖擊的原因。提出了二種數(shù)字化軟起動方案,該方案對主電路進(jìn)行了改造,利用DSP能靈活產(chǎn)生PWM波的特點(diǎn)采用了新的控制策略,成功實(shí)現(xiàn)了該系統(tǒng)的軟起動。 理論上分析了IBFBC隔離變壓器漏感引起功率開關(guān)管關(guān)斷電壓尖峰的原因,采用了有源箝位的方法,有效的解決電壓尖峰問題。提出了帶有源箝位IBFBC的九種PWM控制策略,提出了一種控制型軟PWM方法,在不增加主電路元器件的基礎(chǔ)上,通過控制PWM的發(fā)生方法,實(shí)現(xiàn)了有源箝位功率開關(guān)管和橋臂功率開關(guān)管的零電壓開通。 從理論上分析了IBFBC輸入電感磁復(fù)位問題。在正常停機(jī)時(shí)提出了一種數(shù)字化軟停止的方法,控制變換器由Boost工作狀態(tài)逐漸過渡到Buck工作狀態(tài),讓輸入電感存儲的能量逐漸釋放掉,最后停止工作。對于故障保護(hù)停機(jī),采用了繞組磁復(fù)位的方法,把輸入電感設(shè)計(jì)成反激式變換器形式,突然停機(jī)時(shí),電感中存儲的能量通過反激式繞組釋放到輸出端,這樣保護(hù)了變換器不會損壞。 給出了主電路關(guān)鍵器件參數(shù)的設(shè)計(jì)方法,設(shè)計(jì)了以DSP-TMS320F2407為核心的數(shù)字控制單元,編寫了DSP控制程序和CPLD邏輯處理程序。研制了一臺輸出功率5KW,輸入電壓直流24V,輸出電壓直流300V的IBFBC,通過全面的性能實(shí)驗(yàn)驗(yàn)證了理論分析和仿真結(jié)果。 本文立足于IBFBC的關(guān)鍵技術(shù)要求,并充分考慮工程應(yīng)用中的實(shí)際因素,進(jìn)行了理論分析和實(shí)驗(yàn)研究,為實(shí)際系統(tǒng)方案設(shè)計(jì)提供理論依據(jù),并已經(jīng)在實(shí)際應(yīng)用中得到驗(yàn)證。
上傳時(shí)間: 2013-04-24
上傳用戶:lifevast
輕型高壓直流輸電系統(tǒng)在解決交流系統(tǒng)非同步互聯(lián)、向偏遠(yuǎn)地區(qū)的無源負(fù)荷供電、滿足保護(hù)環(huán)境要求等方面具有很大的優(yōu)勢。在傳統(tǒng)的基于兩電平或三電平電壓源型換流器的輕型高壓直流輸電系統(tǒng)中,換流器交流側(cè)需要使用體積龐大和笨重的濾波裝置,橋臂的高電壓需要功率開關(guān)器件直接串聯(lián)來實(shí)現(xiàn)等,增大了換流站的占地空間,降低了換流器的工作效率。 本文針對傳統(tǒng)輕型高壓直流輸電系統(tǒng)所存在的缺點(diǎn),采用一種新的模塊化多電平換流器作為輕型高壓直流輸電系統(tǒng)的換流器。分析了模塊化多電平換流器的工作原理,并提出將其應(yīng)用于輕型高壓直流輸電系統(tǒng)的調(diào)制算法和控制策略。最后對控制系統(tǒng)的具體實(shí)現(xiàn)方案進(jìn)行一定的探討。通過仿真驗(yàn)證所提出的調(diào)制算法和控制策略的正確性。具體說來,全文的主要工作體現(xiàn)在以下幾個(gè)方面: 1、詳細(xì)講述模塊化多電平換流器的拓?fù)浣Y(jié)構(gòu)、子模塊的具體實(shí)現(xiàn)形式及工作原理,并提出適合該換流器的調(diào)制算法。 2、詳細(xì)介紹組成輕型高壓直流輸電系統(tǒng)的電壓源型換流器的工作原理,分析電壓源型換流器的間接電流和直接電流控制策略。 3、對基于模塊化多電平換流器的輕型高壓直流輸電系統(tǒng)進(jìn)行仿真,驗(yàn)證所提出控制策略的正確性。 4、探討解決模塊化多電平換流器子模塊直流側(cè)電容電壓的均衡問題,提出一種較為簡單有效的控制方法。 5、提出基于模塊化多電平換流器結(jié)構(gòu)的輕型高壓直流輸電控制系統(tǒng)的實(shí)現(xiàn)方法,并重點(diǎn)講述子模塊的數(shù)字邏輯電路的實(shí)現(xiàn)方法。
上傳時(shí)間: 2013-04-24
上傳用戶:huangzr5
異步電動機(jī)的軟起動研究,是一項(xiàng)重要的研究課題。本文以分級變頻理論為基礎(chǔ),利用數(shù)學(xué)分析的方法對分級變頻的子頻率系統(tǒng)進(jìn)行了深入的研究,總結(jié)了各級子頻率系統(tǒng)的電壓相序情況以及最優(yōu)的觸發(fā)角度。并且對傳統(tǒng)異步電動機(jī)軟起動器的主電路結(jié)構(gòu)進(jìn)行了改進(jìn),提出了從較低頻率開始分五級起動的分級變頻調(diào)壓軟起動形式,而且各級子頻率的起動都能實(shí)現(xiàn)最優(yōu)的正序電壓組合,保證了起動轉(zhuǎn)矩的最大化。通過對分級變頻調(diào)壓軟起動形式的建模和仿真試驗(yàn),證明了此方法可以在降低起動電流的同時(shí)實(shí)現(xiàn)異步電機(jī)的高轉(zhuǎn)矩起動,驗(yàn)證了此方法的有效性和可行性。基于以上研究的成果,本文介紹了以TMS320LF2407ADSP芯片為核心的軟起動軟硬件設(shè)計(jì)方法。最后對本課題的進(jìn)一步研究提出了展望。
上傳時(shí)間: 2013-04-24
上傳用戶:assss
隨著信息技術(shù)的發(fā)展,通信和計(jì)算機(jī)等領(lǐng)域的DC/DC電源變換技術(shù)在電源行業(yè)占有很重要的市場。為了能滿足電源系統(tǒng)良好的性能和可靠性,分布電源系統(tǒng)(DPS)被廣泛應(yīng)用于電信、計(jì)算機(jī)等領(lǐng)域。DPS具有模塊化,可靠性和維護(hù)性等優(yōu)點(diǎn)。 本文討論了軟開關(guān)技術(shù)的種類和發(fā)展趨勢,介紹了三種傳統(tǒng)的軟開關(guān)諧振變換器,通過理論分析和仿真,總結(jié)了三種傳統(tǒng)諧振變換器的優(yōu)缺點(diǎn)。在此基礎(chǔ)上,設(shè)計(jì)了一種新型的LLC串聯(lián)諧振變換器。此變換器可實(shí)現(xiàn)原邊開關(guān)管在零電壓條件下開通、輸出端的整流管零電流條件下關(guān)斷,因而可實(shí)現(xiàn)極高的轉(zhuǎn)換效率。由于電路充分地利用了變壓器的勵磁電感和開關(guān)管的寄生參數(shù),可使變換器在寬輸入電壓范圍和全負(fù)載下實(shí)現(xiàn)軟開關(guān)。此外,利用變壓器漏感和功率MOS管的寄生電容進(jìn)行諧振,可有效地降低輸出整流管的電壓應(yīng)力,提高抗EMI的性能。因此,在相同的設(shè)計(jì)規(guī)格下,LLC諧振變換器可以選取電壓和電流等較低的功率開關(guān)管和整流二極管,進(jìn)而減小開發(fā)成本。 結(jié)合PSPICE仿真和實(shí)驗(yàn)調(diào)試,論文詳細(xì)介紹了LLC串聯(lián)諧振變換器工作原理,詳細(xì)討論了諧振參數(shù)、輸入電壓和負(fù)載對變換器性能的影響;根據(jù)參數(shù)設(shè)計(jì)步驟和特性分析,設(shè)計(jì)了LLC串聯(lián)諧振變換器各組成電路;最后設(shè)計(jì)了24V/8A-200KHz的DC/DC電源模塊,通過實(shí)驗(yàn),其結(jié)果驗(yàn)證了該拓?fù)湓谌?fù)載下均能實(shí)現(xiàn)軟開關(guān),效率高等良好特性。
上傳時(shí)間: 2013-05-20
上傳用戶:dialouch
高壓直流電源廣泛應(yīng)用于醫(yī)用X射線機(jī),工業(yè)靜電除塵器等設(shè)備。傳統(tǒng)的工頻高壓直流電源體積大、重量重、變換效率低、動態(tài)性能差,這些缺點(diǎn)限制了它的進(jìn)一步應(yīng)用。而高頻高壓直流電源克服了前者的缺點(diǎn),已成為高壓大功率電源的發(fā)展趨勢。本文對應(yīng)用在高輸出電壓大功率場合的開關(guān)電源進(jìn)行研究,對主電路拓?fù)洹⒖刂撇呗浴⒐に嚱Y(jié)構(gòu)等方面做出詳細(xì)討論,提出實(shí)現(xiàn)方案。 高壓變壓器由于匝比很大,呈現(xiàn)出較大的寄生參數(shù),如漏感和分布電容,若直接應(yīng)用在PWM變換器中,漏感的存在會產(chǎn)生較高的電壓尖峰,損壞功率器件,分布電容的存在會使變換器有較大的環(huán)流,降低了變換器的效率。本文選用具有電容型濾波器的LCC諧振變換器為主電路拓?fù)洌梢岳酶邏鹤儔浩髦新└泻头植茧娙葑鳛橹C振元件,減少了元件的數(shù)量,從而減小了變換器的體積。 LCC諧振變換器采用變頻控制策略,可以工作在電感電流連續(xù)模式(CCM)和電感電流斷續(xù)模式(DCM),本文對這兩種工作模式進(jìn)行詳細(xì)討論。針對CCM下的LCC諧振變換器,本文分析其工作原理,用基波近似法推導(dǎo)出變換器的穩(wěn)態(tài)模型,給出一種詳盡的設(shè)計(jì)方法,可以保證所有開關(guān)管在全負(fù)載范圍內(nèi)實(shí)現(xiàn)零電壓開關(guān),減小電流應(yīng)力和開關(guān)頻率的變化范圍,并進(jìn)行仿真驗(yàn)證。基于該變換器,研制出輸出電壓為41kV,功率為23kW的高頻高壓電源,實(shí)驗(yàn)結(jié)果驗(yàn)證了分析與設(shè)計(jì)的正確性。 針對DCM下的LCC諧振變換器,本文分析其工作原理,該變換器可以實(shí)現(xiàn)零電流開關(guān),有效地減小IGBT拖尾電流造成的關(guān)斷損耗。論文通過電路狀態(tài)方程推導(dǎo)出變換器的電壓傳輸比特性,在此基礎(chǔ)上對主電路參數(shù)進(jìn)行設(shè)計(jì),并進(jìn)行仿真驗(yàn)證。基于該變換器,研制出輸出電壓為66kV,功率為72kW的高頻高壓電源,實(shí)驗(yàn)結(jié)果表明了方案的可行性。
上傳時(shí)間: 2013-04-24
上傳用戶:edrtbme
隨著信息時(shí)代的到來,用戶對數(shù)據(jù)保護(hù)和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經(jīng)信道傳輸后,到達(dá)接收端不可避免地會受到干擾而出現(xiàn)信號失真。因此需要采用差錯(cuò)控制技術(shù)來檢測和糾正由信道失真引起的信息傳輸錯(cuò)誤。RS(Reed—Solomon)碼是差錯(cuò)控制領(lǐng)域中一類重要的線性分組碼,由于它編解碼結(jié)構(gòu)相對固定,性能強(qiáng),不但可以糾正隨機(jī)差錯(cuò),而且對突發(fā)錯(cuò)誤的糾錯(cuò)能力也很強(qiáng),被廣泛應(yīng)用在數(shù)字通信、數(shù)據(jù)存儲系統(tǒng)中,以滿足對數(shù)據(jù)傳輸通道可靠性的要求。因此設(shè)計(jì)一款高性能的RS編解碼器不但具有很大的應(yīng)用意義,而且具有相當(dāng)大的經(jīng)濟(jì)價(jià)值。 本文首先介紹了線形分組碼及其子碼循環(huán)碼、BCH碼的基礎(chǔ)理論知識,重點(diǎn)介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進(jìn)行,接著介紹了有限域的有關(guān)理論。基于RS碼傳統(tǒng)的單倍結(jié)構(gòu),本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實(shí)現(xiàn)。其中編碼器基于傳統(tǒng)的線性反饋移位寄存器除法電路并進(jìn)行八倍并行擴(kuò)展,譯碼器關(guān)鍵方程求解模塊基于修正的歐幾里德算法設(shè)計(jì)了一種便于硬件實(shí)現(xiàn)的脈動關(guān)鍵方程求解結(jié)構(gòu),其他模塊均采用九倍并行實(shí)現(xiàn)。由于進(jìn)行了超前運(yùn)算、流水線及并行處理,使編解碼的數(shù)據(jù)吞吐量大為提高,同時(shí)延時(shí)更小。 本論文設(shè)計(jì)了C++仿真平臺,并與HDL代碼結(jié)果進(jìn)行了對比驗(yàn)證。Verilog HDL代碼經(jīng)過modelsim仿真驗(yàn)證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進(jìn)行綜合驗(yàn)證以及靜態(tài)時(shí)序分析,綜合軟件為QUATURSⅡ V8.0。驗(yàn)證及測試表明,本設(shè)計(jì)在滿足編解碼基本功能的基礎(chǔ)上,能夠?qū)崿F(xiàn)數(shù)據(jù)的高吞吐量和低延時(shí)傳輸,達(dá)到性能指標(biāo)要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價(jià)值。
上傳時(shí)間: 2013-04-24
上傳用戶:思琦琦
MP3音樂是目前最為流行的音樂格式,因其音質(zhì)、復(fù)雜度與壓縮比的完美折中,占據(jù)著廣闊的市場,不僅在互聯(lián)網(wǎng)上廣為流傳,而且在便攜式設(shè)備領(lǐng)域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對象,在實(shí)時(shí)性、面積等約束條件下,研究MP3解碼電路的設(shè)計(jì)方法,實(shí)現(xiàn)FPGA原型芯片,研究MP3原型芯片的驗(yàn)證方法。 論文的主要貢獻(xiàn)如下: (1)使用算法融合方法合并MP3解碼過程的相關(guān)步驟,以減少緩沖區(qū)存儲單元的容量和訪存次數(shù)。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內(nèi)部的三個(gè)算法步驟融合在一起進(jìn)行設(shè)計(jì),可以省去存儲中間計(jì)算結(jié)果的緩存區(qū)單元。 (2)反量化、立體聲處理等模塊中,采用流水線設(shè)計(jì)技術(shù),設(shè)置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續(xù)訪問公共緩存技術(shù),合理規(guī)劃各計(jì)算子模塊的工作時(shí)序,將數(shù)據(jù)計(jì)算的時(shí)間隱藏在訪存過程中;充分利用頻率線的零值區(qū)特性,有效地減少數(shù)據(jù)計(jì)算量,加快了數(shù)據(jù)處理的速度。 (3)設(shè)計(jì)了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設(shè)計(jì)RTL級電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發(fā)板為平臺,實(shí)現(xiàn)MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內(nèi)的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個(gè),寄存器共有4024個(gè),系統(tǒng)頻率可達(dá)69.6MHz,充分滿足了MP3解碼過程的實(shí)時(shí)性要求。實(shí)驗(yàn)結(jié)果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質(zhì)良好。
上傳時(shí)間: 2013-07-01
上傳用戶:xymbian
隨著移動終端、多媒體、Internet網(wǎng)絡(luò)、通信,圖像掃描技術(shù)的發(fā)展,以及人們對圖象分辨率,質(zhì)量要求的不斷提高,用軟件壓縮難以達(dá)到實(shí)時(shí)性要求,而且會帶來因傳輸大量原始圖象數(shù)據(jù)帶來的帶寬要求,因此采用硬件實(shí)現(xiàn)圖象壓縮已成為一種必然趨勢。而熵編碼單元作為圖像變換,量化后的處理環(huán)節(jié),是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實(shí)現(xiàn),具有廣闊的應(yīng)用背景。本文以星載視頻圖像壓縮的硬件實(shí)現(xiàn)項(xiàng)目為背景,對熵編碼器和解碼器的硬件實(shí)現(xiàn)進(jìn)行探討,給出了并行熵編碼和解碼器的實(shí)現(xiàn)方案。熵編解碼器中的難點(diǎn)是huffman編解碼器的實(shí)現(xiàn)。在設(shè)計(jì)并行huffman編碼方案時(shí)通過改善Huffman編碼器中變長碼流向定長碼流轉(zhuǎn)換時(shí)的控制邏輯,避免了因數(shù)據(jù)處理不及時(shí)造成數(shù)據(jù)丟失的可能性,從而保證了編碼的正確性。而在實(shí)現(xiàn)并行的huffman解碼器時(shí),解碼算法充分利用了規(guī)則化碼書帶來的碼字的單調(diào)性,及在特定長度碼字集內(nèi)碼字變化的連續(xù)性,將并行解碼由模式匹配轉(zhuǎn)換為算術(shù)運(yùn)算,提高了存儲器的利用率、系統(tǒng)的解碼效率和速度。在實(shí)現(xiàn)并行huffman編碼的基礎(chǔ)上,結(jié)合針對DC子帶的預(yù)測編碼,針對直流子帶的游程編碼,能夠?qū)D像壓縮系統(tǒng)中經(jīng)過DWT變換,量化,掃描后的數(shù)據(jù)進(jìn)行正確的編碼。同時(shí),在并行huffman解碼基礎(chǔ)上的熵解碼器也可以解碼出正確的數(shù)據(jù)提供給解碼系統(tǒng)的后續(xù)反量化模塊,進(jìn)一步處理。在本文介紹的設(shè)計(jì)方案中,按照自頂向下的設(shè)計(jì)方法,對星載圖像壓縮系統(tǒng)中的熵編解碼器進(jìn)行分析,進(jìn)而進(jìn)行邏輯功能分割及模塊劃分,然后分別實(shí)現(xiàn)各子模塊,并最終完成整個(gè)系統(tǒng)。在設(shè)計(jì)過程中,用高級硬件描述語言verilogHDL進(jìn)行RTL級描述。利用了Altera公司的QuartusII開發(fā)平臺進(jìn)行設(shè)計(jì)輸入、編譯、仿真,同時(shí)還采用modelsim仿真工具和symplicity的綜合工具,驗(yàn)證了設(shè)計(jì)的正確性。通過系統(tǒng)波形仿真和下板驗(yàn)證熵編碼器最高頻率可以達(dá)到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達(dá)到2500Mbps,也能滿足性能要求。仿真驗(yàn)證的結(jié)果表明:設(shè)計(jì)能夠滿足性能要求,并具有一定的使用價(jià)值。
上傳時(shí)間: 2013-05-19
上傳用戶:吳之波123
信息化社會的到來以及IP技術(shù)的興起,正深刻的改變著電信網(wǎng)絡(luò)的面貌以及未來技術(shù)發(fā)展的走向。無線通信技術(shù)的發(fā)展為實(shí)現(xiàn)數(shù)字化社區(qū)提供了有力的保證。而視頻通信則成為多媒體業(yè)務(wù)的核心。如何在環(huán)境惡劣的無線環(huán)境中,實(shí)時(shí)傳輸高質(zhì)量的視頻面臨著巨大的挑戰(zhàn),因此這也成為人們的研究熱點(diǎn)。 對于無線移動信道來說,網(wǎng)絡(luò)的可用帶寬是有限的。由于多徑、衰落、時(shí)延擴(kuò)展、噪聲影響和信道干擾等原因,無線移動通信不僅具有帶寬波動的特點(diǎn),而且信道誤碼率高,經(jīng)常會出現(xiàn)連續(xù)的、突發(fā)性的傳輸錯(cuò)誤。無線信道可用帶寬與傳輸速率的時(shí)變特性,使得傳輸?shù)目煽啃源鬄榻档汀?視頻播放具有嚴(yán)格的實(shí)時(shí)性要求,這就要求網(wǎng)絡(luò)為視頻的傳輸提供足夠的帶寬.有保障的延時(shí)和誤碼率。為了獲得可接受的重建視頻質(zhì)量,視頻傳輸至少需要28Kbps左右的帶寬。而且視頻傳輸對時(shí)延非常敏感。然而無線移動網(wǎng)絡(luò)卻無法提供可靠的服務(wù)質(zhì)量。 基于無線視頻通信面臨的挑戰(zhàn),本文在對新一代視頻編碼國際標(biāo)準(zhǔn)H.264/AVC研究的基礎(chǔ)上,主要在提高其編碼效率和H.264的無線傳輸抗誤碼性能,以及如何在嵌入式環(huán)境下實(shí)現(xiàn)H.264解碼器進(jìn)行了研究。 結(jié)合低碼率和幀內(nèi)刷新,提出一種針對感興趣區(qū)的可變幀內(nèi)刷新方法。實(shí)驗(yàn)表明該方法可以使用較少的碼率對感興趣區(qū)域進(jìn)行更好的錯(cuò)誤控制,以提高區(qū)域圖像質(zhì)量,同時(shí)能根據(jù)感興趣區(qū)及信道的狀況自動調(diào)整宏塊刷新數(shù)量,充分利用有限的碼率。 為了有效的平衡編碼效率和抗誤碼能力的之間的矛盾,筆者提出了一種自適應(yīng)FMO(Flexible Macroblock Order)編碼方法,可根據(jù)圖像的復(fù)雜度自適應(yīng)地選擇編碼所需的FMO模式。仿真結(jié)果表明這種FMO編碼方式完全可行,且在運(yùn)動復(fù)雜度頻繁變化時(shí)效果更加明顯,完全可應(yīng)用在環(huán)境惡劣的無線信道中。 在對嵌入式PXA270硬件結(jié)構(gòu)和X264研究的基礎(chǔ)上,基本實(shí)現(xiàn)了基于H.264的嵌入式解碼,在PXA270基礎(chǔ)上進(jìn)行環(huán)境的配置,定制WirtCE操作系統(tǒng),并編譯、產(chǎn)生開發(fā)所用的SDK和下載內(nèi)核到目標(biāo)機(jī)。利用開發(fā)工具EVC實(shí)現(xiàn)在PC機(jī)上的實(shí)時(shí)開發(fā)和在線仿真調(diào)試,最終實(shí)現(xiàn)了對無差錯(cuò)H.264碼流實(shí)時(shí)解碼。
標(biāo)簽: 264 ARM 無線傳輸 差錯(cuò)控制
上傳時(shí)間: 2013-06-18
上傳用戶:也一樣請求
可靠通信要求消息從信源到信宿盡量無誤傳輸,這就要求通信系統(tǒng)具有很好的糾錯(cuò)能力,如使用差錯(cuò)控制編碼。自仙農(nóng)定理提出以來,先后有許多糾錯(cuò)編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優(yōu)異的糾錯(cuò)性能成為通信界的一個(gè)里程碑。 然而,Turbo碼迭代譯碼復(fù)雜度大,導(dǎo)致其譯碼延時(shí)大,故而在工程中的應(yīng)用受到一定限制,而并行Turbo譯碼可以很好地解決上述問題。本論文的主要工作是通過硬件實(shí)現(xiàn)一種基于幀分裂和歸零處理的新型并行Turbo編譯碼算法。論文提出了一種基于多端口存儲器的并行子交織器解決方法,很好地解決了并行訪問存儲器沖突的問題。 本論文在現(xiàn)場可編程門陣列(FPGA)平臺上實(shí)現(xiàn)了一種基于幀分裂和籬笆圖歸零處理的并行Turbo編譯碼器。所實(shí)現(xiàn)的并行Turbo編譯碼器在時(shí)鐘頻率為33MHz,幀長為1024比特,并行子譯碼器數(shù)和最大迭代次數(shù)均為4時(shí),可支持8.2Mbps的編譯碼數(shù)掘吞吐量,而譯碼時(shí)延小于124us。本文還使用EP2C35FPGA芯片設(shè)計(jì)了系統(tǒng)開發(fā)板。該開發(fā)板可提供高速以太網(wǎng)MAC/PHY和PCI接口,很好地滿足了通信系統(tǒng)需求。系統(tǒng)測試結(jié)果表明,本文所實(shí)現(xiàn)的并行Turbo編譯碼器及其開發(fā)板運(yùn)行正確、有效且可靠。 本論文主要分為五章,第一章為緒論,介紹Turbo碼背景和硬件實(shí)現(xiàn)相關(guān)技術(shù)。第二章為基于幀分裂和歸零的并行Turbo編碼的設(shè)計(jì)與實(shí)現(xiàn),分別介紹了編碼器和譯碼器的RTL設(shè)計(jì),還提出了一種基于多端口存儲器的并行子交織器和解交織器設(shè)計(jì)。第三章討論了使用NIOS處理器的SOC架構(gòu),使用SOC架構(gòu)處理系統(tǒng)和基于NIOSII處理器和uC/0S一2操作系統(tǒng)的架構(gòu)。第四章介紹了FPGA系統(tǒng)開發(fā)板設(shè)計(jì)與調(diào)試的一些工作。最后一章為本文總結(jié)及其展望。
上傳時(shí)間: 2013-04-24
上傳用戶:ziyu_job1234
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1