Cadence Allegro印制電路板設(shè)計(jì)610,作為Allegro系統(tǒng)互連設(shè)計(jì)平臺(tái)的一個(gè)600系列產(chǎn)品,是一個(gè)完整的、高性能印制電路板設(shè)計(jì)套件。通過頂尖的技術(shù),它為創(chuàng)建和編輯復(fù)雜、多層、高速、高密度的印制電路板設(shè)計(jì)提供了一個(gè)交互式、約束驅(qū)動(dòng)的設(shè)計(jì)環(huán)境。它允許用戶在設(shè)計(jì)過程的任意階段定義、管理和驗(yàn)證關(guān)鍵的高速信號(hào),并能抓住今天最具挑戰(zhàn)性的設(shè)計(jì)問題。Allegro印制電路板設(shè)計(jì)610提高了設(shè)計(jì)效率和縮短設(shè)計(jì)周期,讓你的產(chǎn)品盡快進(jìn)入量產(chǎn)。
標(biāo)簽: Allegro 610 印制 電路板設(shè)計(jì)
上傳時(shí)間: 2013-11-23
上傳用戶:hj_18
PCB Layout Rule Rev1.70, 規(guī)範(fàn)內(nèi)容如附件所示, 其中分為: (1) ”PCB LAYOUT 基本規(guī)範(fàn)”:為R&D Layout時(shí)必須遵守的事項(xiàng), 否則SMT,DIP,裁板時(shí)無法生產(chǎn). (2) “錫偷LAYOUT RULE建議規(guī)範(fàn)”: 加適合的錫偷可降低短路及錫球. (3) “PCB LAYOUT 建議規(guī)範(fàn)”:為製造單位為提高量產(chǎn)良率,建議R&D在design階段即加入PCB Layout. (4) ”零件選用建議規(guī)範(fàn)”: Connector零件在未來應(yīng)用逐漸廣泛, 又是SMT生產(chǎn)時(shí)是偏移及置件不良的主因,故製造希望R&D及採購在購買異形零件時(shí)能顧慮製造的需求, 提高自動(dòng)置件的比例.
標(biāo)簽: LAYOUT PCB 設(shè)計(jì)規(guī)范
上傳時(shí)間: 2013-11-03
上傳用戶:tzl1975
本文提出j以通用陣列邏輯器件GAL 和只讀存貯器EPROM 為核心器件.設(shè)計(jì)測(cè)量 顯示控制裝置的方法。配以數(shù)字式傳感器及用 最小二乘法編制的曲線自動(dòng)分段椒合程序生成 的EPROM 中的數(shù)據(jù).可用于力、溫度、光強(qiáng)等 非電量的測(cè)量顯示和控制。該裝置與采用微處 理器的電路相比.有相同的洲量精度,電路簡(jiǎn) 單.而且保密性好
標(biāo)簽: EPROM GAL 測(cè)量 顯示控制
上傳時(shí)間: 2013-11-10
上傳用戶:langliuer
我是專業(yè)做PCB的,在線路板災(zāi)個(gè)行業(yè)呆久了,看到了上百家公司設(shè)計(jì)的PCB板,各行各業(yè)的,如有空調(diào)的,液晶電視的,DVD的,數(shù)碼相框的,安防的等等,因此我從我所站的角度來說,就覺得有些PCB文件設(shè)計(jì)得好,有些PCB文件設(shè)計(jì)則不是那么理想,標(biāo)準(zhǔn)就是怎能么樣PCB廠的工程人員看得一目了然,而不產(chǎn)生誤解,導(dǎo)致做錯(cuò)板子,下面我會(huì)從PCB的制作流程來說,說的不好,請(qǐng)各位多多包涵!1 制作要求對(duì)于板材 板厚 銅厚 工藝 阻焊/字符顏色等要求清晰。以上要求是制作一個(gè)板子的基礎(chǔ),因此R&D工程師必須寫清晰,這個(gè)在我所接觸的客戶來看,格力是做得相對(duì)好的,每個(gè)文件的技術(shù)要求都寫得很清晰,哪怕就是平時(shí)我們認(rèn)為最正常的用綠色阻焊油墨白色字符都寫在技術(shù)要求有體現(xiàn),而有些客戶則是能免則免,什么都不寫,就發(fā)給廠家打樣生產(chǎn),特別是有些廠家有些特別的要求都沒有寫出來,導(dǎo)致廠家在收到郵件之后,第一件事情就是要咨詢這方面的要求,或者有些廠家最后做出來的不符要求。2 鉆孔方面的設(shè)計(jì) 最直接也是最大的問題,就是最小孔徑的設(shè)計(jì),一般板內(nèi)的最小孔徑都是過孔的孔徑,這個(gè)是直接體現(xiàn)在成本上的,有些板的過孔明明可以設(shè)計(jì)為0.50MM的孔,即只放0.30MM,這樣成本就直接大幅上升,廠家成本高了,就會(huì)提高報(bào)價(jià);另外就是過孔太多,有些DVD以及數(shù)碼相框上面的過孔真的是整板都放滿了,動(dòng)不動(dòng)就1000多孔,做過太多這方面的板,認(rèn)為正常應(yīng)該在500-600孔,當(dāng)然有人會(huì)說過孔多對(duì)板子的信號(hào)導(dǎo)通方面,以及散熱方面有好處,我認(rèn)為這就要取一個(gè)平衡,在控制這些方面的同時(shí)還要不會(huì)導(dǎo)致成本上升,我在這里可以說個(gè)例子:我們公司有個(gè)客戶是深圳做DVD的,量很大,在最開始合作的時(shí)候也是以上這種情況,后來成本對(duì)雙方來說,實(shí)在是個(gè)大問題,經(jīng)過與 R&D溝通,將過孔的孔徑盡量加大,刪除大銅皮上的部分過孔,像主IC中間的散熱孔用4個(gè)3.00MM的孔代替, 這樣一來,鉆孔的費(fèi)用就降低了,一平方就可以降幾十塊錢的鉆孔費(fèi),對(duì)于雙方來說達(dá)到了雙贏;另外就是一些槽孔,比如說1.00MM X 1.20MM的超短槽孔,對(duì)于廠家來說,真的是非常之難做,第一很難控制公差,第二鉆也來的槽也不是直的,有些彎曲,以前我們也做過部分這樣的板子,結(jié)果幾毛錢人民幣的板,由于槽孔不合格,扣款1美金/塊,我們也與客戶溝通過這方面的問題,后來就直接改用1.20MM的圓孔。
標(biāo)簽: PCB
上傳時(shí)間: 2015-01-02
上傳用戶:zaizaibang
第一章 傳輸線理論一 傳輸線原理二 微帶傳輸線三 微帶傳輸線之不連續(xù)分析第二章 被動(dòng)組件之電感設(shè)計(jì)與分析一 電感原理二 電感結(jié)構(gòu)與分析三 電感設(shè)計(jì)與模擬四 電感分析與量測(cè)傳輸線理論與傳統(tǒng)電路學(xué)之最大不同,主要在于組件之尺寸與傳導(dǎo)電波之波長(zhǎng)的比值。當(dāng)組件尺寸遠(yuǎn)小于傳輸線之電波波長(zhǎng)時(shí),傳統(tǒng)的電路學(xué)理論才可以使用,一般以傳輸波長(zhǎng)(Guide wavelength)的二十分之ㄧ(λ/20)為最大尺寸,稱為集總組件(Lumped elements);反之,若組件的尺寸接近傳輸波長(zhǎng),由于組件上不同位置之電壓或電流的大小與相位均可能不相同,因而稱為散布式組件(Distributed elements)。 由于通訊應(yīng)用的頻率越來越高,相對(duì)的傳輸波長(zhǎng)也越來越小,要使電路之設(shè)計(jì)完全由集總組件所構(gòu)成變得越來越難以實(shí)現(xiàn),因此,運(yùn)用散布式組件設(shè)計(jì)電路也成為無法避免的選擇。 當(dāng)然,科技的進(jìn)步已經(jīng)使得集總組件的制作變得越來越小,例如運(yùn)用半導(dǎo)體制程、高介電材質(zhì)之低溫共燒陶瓷(LTCC)、微機(jī)電(MicroElectroMechanical Systems, MEMS)等技術(shù)制作集總組件,然而,其中電路之分析與設(shè)計(jì)能不乏運(yùn)用到散布式傳輸線的理論,如微帶線(Microstrip Lines)、夾心帶線(Strip Lines)等的理論。因此,本章以討論散布式傳輸線的理論開始,進(jìn)而以微帶傳輸線為例介紹其理論與公式,并討論微帶傳輸線之各種不連續(xù)之電路,以作為后續(xù)章節(jié)之被動(dòng)組件的運(yùn)用。
標(biāo)簽: 傳輸線
上傳時(shí)間: 2013-11-10
上傳用戶:瀟湘書客
PCB 被動(dòng)組件的隱藏特性解析 傳統(tǒng)上,EMC一直被視為「黑色魔術(shù)(black magic)」。其實(shí),EMC是可以藉由數(shù)學(xué)公式來理解的。不過,縱使有數(shù)學(xué)分析方法可以利用,但那些數(shù)學(xué)方程式對(duì)實(shí)際的EMC電路設(shè)計(jì)而言,仍然太過復(fù)雜了。幸運(yùn)的是,在大多數(shù)的實(shí)務(wù)工作中,工程師并不需要完全理解那些復(fù)雜的數(shù)學(xué)公式和存在于EMC規(guī)范中的學(xué)理依據(jù),只要藉由簡(jiǎn)單的數(shù)學(xué)模型,就能夠明白要如何達(dá)到EMC的要求。本文藉由簡(jiǎn)單的數(shù)學(xué)公式和電磁理論,來說明在印刷電路板(PCB)上被動(dòng)組件(passivecomponent)的隱藏行為和特性,這些都是工程師想讓所設(shè)計(jì)的電子產(chǎn)品通過EMC標(biāo)準(zhǔn)時(shí),事先所必須具備的基本知識(shí)。導(dǎo)線和PCB走線導(dǎo)線(wire)、走線(trace)、固定架……等看似不起眼的組件,卻經(jīng)常成為射頻能量的最佳發(fā)射器(亦即,EMI的來源)。每一種組件都具有電感,這包含硅芯片的焊線(bond wire)、以及電阻、電容、電感的接腳。每根導(dǎo)線或走線都包含有隱藏的寄生電容和電感。這些寄生性組件會(huì)影響導(dǎo)線的阻抗大小,而且對(duì)頻率很敏感。依據(jù)LC 的值(決定自共振頻率)和PCB走線的長(zhǎng)度,在某組件和PCB走線之間,可以產(chǎn)生自共振(self-resonance),因此,形成一根有效率的輻射天線。在低頻時(shí),導(dǎo)線大致上只具有電阻的特性。但在高頻時(shí),導(dǎo)線就具有電感的特性。因?yàn)樽兂筛哳l后,會(huì)造成阻抗大小的變化,進(jìn)而改變導(dǎo)線或PCB 走線與接地之間的EMC 設(shè)計(jì),這時(shí)必需使用接地面(ground plane)和接地網(wǎng)格(ground grid)。導(dǎo)線和PCB 走線的最主要差別只在于,導(dǎo)線是圓形的,走線是長(zhǎng)方形的。導(dǎo)線或走線的阻抗包含電阻R和感抗XL = 2πfL,在高頻時(shí),此阻抗定義為Z = R + j XL j2πfL,沒有容抗Xc = 1/2πfC存在。頻率高于100 kHz以上時(shí),感抗大于電阻,此時(shí)導(dǎo)線或走線不再是低電阻的連接線,而是電感。一般而言,在音頻以上工作的導(dǎo)線或走線應(yīng)該視為電感,不能再看成電阻,而且可以是射頻天線。
標(biāo)簽: PCB 被動(dòng)組件
上傳時(shí)間: 2013-11-16
上傳用戶:極客
PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setuppadsstacks
標(biāo)簽: layout design pcb 硬件工程師
上傳時(shí)間: 2013-11-17
上傳用戶:cjf0304
Hyperlynx仿真應(yīng)用:阻抗匹配.下面以一個(gè)電路設(shè)計(jì)為例,簡(jiǎn)單介紹一下PCB仿真軟件在設(shè)計(jì)中的使用。下面是一個(gè)DSP硬件電路部分元件位置關(guān)系(原理圖和PCB使用PROTEL99SE設(shè)計(jì)),其中DRAM作為DSP的擴(kuò)展Memory(64位寬度,低8bit還經(jīng)過3245接到FLASH和其它芯片),DRAM時(shí)鐘頻率133M。因?yàn)轭l率較高,設(shè)計(jì)過程中我們需要考慮DRAM的數(shù)據(jù)、地址和控制線是否需加串阻。下面,我們以數(shù)據(jù)線D0仿真為例看是否需要加串阻。模型建立首先需要在元件公司網(wǎng)站下載各器件IBIS模型。然后打開Hyperlynx,新建LineSim File(線路仿真—主要用于PCB前仿真驗(yàn)證)新建好的線路仿真文件里可以看到一些虛線勾出的傳輸線、芯片腳、始端串阻和上下拉終端匹配電阻等。下面,我們開始導(dǎo)入主芯片DSP的數(shù)據(jù)線D0腳模型。左鍵點(diǎn)芯片管腳處的標(biāo)志,出現(xiàn)未知管腳,然后再按下圖的紅線所示線路選取芯片IBIS模型中的對(duì)應(yīng)管腳。 3http://bbs.elecfans.com/ 電子技術(shù)論壇 http://www.elecfans.com 電子發(fā)燒友點(diǎn)OK后退到“ASSIGN Models”界面。選管腳為“Output”類型。這樣,一樣管腳的配置就完成了。同樣將DRAM的數(shù)據(jù)線對(duì)應(yīng)管腳和3245的對(duì)應(yīng)管腳IBIS模型加上(DSP輸出,3245高阻,DRAM輸入)。下面我們開始建立傳輸線模型。左鍵點(diǎn)DSP芯片腳相連的傳輸線,增添傳輸線,然后右鍵編輯屬性。因?yàn)槲覀兪褂盟膶影澹诒韺幼呔€,所以要選用“Microstrip”,然后點(diǎn)“Value”進(jìn)行屬性編輯。這里,我們要編輯一些PCB的屬性,布線長(zhǎng)度、寬度和層間距等,屬性編輯界面如下:再將其它傳輸線也添加上。這就是沒有加阻抗匹配的仿真模型(PCB最遠(yuǎn)直線間距1.4inch,對(duì)線長(zhǎng)為1.7inch)。現(xiàn)在模型就建立好了。仿真及分析下面我們就要為各點(diǎn)加示波器探頭了,按照下圖紅線所示路徑為各測(cè)試點(diǎn)增加探頭:為發(fā)現(xiàn)更多的信息,我們使用眼圖觀察。因?yàn)闀r(shí)鐘是133M,數(shù)據(jù)單沿采樣,數(shù)據(jù)翻轉(zhuǎn)最高頻率為66.7M,對(duì)應(yīng)位寬為7.58ns。所以設(shè)置參數(shù)如下:之后按照芯片手冊(cè)制作眼圖模板。因?yàn)槲覀冏铌P(guān)心的是接收端(DRAM)信號(hào),所以模板也按照DRAM芯片HY57V283220手冊(cè)的輸入需求設(shè)計(jì)。芯片手冊(cè)中要求輸入高電平VIH高于2.0V,輸入低電平VIL低于0.8V。DRAM芯片的一個(gè)NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信號(hào)(不長(zhǎng)于3ns):按下邊紅線路徑配置眼圖模板:低8位數(shù)據(jù)線沒有串阻可以滿足設(shè)計(jì)要求,而其他的56位都是一對(duì)一,經(jīng)過仿真沒有串阻也能通過。于是數(shù)據(jù)線不加串阻可以滿足設(shè)計(jì)要求,但有一點(diǎn)需注意,就是寫數(shù)據(jù)時(shí)因?yàn)榇嬖诨貨_,DRAM接收高電平在位中間會(huì)回沖到2V。因此會(huì)導(dǎo)致電平判決裕量較小,抗干擾能力差一些,如果調(diào)試過程中發(fā)現(xiàn)寫RAM會(huì)出錯(cuò),還需要改版加串阻。
上傳時(shí)間: 2013-12-17
上傳用戶:debuchangshi
半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場(chǎng)合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請(qǐng)注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。 半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡(jiǎn)介這兩段的製造程序。
上傳時(shí)間: 2013-11-04
上傳用戶:372825274
J-LIN仿真器操作步驟,J-LIN仿真器操作步驟。
上傳時(shí)間: 2013-10-31
上傳用戶:1966640071
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1