亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

音頻信號分析儀

  • 使用Timequest約束和分析源同步電路

    04_使用Timequest約束和分析源同步電路

    標(biāo)簽: Timequest 同步電路

    上傳時間: 2013-10-30

    上傳用戶:ZJX5201314

  • 靜態(tài)時序分析基本原理和時序分析模型

    01_靜態(tài)時序分析基本原理和時序分析模型

    標(biāo)簽: 靜態(tài)時序分析 時序分析 模型

    上傳時間: 2013-11-17

    上傳用戶:evil

  • 在ISE中直接調(diào)用chipscope進(jìn)行在線邏輯分析

    在ISE中直接調(diào)用chipscope進(jìn)行在線邏輯分析

    標(biāo)簽: chipscope ISE 邏輯分析

    上傳時間: 2013-11-15

    上傳用戶:thing20

  • 使用Quartus II Timequest時序分析器約束分析設(shè)計

    使用Quartus II Timequest時序分析器約束分析設(shè)計

    標(biāo)簽: Timequest Quartus II 時序

    上傳時間: 2013-11-12

    上傳用戶:yy_cn

  • 基于FPGA的DDS雜散分析及抑制方法

    首先介紹了采用直接數(shù)字頻率合成(DDS)技術(shù)的正弦信號發(fā)生器的基本原理和采用FPGA實現(xiàn)DDS信號發(fā)生器的基本方法,然后結(jié)合DDS的原理分析了采用DDS方法實現(xiàn)的正弦信號發(fā)生器的優(yōu)缺點,其中重點分析了幅度量化雜散產(chǎn)生的誤差及其原因,最后針對DDS原理上存在的幅度量化雜散,利用FPGA時鐘頻率可調(diào)的特點,重點提出了基于FPGA實現(xiàn)的DDS正弦信號發(fā)生器的兩種改進(jìn)方法,經(jīng)過MATLAB仿真驗證,改進(jìn)方法較好的抑制了幅度量化雜散,減小了誤差。

    標(biāo)簽: FPGA DDS 雜散分析

    上傳時間: 2013-10-09

    上傳用戶:ssj927211

  • 時序分析的好資料

    時序分析的好資料

    標(biāo)簽: 時序分析

    上傳時間: 2013-11-07

    上傳用戶:hustfanenze

  • 于博士信號完整性分析入門-初稿

    信號完整性 分析 新手入門知識

    標(biāo)簽: 信號完整性

    上傳時間: 2013-10-18

    上傳用戶:wanqunsheng

  • 對Altera 28nm FPGA浮點DSP設(shè)計流程和性能的獨立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點數(shù)字信號處理(DSP)設(shè)計。獨立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點DSP設(shè)計流程,同時驗證了要求較高的浮點DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點DSP分析報告。    Altera的浮點DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計人員比傳統(tǒng)HDL設(shè)計更迅速的實現(xiàn)并驗證復(fù)數(shù)浮點算法。這一設(shè)計流程非常適合設(shè)計人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。

    標(biāo)簽: Altera FPGA DSP 28

    上傳時間: 2014-12-28

    上傳用戶:18888888888

  • 在FPGA中基于信元的FIFO設(shè)計方法實戰(zhàn)方法

      設(shè)計工程師通常在FPGA上實現(xiàn)FIFO(先進(jìn)先出寄存器)的時候,都會使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對性變差,某些情況下會變得不方便或者將增加硬件成本。此時,需要進(jìn)行自行FIFO設(shè)計。本文提供了一種基于信元的FIFO設(shè)計方法以供設(shè)計者在適當(dāng)?shù)臅r候選用。這種方法也適合于不定長包的處理。

    標(biāo)簽: FPGA FIFO 信元 設(shè)計方法

    上傳時間: 2014-01-13

    上傳用戶:mengmeng444425

  • 基于RFID的電力溫度監(jiān)控系統(tǒng)的軟件分析與設(shè)計

    在分析和比較現(xiàn)有電力測溫技術(shù)的基礎(chǔ)上,從標(biāo)簽的選用和讀卡器的設(shè)計兩方面介紹了一種新型的射頻監(jiān)控系統(tǒng)的設(shè)計方案,重點介紹了系統(tǒng)在Window CE操作系統(tǒng)下的軟件功能的設(shè)計,并給出了系統(tǒng)軟件設(shè)計的整體流程圖。

    標(biāo)簽: RFID 電力 溫度監(jiān)控系統(tǒng)

    上傳時間: 2013-11-18

    上傳用戶:ouyang426

主站蜘蛛池模板: 宽城| 台江县| 古丈县| 阳春市| 四平市| 枞阳县| 德钦县| 泸州市| 资溪县| 临澧县| 沂南县| 天全县| 高州市| 河西区| 石阡县| 兴宁市| 图木舒克市| 北川| 沧州市| 芮城县| 明溪县| 桂阳县| 县级市| 青海省| 略阳县| 西城区| 彰化市| 盐津县| 衡南县| 苍山县| 白城市| 龙游县| 米林县| 孝感市| 都安| 临汾市| 准格尔旗| 绥江县| 上思县| 绥棱县| 桦川县|