亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

頻率效應

  • PCB設計中SI的仿真與分析

      討論了高速PCB 設計中涉及的定時、反射、串擾、振鈴等信號完整性( SI)問題,結合CA2DENCE公司提供的高速PCB設計工具Specctraquest和Sigxp,對一采樣率為125MHz的AD /DAC印制板進行了仿真和分析,根據布線前和布線后的仿真結果設置適當的約束條件來控制高速PCB的布局布線,從各個環節上保證高速電路的信號完整性。

    標簽: PCB 仿真

    上傳時間: 2013-12-26

    上傳用戶:niumeng16

  • 電路板維修相關技術資料

    電路板故障分析 維修方式介紹 ASA維修技術 ICT維修技術 沒有線路圖,無從修起 電路板太複雜,維修困難 維修經驗及技術不足 無法維修的死板,廢棄可惜 送電中作動態維修,危險性極高 備份板太多,積壓資金 送國外維修費用高,維修時間長 對老化零件無從查起無法預先更換 維修速度及效率無法提升,造成公司負擔,客戶埋怨 投資大量維修設備,操作複雜,績效不彰

    標簽: 電路板維修 技術資料

    上傳時間: 2013-11-09

    上傳用戶:chengxin

  • 基于FPGA 的低成本長距離高速傳輸系統的設計與實現

    為解決目前高速信號處理中的數據傳輸速度瓶頸以及傳輸距離的問題,設計并實現了一種基于FPGA 的高速數據傳輸系統,本系統借助Altera Cyclone III FPGA 的LVDS I/O 通道產生LVDS 信號,穩定地完成了數據的高速、遠距離傳輸。系統所需的8B/10B 編解碼、數據時鐘恢復(CDR)、串/并行轉換電路、誤碼率計算模塊均在FPGA 內利用VHDL 語言設計實現,大大降低了系統互聯的復雜度和成本,提高了系統集成度和穩定性。

    標簽: FPGA 高速傳輸

    上傳時間: 2013-11-25

    上傳用戶:爺的氣質

  • 數字成形濾波器設計及FPGA實現

    本文對數字基帶信號脈沖成型濾波的應用、原理及實現進行了研究。首先介紹了數字成型濾波的應用意義并分析了模擬和數字兩種硬件實現方法,接著介紹了成形濾波器設計所需要MATLAB軟件,以及利用ISE system generator在FPGA上進行濾波器實現的優勢。文中給出了成形濾波函數的數學模型,討論了幾種常用成形濾波函數的傳輸特性以及對傳輸系統信號誤碼率的影響。然后介紹了本次設計中使用到的數字成形濾波器設計的幾種FIR濾波器結構。把各種設計方案進行仿真,比較仿真結果,最后根據實際應用的情況并結合設計仿真中出現的問題進行分析,得出各種設計結構的優缺點以及適合應用的場合。

    標簽: FPGA 數字 成形 濾波器設計

    上傳時間: 2013-10-22

    上傳用戶:tyler

  • 連續相位QAM調制技術及其FPGA實現

    目前通信領域正處于急速發展階段,由于新的需 求層出不窮,促使新的業務不斷產生,因而導致頻率資源越來越緊張。在有限的帶寬里要傳輸大量的多媒體數據,提高頻譜利用率成為當前至關重要的課題,否則將 很難容納如此眾多的業務。正交幅度調制(QAM)由于具有很高的頻譜利用率被DVB-C等標準選做主要的調制技術。與多進制PSK(MPSK)調制不 同,OAM調制采取幅度與相位相結合的方式,因而可以更充分地利用信號平面,從而在具有高頻譜利用效率的同時可以獲得比MPSK更低的誤碼率。 但仔細分析可以發現QAM調制仍存在著頻繁的相位跳變,相位跳變會產生較大的諧波分量,因此如果能夠在保證QAM調制所需的相位區分度的前提下,盡量減少 或消除這種相位跳變,就可以大大抑制諧波分量,從而進一步提高頻譜利用率,同時又不影響QAM的解調性能。文獻中提出了針對QPSK調制的相位連續化方 法,本文借鑒該方法,提出連續相位QAM調制技術,并針對QAM調制的特點在電路設計時作了改進。

    標簽: FPGA QAM 相位 調制技術

    上傳時間: 2013-10-17

    上傳用戶:lalaruby

  • DRAM內存模塊的設計技術

    第二部分:DRAM 內存模塊的設計技術..............................................................143第一章 SDR 和DDR 內存的比較..........................................................................143第二章 內存模塊的疊層設計.............................................................................145第三章 內存模塊的時序要求.............................................................................1493.1 無緩沖(Unbuffered)內存模塊的時序分析.......................................1493.2 帶寄存器(Registered)的內存模塊時序分析...................................154第四章 內存模塊信號設計.................................................................................1594.1 時鐘信號的設計.......................................................................................1594.2 CS 及CKE 信號的設計..............................................................................1624.3 地址和控制線的設計...............................................................................1634.4 數據信號線的設計...................................................................................1664.5 電源,參考電壓Vref 及去耦電容.........................................................169第五章 內存模塊的功耗計算.............................................................................172第六章 實際設計案例分析.................................................................................178 目前比較流行的內存模塊主要是這三種:SDR,DDR,RAMBUS。其中,RAMBUS內存采用阻抗受控制的串行連接技術,在這里我們將不做進一步探討,本文所總結的內存設計技術就是針對SDRAM 而言(包括SDR 和DDR)。現在我們來簡單地比較一下SDR 和DDR,它們都被稱為同步動態內存,其核心技術是一樣的。只是DDR 在某些功能上進行了改進,所以DDR 有時也被稱為SDRAM II。DDR 的全稱是Double Data Rate,也就是雙倍的數據傳輸率,但是其時鐘頻率沒有增加,只是在時鐘的上升和下降沿都可以用來進行數據的讀寫操作。對于SDR 來說,市面上常見的模塊主要有PC100/PC133/PC166,而相應的DDR內存則為DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。

    標簽: DRAM 內存模塊 設計技術

    上傳時間: 2013-10-18

    上傳用戶:宋桃子

  • PCB設計經典資料

    本文將接續介紹電源與功率電路基板,以及數字電路基板導線設計。寬帶與高頻電路基板導線設計a.輸入阻抗1MHz,平滑性(flatness)50MHz 的OP增幅器電路基板圖26 是由FET 輸入的高速OP 增幅器OPA656 構成的高輸入阻抗OP 增幅電路,它的gain取決于R1、R2,本電路圖的電路定數為2 倍。此外為改善平滑性特別追加設置可以加大噪訊gain,抑制gain-頻率特性高頻領域時峰值的R3。圖26 高輸入阻抗的寬帶OP增幅電路圖27 是高輸入阻抗OP 增幅器的電路基板圖案。降低高速OP 增幅器反相輸入端子與接地之間的浮游容量非常重要,所以本電路的浮游容量設計目標低于0.5pF。如果上述部位附著大浮游容量的話,會成為高頻領域的頻率特性產生峰值的原因,嚴重時頻率甚至會因為feedback 阻抗與浮游容量,造成feedback 信號的位相延遲,最后導致頻率特性產生波動現象。此外高輸入阻抗OP 增幅器輸入部位的浮游容量也逐漸成為問題,圖27 的電路基板圖案的非反相輸入端子部位無full ground設計,如果有外部噪訊干擾之虞時,接地可設計成網格狀(mesh)。圖28 是根據圖26 制成的OP 增幅器Gain-頻率特性測試結果,由圖可知即使接近50MHz頻率特性非常平滑,-3dB cutoff頻率大約是133MHz。

    標簽: PCB

    上傳時間: 2013-11-09

    上傳用戶:z754970244

  • 傳輸線與電路觀點詳解

      •1-1 傳輸線方程式 •1-2 傳輸線問題的時域分析 •1-3 正弦狀的行進波 •1-4 傳輸線問題的頻域分析 •1-5 駐波和駐波比 •1-6 Smith圖 •1-7 多段傳輸線問題的解法 •1-8 傳輸線的阻抗匹配

    標簽: 傳輸線 電路

    上傳時間: 2013-10-21

    上傳用戶:fhzm5658

  • IC封裝製程簡介(IC封裝制程簡介)

    半導體的產品很多,應用的場合非常廣泛,圖一是常見的幾種半導體元件外型。半導體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為   PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array         雖然半導體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。    從半導體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導體元件真正的的核心,是包覆在膠體或陶瓷內一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內部的晶片,圖三是以顯微鏡將內部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當引發過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。   圖四是常見的LED,也就是發光二極體,其內部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負極的腳上,經由銲線連接正極的腳。當LED通過正向電流時,晶片會發光而使LED發亮,如圖六所示。     半導體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產品,稱為IC封裝製程,又可細分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節中將簡介這兩段的製造程序。

    標簽: 封裝 IC封裝 制程

    上傳時間: 2013-11-04

    上傳用戶:372825274

  • 面向航空發動機裝配過程管理與控制關鍵技術

    為了對航空發動機裝配過程進行有效地監控與控制,提高產品的裝配質量與效率,降低出錯率,本文提出了一種裝配過程控制的管理平臺,建立了裝配技術狀態的數據模型, 實現對整個裝配數據的管理與跟蹤,采用三維裝配工藝可視化提高了裝配的理解性,并對物料的流轉狀態進行控制,從而對整個航空發動機裝配過程進行有效的控制。

    標簽: 航空發動機 控制 關鍵技術 裝配

    上傳時間: 2013-11-19

    上傳用戶:mahone

主站蜘蛛池模板: 元阳县| 阳谷县| 长武县| 荔波县| 道孚县| 金阳县| 江都市| 巴里| 得荣县| 晴隆县| 融水| 南江县| 沾化县| 伊金霍洛旗| 瑞安市| 临猗县| 合山市| 舟山市| 聂荣县| 莒南县| 凤城市| 云南省| 天气| 通山县| 秦安县| 大洼县| 镇江市| 漾濞| 南靖县| 绥阳县| 招远市| 霍山县| 武陟县| 芜湖县| 广德县| 定结县| 桐城市| 平塘县| 大姚县| 左云县| 永州市|