亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

頻率電壓轉(zhuǎn)換

  • 最佳接收機誤碼率的兩種估算觀點

    很多教材都是從統計的觀點討論分析了最佳接收機的誤碼率問題,統計的觀點認為信道的噪聲是非帶限的高斯白噪聲,分析的過程也假設接收機非帶限。但是從實際和濾波的觀點來看,任何形式的接收機都是頻帶受限的,進入到接收機檢測器的噪聲頻帶也會受限。文中基于統計和濾波的觀點,討論了最佳接收機的誤碼率問題,得出的結論相同,但是分析的過程體現了兩者的不同之處,有助于更好的了解數字信號的最佳接收。

    標簽: 接收機 誤碼率

    上傳時間: 2013-11-04

    上傳用戶:爺的氣質

  • 甚低頻大地等效電阻率分析

    文中利用散射迭加方法,推導了多層土壤視在電阻率的計算公式。在此基礎上結合場地測試數據,利用復鏡像法和電位函數計算法對天線場區的土壤模型進行反演,獲得土壤分層結構。然后從電磁理論出發,根據所得到的土壤分層模型參數,推導出甚低頻大地等效電阻率的3種等效法則,并對每一種等效法則下的等效電阻率進行了推導分析。

    標簽: 低頻 等效電阻率

    上傳時間: 2013-11-10

    上傳用戶:guanliya

  • 基于FPGA實現固定倍率的圖像縮放

    基于FPGA硬件實現固定倍率的圖像縮放,將2維卷積運算分解成2次1維卷積運算,對輸入原始圖像像素先進行行方向的卷積,再進行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過程設計為一個單元體的循環過程,在單元體內部,事先計算出卷積系數。

    標簽: FPGA 倍率 圖像

    上傳時間: 2013-10-12

    上傳用戶:kz_zank

  • 采用高速串行收發器Rocket I/O實現數據率為2.5 G

    摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。

    標簽: Rocket 2.5 高速串行 收發器

    上傳時間: 2013-10-13

    上傳用戶:lml1234lml

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-11-17

    上傳用戶:cjf0304

  • 新的基于單元逼近的恒虛警率檢測器

    基于刪除平均(CM)和單元平均(CA)提出了一種新型的恒虛警率檢測器,它采用CM和CA產生局部估計,再將這兩個局部估計與檢測單元進行比較,取逼近于檢測單元的局部估計作為總的雜波功率估計。在SwerlingⅡ型目標假設和高斯雜波下,推導出它的檢測概率Pd和虛警概率Pfa的解析表達式。

    標簽: 恒虛警 檢測器

    上傳時間: 2014-08-19

    上傳用戶:hn891122

  • 求N皇后問題回溯算法

    求N皇后問題回溯算法

    標簽: 回溯算法

    上傳時間: 2014-07-13

    上傳用戶:yph853211

  • n皇后

    n皇后

    標簽:

    上傳時間: 2014-02-18

    上傳用戶:lili123

  • N*N的陀螺方陣存入一個二維數

    N*N的陀螺方陣存入一個二維數

    標簽: 陀螺 二維

    上傳時間: 2013-12-28

    上傳用戶:84425894

  • N*N的陀螺方陣存入一個二維數

    N*N的陀螺方陣存入一個二維數

    標簽: 陀螺 二維

    上傳時間: 2013-12-27

    上傳用戶:zuozuo1215

主站蜘蛛池模板: 大悟县| 丰城市| 合江县| 龙州县| 普陀区| 米易县| 宁城县| 武隆县| 桃园市| 信宜市| 嵊州市| 新乡县| 金川县| 尚义县| 航空| 包头市| 蒲城县| 诏安县| 桐庐县| 乌审旗| 榆林市| 紫金县| 墨竹工卡县| 漳平市| 墨脱县| 中宁县| 南皮县| 嘉定区| 濮阳市| 平安县| 高台县| 县级市| 曲周县| 东乡| 嘉鱼县| 塔城市| 梧州市| 安西县| 甘孜| 禹城市| 通州区|