H.264視頻編解碼標(biāo)準(zhǔn)以其高壓縮比、高圖像質(zhì)量、良好的網(wǎng)絡(luò)適應(yīng)性等優(yōu)點(diǎn)在數(shù)字電視廣播、網(wǎng)絡(luò)視頻流媒體傳輸、視頻實(shí)時通信等許多方面得到了廣泛應(yīng)用。提高H.264幀內(nèi)預(yù)測的速度,對于實(shí)時性要求較高的場合具有重大的意義。為此,論文在總結(jié)國內(nèi)外相關(guān)研究的基礎(chǔ)上,針對H.264幀內(nèi)預(yù)測的軟件實(shí)現(xiàn)具有運(yùn)算量大、實(shí)時性差等缺點(diǎn),提出了一種基于FPGA的高并行、多流水線結(jié)構(gòu)的幀內(nèi)預(yù)測算法的硬件實(shí)現(xiàn)。 論文在詳細(xì)闡述H.264幀內(nèi)預(yù)測編碼技術(shù)的基礎(chǔ)上,分析了17種預(yù)測模式算法,通過Matlab仿真建模,直觀地給出了預(yù)測模式的預(yù)測效果,并在JM12.2官方驗(yàn)證平臺上測試比較各種預(yù)測模式對編碼性能的影響,以此為根據(jù)對幀內(nèi)預(yù)測模式進(jìn)行裁剪。接著論文提出了基于FPGA的幀內(nèi)預(yù)測系統(tǒng)的設(shè)計方案,將前段采集劍的RGB圖像通過色度轉(zhuǎn)換模塊轉(zhuǎn)換成YCbCr圖像,存入片外SDRAM中,控制模塊負(fù)責(zé)讀寫數(shù)掘送入幀內(nèi)預(yù)測模塊進(jìn)行處理。幀內(nèi)預(yù)測模塊中,采用一種并行結(jié)構(gòu)的可配置處理單元,即先求和再移位最后限幅的電路結(jié)構(gòu),來計算各預(yù)測模式下的預(yù)測值,極大地減小了預(yù)測電路的復(fù)雜度。針對預(yù)測模式選擇算法,論文采用多模式并行運(yùn)算的方法,即多個結(jié)構(gòu)相同的殘差計算模塊,同時計算各種預(yù)測模式對應(yīng)的SATD值,充分發(fā)揮FPGA高速并行處理的能力。其中Hadamard變換使用行列分離的變換方法,采用蝶形快速變換、流水線設(shè)計提高硬件的工作效率。最后,論文設(shè)計了LCD顯示模塊直觀地顯示所得到的最佳預(yù)測模式。 整個幀內(nèi)預(yù)測系統(tǒng)被劃分成多個功能模塊,采用層次化、模塊化的設(shè)計思想,并采用流水線結(jié)構(gòu)和乒乓操作來提高系統(tǒng)的并行性、運(yùn)行速度和總線利用率。所有模塊用Verilog語言設(shè)計,由Modelsim仿真和集成開發(fā)環(huán)境ISE9.1綜合。仿真與綜合結(jié)果表明,系統(tǒng)時鐘頻率最高達(dá)到106.7MHz。該設(shè)計在完成功能的基礎(chǔ)上,能夠較好地滿足實(shí)時性要求。論文對于研究基于FPGA的H.264視頻壓縮編碼系統(tǒng)進(jìn)行了有益的探索,具有一定的實(shí)用價值。
標(biāo)簽: H264 視頻編碼器 幀內(nèi)預(yù)測 系統(tǒng)設(shè)計
上傳時間: 2013-07-21
上傳用戶:ABCD_ABCD
時間間隔測量在導(dǎo)航定位、航空航天、通訊、電子儀器、天文、計量、電子技術(shù)等眾多領(lǐng)域有著廣泛的應(yīng)用。隨著這些領(lǐng)域技術(shù)的發(fā)展,對時間間隔測量的精度提出了更高的要求。 本文基于脈沖計數(shù)法的基礎(chǔ)上提出了等效脈沖計數(shù)...
上傳時間: 2013-05-26
上傳用戶:iswlkje
由于遙感器的空間分辨力的限制以及自然界地物的復(fù)雜性,混合像元普遍存在于遙感圖像中,為了提高遙感應(yīng)用的精度,就必須解決混合像元的分解問題。而端元提取,則是光譜解混合的重要組成部分。然而,高光譜圖像巨大的數(shù)據(jù)量和...
上傳時間: 2013-06-07
上傳用戶:維子哥哥
為了滿足復(fù)雜環(huán)境下系統(tǒng)實(shí)時控制和高隔離性能的要求,論文提出了一種新穎的數(shù)字化光纖傳輸方案,先將模擬信號數(shù)字化,再進(jìn)行數(shù)據(jù)處理,使信號能夠通過光纖進(jìn)行傳輸,最后在光纖接收端將有效數(shù)字信號提取出來,供后續(xù)電路使用...
標(biāo)簽: FPGA 實(shí)時數(shù)字 光纖傳輸 方案
上傳時間: 2013-07-03
上傳用戶:Altman
·DTMF的ASM解碼程序(效率非常高)
上傳時間: 2013-07-09
上傳用戶:Breathe0125
·高分辨雷達(dá)智能信號處理技術(shù)研究
標(biāo)簽: 高分辨雷達(dá) 智能信號 處理技術(shù)
上傳時間: 2013-07-02
上傳用戶:moshushi0009
· 摘要: 隨著數(shù)字技術(shù)的發(fā)展,數(shù)字濾波器的功能越來越受到人們的注意和廣泛應(yīng)用,它有精度高、靈活性大等突出特點(diǎn).FIR數(shù)字濾波具有穩(wěn)定性高,嚴(yán)格的線性相位,能用FFT算法實(shí)現(xiàn)等特點(diǎn).通過FPGA實(shí)現(xiàn)FIR數(shù)字濾波具有實(shí)時性高、處理速度快、精度高的特點(diǎn).文章先通過MatIab DSP Builder設(shè)計出FIR濾波器模型,然后利用Simulink進(jìn)行模型仿真.再用ModelSim
上傳時間: 2013-07-14
上傳用戶:wuyuying
異步FIFO是一種先進(jìn)先出的電路,使用在需要產(chǎn)時數(shù)據(jù)接口的部分,用來存儲、緩沖在兩個異步時鐘之間的數(shù)據(jù)傳輸。在異步電路中,由于時鐘之間周期和相位完全獨(dú)立,因而數(shù)據(jù)的丟失概率不為零。如何設(shè)計一個高可靠性、高速的異步FIFO電路便成為一個難點(diǎn)。本設(shè)計介紹解決這一問題的一種方法。本設(shè)計采用VHDL語言的形式,在QuartusII的開發(fā)平臺下完成,繼而下載到FPGA中實(shí)現(xiàn)。
上傳時間: 2013-07-30
上傳用戶:muyehuli
· 摘要: 討論了DSP芯片TMS320F2812和AD轉(zhuǎn)換芯片AD7856的特點(diǎn),設(shè)計了具有較高精度的基于AD7856和DSP的32路數(shù)據(jù)采集系統(tǒng).給出了AD7856和DSP的接口電路以及DSP與上位機(jī)之間數(shù)據(jù)通訊的實(shí)現(xiàn)方式.
標(biāo)簽: DSP 高精度 多路數(shù)據(jù)采集
上傳時間: 2013-04-24
上傳用戶:dba1592201
·詳細(xì)說明:高精度C語音識別。使用雙精度變音算法。系統(tǒng)環(huán)境:Access2002+文件列表: Metaphone.NET .............\AssemblyInfo.cs .............\bin .............\...\Debug .............\...\Release
上傳時間: 2013-04-24
上傳用戶:蔣清華嗯
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1