這本書(shū)是專(zhuān)門(mén)為電路設(shè)計(jì)工程師寫(xiě)的。它主要描述了模擬電路原理在高速數(shù)字電路設(shè)計(jì)中 的分析應(yīng)用。通過(guò)列舉很多的實(shí)例,作者詳細(xì)分析了一直困擾高速電路路設(shè)計(jì)工程師的鈴流、串?dāng)_和輻射噪音等問(wèn)題。
標(biāo)簽: 華為 高速數(shù)字電路 設(shè)計(jì)教材
上傳時(shí)間: 2013-04-24
上傳用戶(hù):hsj3927
大多數(shù)現(xiàn)在的PCL打印機(jī)驅(qū)動(dòng)程序都是將需要打印的文件(包括圖形或者文本)處理成JPEG文件發(fā)送到打印機(jī)進(jìn)行打印,因?yàn)檫@樣一方面可以減少發(fā)送給打印機(jī)的數(shù)據(jù)量,一方面可以極大的簡(jiǎn)化驅(qū)動(dòng)程序的開(kāi)發(fā)。而在打印機(jī)內(nèi)部,這些JPEG文件又被解碼成BMP文件進(jìn)行進(jìn)一步的處理。采用這種方式工作的打印機(jī)JPEG解碼的工作占據(jù)了其CPU時(shí)間的一半以上,所以JPEG文件解碼引擎是打印機(jī)的核心之一,提高JPEG的解碼速度對(duì)于提高打印機(jī)的處理能力至關(guān)重要。 同時(shí),JPEG文件解碼工作是一個(gè)計(jì)算密集型的作業(yè),主要有兩個(gè)辦法提高它的速度:一個(gè)是設(shè)計(jì)更高效的算法,一個(gè)是采用性能更加強(qiáng)勁的CPU設(shè)備。在單核CPU的嵌入式環(huán)境中,JPEG編解碼速度已經(jīng)幾乎到了極限,難有提升的空間,然而近兩年多核嵌入式芯片的出現(xiàn),為大幅度提升它的性能提供了可能。 本文基于嵌入式的Linux平臺(tái),采用ARM11 MPCore4核處理器,針對(duì)PCL,XL打印機(jī)控制語(yǔ)言的JPEG文件解碼設(shè)計(jì)和實(shí)現(xiàn)了一個(gè)高速引擎,主要內(nèi)容為: 分析和解碼PCL,XL文件,提取出其中的JPEG文件。 對(duì)JPEG文件實(shí)現(xiàn)并行化解碼,在多個(gè)處理器核上并行處理,并針對(duì)多核處理器構(gòu)架進(jìn)行內(nèi)存讀取等方面的優(yōu)化。 針對(duì)多核處理器的特點(diǎn)和優(yōu)勢(shì),設(shè)計(jì)和實(shí)現(xiàn)多線程調(diào)度算法。 總結(jié)和提取數(shù)據(jù),分析多核處理器相對(duì)于單核處理器的性能提升。 另外,為便于讀者理解,文中簡(jiǎn)要介紹了ARM(SIMD)指令集,嵌入式匯編以及與硬件相關(guān)的一些概念。
上傳時(shí)間: 2013-06-16
上傳用戶(hù):scorpion
在高速PCB設(shè)計(jì)中,過(guò)孔設(shè)計(jì)是一個(gè)重要因素,它由孔、孔周?chē)暮副P(pán)區(qū)和POWER層隔離區(qū)組成,通常分為盲孔、埋孔和通孔三類(lèi)。在PCB設(shè)計(jì)過(guò)程中通過(guò)對(duì)過(guò)孔的寄生電容和寄生電感分析,總結(jié)出高速PCB
上傳時(shí)間: 2013-06-17
上傳用戶(hù):xfbs821
印刷線路板制作技術(shù)大全-高速PCB設(shè)計(jì)指南:改進(jìn)電路設(shè)計(jì)規(guī)程提高可測(cè)試性隨著微型化程度不斷提高,元件和布線技術(shù)也取得巨大發(fā)展,例如BGA外殼封裝的高集成度的微型IC,以及導(dǎo)體之間的絕緣
標(biāo)簽: PCB 印刷線路板制 技術(shù)大全 設(shè)計(jì)指南
上傳時(shí)間: 2013-06-26
上傳用戶(hù):waitingfy
目前運(yùn)動(dòng)控制主要有兩種實(shí)現(xiàn)方式,一是使用PLC加運(yùn)動(dòng)控制模塊來(lái)實(shí)現(xiàn):二是使用PC加運(yùn)動(dòng)控制卡來(lái)實(shí)現(xiàn)。兩者各有優(yōu)缺點(diǎn),但兩者有以下共同的缺點(diǎn):一是由于它們兒乎都是采用通用微控制器(MCU和DSP)來(lái)實(shí)現(xiàn)電機(jī)控制,由于受CPU速度的限制,以及CPU的多個(gè)進(jìn)程同時(shí)處理,故無(wú)法在控制精度和控制速度比較高的場(chǎng)合中應(yīng)用。二是它們的設(shè)計(jì)只是把運(yùn)動(dòng)控制部件當(dāng)作系統(tǒng)的一個(gè)部分,如果要完成一個(gè)機(jī)械設(shè)備的完整控制,還需要輔助有其他的數(shù)字量/模擬量控制設(shè)備。這樣在提高了系統(tǒng)成本的同時(shí),也降低了系統(tǒng)的可靠性。 論文設(shè)計(jì)了一種基于ARM+CPLD的高速運(yùn)動(dòng)控制器,該控制器采用高速的CPLD處理器來(lái)完成電機(jī)的閉環(huán)控制,輔助以NXP的32位ARM7TDMI處理器LPC231X來(lái)實(shí)現(xiàn)復(fù)雜的運(yùn)動(dòng)規(guī)劃,使得運(yùn)動(dòng)控制精度更高、速度更快、運(yùn)動(dòng)更加平穩(wěn);同時(shí)為系統(tǒng)擴(kuò)展了常規(guī)運(yùn)動(dòng)控制卡不具備的通用I/O接口,除開(kāi)4軸運(yùn)動(dòng)控制所需要的8點(diǎn)高速脈沖輸入和8點(diǎn)高速脈沖輸出外,系統(tǒng)具有24點(diǎn)數(shù)字量輸入(可選共陰或共陽(yáng)),25點(diǎn)繼電器輸出,僅一臺(tái)這樣的專(zhuān)用設(shè)備就可以完成4軸運(yùn)動(dòng)控制和設(shè)備上其它開(kāi)關(guān)量控制。 系統(tǒng)采用可移植的軟、硬件設(shè)計(jì)。硬件上以運(yùn)動(dòng)控制部件為核心,可以方便的在ARM處理器預(yù)留的資源上擴(kuò)展出數(shù)字輸入,數(shù)字輸出,AD輸入,DA輸出等常用功能模塊。系統(tǒng)軟件構(gòu)架如下:在最上層,系統(tǒng)采用μC/OS-Ⅱ操作系統(tǒng)來(lái)完成系統(tǒng)任務(wù)調(diào)度;在底層,將底層設(shè)備的操作打包編寫(xiě)成底層驅(qū)動(dòng)的形式,可直接供用戶(hù)程序調(diào)用;在中間層,可根據(jù)不同的用戶(hù)要求編寫(xiě)用戶(hù)程序,再將其傳遞給μC/OS-Ⅱ來(lái)調(diào)度該用戶(hù)程序。 將該運(yùn)動(dòng)控制器應(yīng)用于工業(yè)應(yīng)用中的套標(biāo)機(jī),在對(duì)套標(biāo)機(jī)進(jìn)行運(yùn)動(dòng)分解之后,結(jié)合套標(biāo)機(jī)的電氣特性,很好的實(shí)現(xiàn)了運(yùn)動(dòng)控制器在套標(biāo)機(jī)上的二次開(kāi)發(fā),滿足了套標(biāo)機(jī)在現(xiàn)場(chǎng)中的應(yīng)用。
標(biāo)簽: ARMCPLD 運(yùn)動(dòng)控制器
上傳時(shí)間: 2013-04-24
上傳用戶(hù):牛津鞋
隨著我國(guó)加入WTO,我國(guó)逐漸成為世界縫制設(shè)備生產(chǎn)和銷(xiāo)售中心。在縫制設(shè)備行業(yè)占據(jù)極其重要地位的繡花機(jī)行業(yè)也因此而得到迅速發(fā)展,我國(guó)繡花機(jī)產(chǎn)量已占據(jù)全球繡花機(jī)產(chǎn)量的70%。但是,我國(guó)的繡花機(jī)行業(yè)在發(fā)展的過(guò)程中仍存在和面臨著很多問(wèn)題。一方面是產(chǎn)品結(jié)構(gòu)和產(chǎn)品質(zhì)量,我國(guó)的繡花機(jī)主要以中低檔為主,在噪聲、刺繡質(zhì)量、效率、產(chǎn)品壽命以及維護(hù)性等方面與國(guó)外先進(jìn)機(jī)型存在較大差距;另一方面是技術(shù)實(shí)力和創(chuàng)新能力,作為繡花機(jī)全部技術(shù)核心的控制器,國(guó)內(nèi)能開(kāi)發(fā)的公司屈指可數(shù),缺乏有效的競(jìng)爭(zhēng),且技術(shù)實(shí)力和創(chuàng)新能力無(wú)法與國(guó)際企業(yè)相抗衡。 針對(duì)上述情況,本文分析了繡花機(jī)的工作原理和當(dāng)前主流繡花機(jī)的控制方式及特點(diǎn),在研究室已完成的中低速平繡型工業(yè)繡花機(jī)課題的基礎(chǔ)上,設(shè)計(jì)了一種基于硬實(shí)時(shí)嵌入式操作系統(tǒng)WinCE5.0,以32位RISC架構(gòu)ARM9處理器S3C2440A為主控芯片,以MAXII系列CPLDEPM1270為接口芯片的高速繡花機(jī)控制器。整個(gè)繡花機(jī)以高速,高質(zhì)量為目標(biāo),以伺服電機(jī)作為主軸驅(qū)動(dòng),步進(jìn)電機(jī)作為X/Y軸驅(qū)動(dòng),帶USB接口和Ethernet接口,預(yù)留特種繡接口,帶高分辨率彩色觸摸屏,功能豐富,操作方便。 本文分7章,第一章闡述了課題背景,繡花機(jī)發(fā)展現(xiàn)狀和關(guān)鍵技術(shù);第二章從原理出發(fā)完成了需求分析,硬件和操作系統(tǒng)選型和項(xiàng)目規(guī)劃;第三章完成了總體硬件系統(tǒng)設(shè)計(jì)并重點(diǎn)介紹了驅(qū)動(dòng)系統(tǒng),CPLD單元,主控制板的設(shè)計(jì)和各種資源的分配;第四章在分析WinCE及其項(xiàng)目開(kāi)發(fā)流程和環(huán)境構(gòu)建的基礎(chǔ)上,完成了軟件的總體框架設(shè)計(jì)并介紹了相關(guān)設(shè)計(jì)要點(diǎn)。第五章主要是驅(qū)動(dòng)程序和運(yùn)動(dòng)控制模塊并以步進(jìn)電機(jī)驅(qū)動(dòng)的開(kāi)發(fā)為例介紹了流驅(qū)動(dòng)的開(kāi)發(fā)過(guò)程和相關(guān)的技術(shù)要點(diǎn)。第六章設(shè)計(jì)了一種自主的內(nèi)部花樣格式并完成了相應(yīng)的測(cè)試。最后一章是對(duì)本課題的總結(jié)和展望。 本文不僅從項(xiàng)目研究與開(kāi)發(fā)和軟件工程的高度詳細(xì)探討了基丁ARM和WinCE5.0的繡花機(jī)控制器的整個(gè)開(kāi)發(fā)過(guò)程,也具體的從硬件設(shè)計(jì),資源配置,軟件編寫(xiě),驅(qū)動(dòng)開(kāi)發(fā),運(yùn)動(dòng)控制和花樣處理等多個(gè)方面進(jìn)行了深入的分析和研究。本課題的工作對(duì)于高速高檔繡花機(jī)的開(kāi)發(fā)具有很好的參考價(jià)值和實(shí)踐意義,對(duì)于提升國(guó)內(nèi)繡花機(jī)行業(yè)在高端市場(chǎng)與國(guó)外企業(yè)的競(jìng)爭(zhēng)力,提升民族品牌價(jià)值,改變國(guó)內(nèi)繡花機(jī)控制器被少數(shù)公司所壟斷,增加良性有效競(jìng)爭(zhēng)有積極影響。
上傳時(shí)間: 2013-06-29
上傳用戶(hù):qazwsxedc
想成為PCB高速設(shè)計(jì)高手,請(qǐng)看世界級(jí)的PCB設(shè)計(jì)水準(zhǔn)。
標(biāo)簽: 高速電路板
上傳時(shí)間: 2013-04-24
上傳用戶(hù):英雄
雖然印制電路板(PCB)布線在高速電路中具有關(guān)鍵的作用,但它往往是電路設(shè)計(jì)過(guò)程的最后幾個(gè)步驟之一。高速 PCB 布線有很多方面的問(wèn)題,關(guān)于這個(gè)題目已有人撰寫(xiě)了大量的文獻(xiàn)。本文主要從實(shí)踐的角度來(lái)探討高速電路的布線問(wèn)題。主要目的在于幫助新用戶(hù)當(dāng)設(shè)計(jì)高速電路 PCB 布線時(shí)對(duì)需要考慮的多種不同問(wèn)題引起注意。另一個(gè)目的是為已經(jīng)有一段時(shí)間沒(méi)接觸PCB 布線的客戶(hù)提供一種復(fù)習(xí)資料。由于版面有限,本文不可能詳細(xì)地論述所有的問(wèn)題,但是我們將討論對(duì)提高電路性能、縮短設(shè)計(jì)時(shí)間、節(jié)省修改時(shí)間具有最大成效的關(guān)鍵部分。
標(biāo)簽: ADI PCB 高速運(yùn)放 布線
上傳時(shí)間: 2013-04-24
上傳用戶(hù):DanXu
高速數(shù)字電路設(shè)計(jì)教材 華為黑魔手冊(cè)翻譯
標(biāo)簽: 高速數(shù)字電路 設(shè)計(jì)教材 華為
上傳時(shí)間: 2013-07-20
上傳用戶(hù):ZHWKLIU
偏振模色散(PMD)是限制光通信系統(tǒng)向高速率和大容量擴(kuò)展的主要障礙,尤其是160Gb/s光傳輸系統(tǒng)中,由PMD引起的脈沖畸變現(xiàn)象更加嚴(yán)重。為了克服PMD帶來(lái)的危害,國(guó)內(nèi)外已經(jīng)開(kāi)始了對(duì)PMD補(bǔ)償?shù)难芯?。但是目前的補(bǔ)償系統(tǒng)復(fù)雜、成本高且補(bǔ)償效果不理想,因此采用前向糾錯(cuò)(FEC)和偏振擾偏器配合抑制PMD的方法,可以實(shí)現(xiàn)低成本的PMD補(bǔ)償。 在實(shí)驗(yàn)中將擾偏器連入光時(shí)分復(fù)用系統(tǒng),通過(guò)觀察其工作前后的脈沖波形,發(fā)現(xiàn)擾偏器的應(yīng)用改善了系統(tǒng)的性能。隨著系統(tǒng)速率的提高,對(duì)擾偏器速率的要求也隨之提高,目前市場(chǎng)上擾偏器的速率無(wú)法滿足160Gb/s光傳輸系統(tǒng)要求。通過(guò)對(duì)偏振擾偏器原理的分析,決定采用高速控制電路驅(qū)動(dòng)偏振控制器的方法來(lái)實(shí)現(xiàn)高速擾偏器的設(shè)計(jì)。擾偏器采用鈮酸鋰偏振控制器,其響應(yīng)時(shí)間小于100ns,是目前偏振控制器能夠達(dá)到的最高速率,但是將其用于160Gb/s高速光通信系統(tǒng)擾偏時(shí),這個(gè)速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補(bǔ)鈮酸鋰偏振控制器速率低的問(wèn)題。通過(guò)對(duì)幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產(chǎn)生隨機(jī)數(shù)據(jù),F(xiàn)PGA芯片具有豐富的I/O引腳,工作頻率高,可以實(shí)現(xiàn)大量數(shù)據(jù)的快速并行輸出。這樣的方案可以充分發(fā)揮DSP和FPGA各自的優(yōu)勢(shì)。另外對(duì)數(shù)模轉(zhuǎn)換芯片也要求響應(yīng)速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設(shè)計(jì)。在QuartusⅡ集成環(huán)境中進(jìn)行FPGA的開(kāi)發(fā),使用VHDL語(yǔ)言和原理圖輸入法進(jìn)行電路設(shè)計(jì)。 本文設(shè)計(jì)的偏振擾偏器在高速控制電路的驅(qū)動(dòng)下,可以實(shí)現(xiàn)大量的數(shù)據(jù)處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應(yīng)用于160Gb/s光通信系統(tǒng)中進(jìn)行PMD補(bǔ)償。
上傳時(shí)間: 2013-04-24
上傳用戶(hù):suxuan110425
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1