?? 高速鐵路技術資料

?? 資源總數(shù):2168
?? 源代碼:1450
高速鐵路,簡稱高鐵,是指設計標準等級高、可供列車安全高速行駛的鐵路系統(tǒng)。其概念并不局限于軌道,更不是指列車。

?? 高速鐵路熱門資料

查看全部2168個資源 ?

摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開發(fā)平臺構(gòu)建了一個高速串行數(shù)據(jù)傳輸系統(tǒng),重點說明了該系統(tǒng)采用RocketIO實現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O計方案。實現(xiàn)并驗證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?為后續(xù)采用FPGA實現(xiàn)各...

?? ?? lingzhichao

采用Xlinx公司的Virtex5系列FPGA設計了一個用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模塊實現(xiàn)中的關鍵問題.該交換模塊實現(xiàn)4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,實現(xiàn)了單字讀寫...

?? ?? rnsfing

高速串并轉(zhuǎn)換器的設計是FPGA 設計的一個重要方面,傳統(tǒng)設計方法由于采用FPGA 的內(nèi)部邏輯資源來實現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡交換調(diào)度系統(tǒng)的FGPA 驗證平臺中多路高速串并轉(zhuǎn)換器的設計為例,詳細闡述了1 :8DDR 模式下高速串并轉(zhuǎn)換器的設計方法和16 路1 :8 串并轉(zhuǎn)換器的實現(xiàn)。...

?? ?? 王小奇

文章分析了雷達高速寬帶數(shù)字接收與恢復的現(xiàn)狀,以及制約其發(fā)展的關鍵因素,提出基于高速串行器/解串器、FPGA和正交數(shù)字上變頻器的高速寬帶數(shù)字接收與恢復系統(tǒng)方案。系統(tǒng)以光纖為傳輸媒介,以FPGA為控制核心,正交調(diào)試器為信號調(diào)制平臺,完成高速數(shù)字接收、基帶信號預處理與基帶信號的上變頻等功能。該系統(tǒng)具有誤碼...

?? ?? czl10052678

針對實時型相機對系統(tǒng)小型化、通用化及數(shù)據(jù)高速率可靠傳輸?shù)男枨螅闹性谘芯扛咚俅衅?解串器(SerDes)器件TLK2711工作原理的基礎上,提出了高速串行全雙工通信協(xié)議總體設計方案。文章以TLK2711為物理層、FPGA為鏈路層設計了高速串行全雙工通信協(xié)議,對協(xié)議的實現(xiàn)進行了詳細的描述。協(xié)議的在定...

?? ?? wff

?? 高速鐵路源代碼

查看更多 ?
?? 高速鐵路資料分類