設(shè)計(jì)了一種采用TI公司的C5000系列定點(diǎn)DSP 芯片TMS320VC5509和ADI Device公司的2通道的、軟件可選的、雙極性輸入的、最高轉(zhuǎn)換速率是1MSpS、12位的帶符號(hào)的逐次逼近型串行AD7322的數(shù)據(jù)采集系統(tǒng),并闡述了該系統(tǒng)的主要硬件電路的搭建原理、連接方法以及采集過(guò)程。
上傳時(shí)間: 2013-11-18
上傳用戶:天誠(chéng)24
當(dāng)今電子技術(shù)的發(fā)展日新月異,尤其是深亞微米工藝在IC設(shè)計(jì)中的應(yīng)用,使得芯片的集成規(guī)模愈來(lái)愈大,速度愈來(lái)愈高,從而使得如何處理高速信號(hào)問(wèn)題成為設(shè)計(jì)的關(guān)鍵因素之一。隨著電子系統(tǒng)中邏輯和系統(tǒng)時(shí)鐘頻率的迅速提高和信號(hào)邊沿不斷變陡,印刷電路板(PCB)的線跡互連和板層特性對(duì)系統(tǒng)電氣性能的影響也越發(fā)重要。對(duì)于低頻設(shè)計(jì)線跡互連和板層的影響可以不考慮;當(dāng)頻率超過(guò)50MHz時(shí),互連關(guān)系和板層特性的影響不容忽視,必須對(duì)傳輸線效應(yīng)加以考慮,在評(píng)定系統(tǒng)性能時(shí)也必須考慮印刷電路板板材的電參數(shù)。因此,高速系統(tǒng)的設(shè)計(jì)必須面對(duì)互連延遲引起的時(shí)序問(wèn)題以及串?dāng)_、傳輸線效應(yīng)等信號(hào)完整性(SI)問(wèn)題。本文主要對(duì)互連延遲所引起的時(shí)序問(wèn)題進(jìn)行探討。
標(biāo)簽: SDRAM DSP 信號(hào)傳輸 延時(shí)
上傳時(shí)間: 2013-12-18
上傳用戶:如果你也聽(tīng)說(shuō)
文中提出了一種基于FPGA的八通道超聲探傷系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)利用低功耗可變?cè)鲆孢\(yùn)放和八通道ADC構(gòu)成高集成度的前端放大和數(shù)據(jù)采集模塊;采用FPGA和ARM作為數(shù)字信號(hào)處理的核心和人機(jī)交互的通道。為了滿足探傷系統(tǒng)實(shí)時(shí)、高速的要求,我們采用了硬件報(bào)警,缺陷回波峰值包絡(luò)存儲(chǔ)等關(guān)鍵技術(shù)。此外,該系統(tǒng)在小型化和數(shù)字化方面有顯著提高,為便攜式多通道超聲檢測(cè)系統(tǒng)設(shè)計(jì)奠定基礎(chǔ)
標(biāo)簽: FPGA 八通道 超聲探傷 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-11-07
上傳用戶:xaijhqx
FPGA,必學(xué)的,對(duì)將來(lái)工作大有好處
上傳時(shí)間: 2013-11-17
上傳用戶:eclipse
FPGA 模擬視頻采集
上傳時(shí)間: 2013-10-09
上傳用戶:emhx1990
大容量高速實(shí)時(shí)數(shù)據(jù)存儲(chǔ)方案
上傳時(shí)間: 2013-11-18
上傳用戶:youke111
介紹了外置式USB無(wú)損圖像采集卡的設(shè)計(jì)和實(shí)現(xiàn)方案,它用于特殊場(chǎng)合的圖像處理及其相關(guān)領(lǐng)域。針對(duì)圖像傳輸?shù)奶攸c(diǎn),結(jié)合FPCA/CPLD和USB技術(shù),給出了硬件實(shí)現(xiàn)框圖,同時(shí)給出了PPGA/CPLD內(nèi)部時(shí)序控制圖和USB程序流程圖,結(jié)合框圖和部分程序源代碼,具體講述了課題中遇到的難點(diǎn)和相應(yīng)的解決方案。
上傳時(shí)間: 2014-12-28
上傳用戶:q123321
信息處理機(jī)(圖1)用于完成導(dǎo)彈上多路遙測(cè)信息的采集、處理、組包發(fā)送。主要功能包括高速1553B總線的數(shù)據(jù)收發(fā)、422接口設(shè)備的數(shù)據(jù)加載與檢測(cè)、多路數(shù)據(jù)融合和數(shù)據(jù)接收、處理、組包發(fā)送的功能。其中,總線數(shù)據(jù)和其他422接口送來(lái)的數(shù)據(jù)同時(shí)進(jìn)行并行處理;各路輸入信息按預(yù)定格式進(jìn)行融合與輸出;數(shù)據(jù)輸出速率以高速同步422口的幀同步脈沖為源,如果高速同步422口異常不影響總線數(shù)據(jù)和其它422口的數(shù)據(jù)融合與輸出功能。在CPU發(fā)生異常或總線數(shù)據(jù)異常時(shí)不影響其它422口數(shù)據(jù)的融合與輸出功能;能夠?qū)目偩€上接收的數(shù)據(jù)進(jìn)行二次篩選、組包,并發(fā)送往總線,供其它設(shè)備接收。
標(biāo)簽: FPGA 信息處理 中的應(yīng)用
上傳時(shí)間: 2013-11-22
上傳用戶:suicone
為解決目前高速信號(hào)處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問(wèn)題,設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號(hào),穩(wěn)定地完成了數(shù)據(jù)的高速、遠(yuǎn)距離傳輸。系統(tǒng)所需的8B/10B 編解碼、數(shù)據(jù)時(shí)鐘恢復(fù)(CDR)、串/并行轉(zhuǎn)換電路、誤碼率計(jì)算模塊均在FPGA 內(nèi)利用VHDL 語(yǔ)言設(shè)計(jì)實(shí)現(xiàn),大大降低了系統(tǒng)互聯(lián)的復(fù)雜度和成本,提高了系統(tǒng)集成度和穩(wěn)定性。
上傳時(shí)間: 2013-10-30
上傳用戶:zhishenglu
現(xiàn)代數(shù)字信號(hào)處理從視頻擴(kuò)展到了中頻甚至射頻,針對(duì)要求信號(hào)處理的處理速度越來(lái)越高、傳輸速率越來(lái)越快等特點(diǎn),給出了一款使用高性能FPGA、DAC以及經(jīng)先進(jìn)的PCB設(shè)計(jì)工具設(shè)計(jì)、仿真的高速信號(hào)處理模塊,實(shí)現(xiàn)了對(duì)高速信號(hào)的實(shí)時(shí)接收和處理。關(guān)鍵詞:數(shù)字信號(hào)處理; 高速電路; FPGA;設(shè)計(jì)與仿真
上傳時(shí)間: 2013-10-21
上傳用戶:wendy15
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1