復雜的物理和電氣規則, 高密度的元器件布局, 以及更高的高速技術要求, 這一切都增加了當今PCB設計的復雜性。 不管是在設計過程的哪一個階段, 設計師都需要能夠輕松地定義,管理和確認簡單的物理/間距規則, 以及至關重要的高速信號;同時, 他們還要確保最終的PCB滿足傳統制造以及測試規格所能達到的性能 目標。
上傳時間: 2013-11-09
上傳用戶:gxm2052
一、PCB設計團隊的組建建議 二、高性能PCB設計的硬件必備基礎三、高性能PCB設計面臨的挑戰和工程實現 1.研發周期的挑戰 2.成本的挑戰 3.高速的挑戰 4.高密的挑戰 5.電源、地噪聲的挑戰 6.EMC的挑戰 7.DFM的挑戰四、工欲善其事,必先利其器摘要:本文以IT行業的高性能的PCB設計為主線,結合Cadence在高速PCB設計方面的強大功能,全面剖析高性能PCB設計的工程實現。正文:電子產業在摩爾定律的驅動下,產品的功能越來越強,集成度越來越高、信號的速率越來越快,產品的研發周期也越來越短,PCB的設計也隨之進入了高速PCB設計時代。PCB不再僅僅是完成互連功能的載體,而是作為所有電子產品中一個極為重要的部件。本文從高性能PCB設計的工程實現的角度,全面剖析IT行業高性能PCB設計的方方面面。實現高性能的PCB設計首先要有一支高素質的PCB設計團隊。一、PCB設計團隊的組建建議自從PCB設計進入高速時代,原理圖、PCB設計由硬件工程師全權負責的做法就一去不復返了,專職的PCB工程師也就應運而生。
上傳時間: 2013-11-23
上傳用戶:talenthn
基于HHNEC 0.35um BCD工藝設計了一種應用于峰值電流模升壓轉換器的動態斜坡補償電路。該電路能夠跟隨輸入輸出信號變化,相應給出適當的補償量,從而避免了常規斜坡補償所帶來的系統帶載能力低及瞬態響應慢等問題。經Cadence Spectre驗證,該電路能夠達到設計要求。
上傳時間: 2013-10-11
上傳用戶:ysystc699
電路如果存在不穩定性因素,就有可能出現振蕩。本文對比分析了傳統LDO和無片電容LDO的零極點,運用電流緩沖器頻率補償設計了一款無片外電容LDO,電流緩沖器頻率補償不僅可減小片上補償電容而且可以增加帶寬。對理論分析結果在Cadence平臺基上于CSMC0.5um工藝對電路進行了仿真驗證。本文無片外電容LDO的片上補償電容僅為3 pF,減小了制造成本。它的電源電壓為3.5~6 V,輸出電壓為3.5 V。當在輸入電源電壓6 V時輸出電流從100 μA到100 mA變化時,最小相位裕度為830,最小帶寬為4.58 MHz
上傳時間: 2014-12-24
上傳用戶:wangjin2945
基于1 μm 40V BCD 工藝,使用Cadence軟件對原邊反饋AC/DC控制器進行仿真和分析。線補償技術可以使原邊反饋AC/DC電路獲得很好的負載調整率,抵消電感上所消耗的電壓和整流二極管上的壓降,使輸出達到的最佳值。在輸入加220 V交流電壓時,輸出結果最大值為5.09 V,最小值為5 V,最大負載調整率為9.609%。
上傳時間: 2013-10-20
上傳用戶:sglccwk
基于SMIC0.35 μm的CMOS工藝,設計了一種高電源抑制比,同時可在全工藝角下的得到低溫漂的帶隙基準電路。首先采用一個具有高電源抑制比的基準電壓,通過電壓放大器放大得到穩定的電壓,以提供給帶隙核心電路作為供電電源,從而提高了電源抑制比。另外,將電路中的關鍵電阻設置為可調電阻,從而可以改變正溫度電壓的系數,以適應不同工藝下負溫度系數的變化,最終得到在全工藝角下低溫漂的基準電壓。Cadence virtuoso仿真表明:在27 ℃下,10 Hz時電源抑制比(PSRR)-109 dB,10 kHz時(PSRR)達到-64 dB;在4 V電源電壓下,在-40~80 ℃范圍內的不同工藝角下,溫度系數均可達到5.6×10-6 V/℃以下。
上傳時間: 2014-12-03
上傳用戶:88mao
針對廣泛使用電池供電的系統,由于電源電壓監控的要求,系統復位電路的可靠性對整個系統的穩定性起著非常重要的作用,本文研究并設計一種低功耗,高性能的復位芯片,可以在系統上電,掉電的情況下向微處理器提供復位信號。當電源電壓低于預設的門檻電壓時,輸出復位信號并在電源電壓恢復到門檻電壓以上繼續持續復位一段時間,實現整個系統的平穩恢復,復位信號低電平有效。該芯片采用CMSC035標準CMOS工藝實現,采用Cadence Spectre仿真,工作電流僅為10 μA。該芯片已成功應用于工業類控制系統中。
上傳時間: 2014-12-24
上傳用戶:Late_Li
Prakash Rashinkar has over 15 years experience in system design and verificationof embedded systems for communication satellites, launch vehicles and spacecraftground systems, high-performance computing, switching, multimedia, and wirelessapplications. Prakash graduated with an MSEE from Regional Engineering College,Warangal, in India. He lead the team that was responsible for delivering themethodologies for SOC verification at CADence Design Systems. Prakash is anactive member of the VSIA Functional Verification DWG. He is currently Architectin the Vertical Markets and Design Environments Group at CADence.
上傳時間: 2014-01-24
上傳用戶:xinhaoshan2016
解壓密碼:www.elecfans.com 隨著微電子技術的迅速發展以及集成電路規模不斷提高,對電路性能的設計 要求越來越嚴格,這勢必對用于大規模集成電路設計的EDA 工具提出越來越高的 要求。自1972 年美國加利福尼亞大學柏克萊分校電機工程和計算機科學系開發 的用于集成電路性能分析的電路模擬程序SPICE(Simulation Program with IC Emphasis)誕生以來,為適應現代微電子工業的發展,各種用于集成電路設計的 電路模擬分析工具不斷涌現。HSPICE 是Meta-Software 公司為集成電路設計中 的穩態分析,瞬態分析和頻域分析等電路性能的模擬分析而開發的一個商業化通 用電路模擬程序,它在柏克萊的SPICE(1972 年推出),MicroSim公司的PSPICE (1984 年推出)以及其它電路分析軟件的基礎上,又加入了一些新的功能,經 過不斷的改進,目前已被許多公司、大學和研究開發機構廣泛應用。HSPICE 可 與許多主要的EDA 設計工具,諸如Candence,Workview 等兼容,能提供許多重要 的針對集成電路性能的電路仿真和設計結果。采用HSPICE 軟件可以在直流到高 于100MHz 的微波頻率范圍內對電路作精確的仿真、分析和優化。在實際應用中, HSPICE能提供關鍵性的電路模擬和設計方案,并且應用HSPICE進行電路模擬時, 其電路規模僅取決于用戶計算機的實際存儲器容量。 The HSPICE Integrator Program enables qualified EDA vendors to integrate their products with the de facto standard HSPICE simulator, HSPICE RF simulator, and WaveView Analyzer™. In addition, qualified HSPICE Integrator Program members have access to HSPICE integrator application programming interfaces (APIs). Collaboration between HSPICE Integrator Program members will enable customers to achieve more thorough design verification in a shorter period of time from the improvements offered by inter-company EDA design solutions.
上傳時間: 2013-11-10
上傳用戶:123312
0RCAD全能混合電路仿真:第一部分 0rCAD環境與Capture第l章 OrCAD PSpice簡介1—1 SPICE的起源1—2 OrCAD PSpice的特點1—3 評估版光盤的安裝1—4 評估版的限制1—4—1 Capture CIS 9.0評估版的限制1—4—2 PSpiceA/D9.0評估版限制1—5 系統需求1—6 PSpice可執行的仿真分析1—6—1 基本分析1—6—2 高級分析1—7 Capture與PSpice名詞解釋1—7—1 文件與文件編輯程序1—7—2 對象、電氣對象與屬性1—7—3 元件、元件庫與模型1—7—4 繪圖頁、標題區與邊框1—7—5 繪圖頁文件夾、設計、設計快取內存1—7—6 項目與項目管理程序
上傳時間: 2013-11-05
上傳用戶:lunshaomo