亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

ANSYS Workbench設(shè)計(jì)、仿真與優(yōu)化

  • GPS接收機低噪聲放大器方案

    選用噪聲系數較低的Agilent E-PHEMT ATF-54143晶體管,采用集總元件網絡匹配方法,設計實現了一種GPS接收機前端低噪聲放大器。通過運用Agilent公司的微波軟件ADS進行設計、仿真和優化,在PTFE基板上制作實現了該放大器。

    標簽: GPS 接收機 低噪聲放大器 方案

    上傳時間: 2013-10-09

    上傳用戶:x4587

  • FPGA在新型激光光幕靶中的應用

    結合坐標采集和處理在新型激光光幕靶中的應用,針對傳統激光光幕靶處理器I/O緊缺、處理速度慢、存在錯報、漏報,無法測試子彈連發坐標等問題,提出了一種以FPGA為核心的坐標采集和處理系統的設計方法。設計中采用了自頂向下的設計方法,將該系統依據邏輯功能劃分為3個模塊,并在ISE 14.1和Modelsim中進行設計、編譯、仿真,最后的仿真結果表明該系統能夠很好地采集到子彈的坐標。

    標簽: FPGA 激光光幕靶 中的應用

    上傳時間: 2013-10-20

    上傳用戶:1234xhb

  • EDA工程建模及其管理方法研究2

    EDA工程建模及其管理方法研究2 1 隨著微電子技術與計算機技術的日益成熟,電子設計自動化(EDA)技術在電子產品與集成電路 (IC)芯片特別是單片集成(SoC)芯片的設計應用中顯得越來越重要。EDA技術采用“自上至下”的設計思想,允許設計人員能夠從系統功能級或電路功能級進行產品或芯片的設計,有利于產品在系統功能上的綜合優化,從而提高了電子設計項目的協作開發效率,降低新產品的研發成本。 近十年來,EDA電路設計技術和工程管理方面的發展主要呈現出兩個趨勢: (1) 電路的集成水平已經進入了深亞微米的階段,其復雜程度以每年58%的幅度迅速增加,芯片設計的抽象層次越來越高,而產品的研發時限卻不斷縮短。 (2) IC芯片的開發過程也日趨復雜。從前期的整體設計、功能分,到具體的邏輯綜合、仿真測試,直至后期的電路封裝、排版布線,都需要反復的驗證和修改,單靠個人力量無法完成。IC芯片的開發已經實行多人分組協作。由此可見,如何提高設計的抽象層次,在較短時間內設計出較高性能的芯片,如何改進EDA工程管理,保證芯片在多組協作設計下的兼容性和穩定性,已經成為當前EDA工程中最受關注的問題。

    標簽: EDA 工程建模 管理方法

    上傳時間: 2013-10-15

    上傳用戶:shen007yue

  • 基于Verilog HDL設計的多功能數字鐘

    本文利用Verilog HDL 語言自頂向下的設計方法設計多功能數字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點,并通過Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成綜合、仿真。此程序通過下載到FPGA 芯片后,可應用于實際的數字鐘顯示中。 關鍵詞:Verilog HDL;硬件描述語言;FPGA Abstract: In this paper, the process of designing multifunctional digital clock by the Verilog HDL top-down design method is presented, which has shown the readability, portability and easily understanding of Verilog HDL as a hard description language. Circuit synthesis and simulation are performed by Altera QuartusⅡ 4.1 and ModelSim SE 6.0. The program can be used in the truly digital clock display by downloading to the FPGA chip. Keywords: Verilog HDL;hardware description language;FPGA

    標簽: Verilog HDL 多功能 數字

    上傳時間: 2013-11-10

    上傳用戶:hz07104032

  • MATLAB7.8魯棒控制寶典

    運用MATLAB進行魯棒控制編程、仿真。

    標簽: MATLAB 7.8 魯棒控制 寶典

    上傳時間: 2013-11-21

    上傳用戶:YUANQINHUI

  • 基于FPGA的數據采集系統設計

    設計了一個基于FPGA的數據采集系統,并用Verilog HDL語言作為描述語言實現了對TLC0820的采樣控制和FPGA的數據處理等過程的控制,以Xilinx ISE 9.1i軟件為平臺,進行了設計輸入、分析與綜合、仿真與驗證等過程仿真實現了這一系統。

    標簽: FPGA 數據采集 系統設計

    上傳時間: 2013-10-08

    上傳用戶:13686209316

  • 計算機虛擬儀器圖形編程LabVIEW教材-經典眾多文檔

    LabVIEW是實驗室虛擬儀器集成環境(Laboratory Virtual Instrument Engineering Workbench)的簡稱,是美國國家儀器公司(NATIONAL INSTRUMENTS,簡稱NI)的創新軟件產品,也是目前應用最廣、發展最快、功能最強的圖形化軟件集成開發環境。   LabVIEW是一種圖形化編程語言,又稱G語言。 其編寫的程序稱為虛擬儀器VI(Virtual Instrument),以.VI后綴。

    標簽: LabVIEW 計算機 虛擬儀器 圖形編程

    上傳時間: 2013-10-29

    上傳用戶:fairy0212

  • Hopfield 網——擅長于聯想記憶與解迷路 實現H網聯想記憶的關鍵

    Hopfield 網——擅長于聯想記憶與解迷路 實現H網聯想記憶的關鍵,是使被記憶的模式樣本對應網絡能量函數的極小值。 設有M個N維記憶模式,通過對網絡N個神經元之間連接權 wij 和N個輸出閾值θj的設計,使得: 這M個記憶模式所對應的網絡狀態正好是網絡能量函數的M個極小值。 比較困難,目前還沒有一個適應任意形式的記憶模式的有效、通用的設計方法。 H網的算法 1)學習模式——決定權重 想要記憶的模式,用-1和1的2值表示 模式:-1,-1,1,-1,1,1,... 一般表示: 則任意兩個神經元j、i間的權重: wij=∑ap(i)ap(j),p=1…p; P:模式的總數 ap(s):第p個模式的第s個要素(-1或1) wij:第j個神經元與第i個神經元間的權重 i = j時,wij=0,即各神經元的輸出不直接返回自身。 2)想起模式: 神經元輸出值的初始化 想起時,一般是未知的輸入。設xi(0)為未知模式的第i個要素(-1或1) 將xi(0)作為相對應的神經元的初始值,其中,0意味t=0。 反復部分:對各神經元,計算: xi (t+1) = f (∑wijxj(t)-θi), j=1…n, j≠i n—神經元總數 f()--Sgn() θi—神經元i發火閾值 反復進行,直到各個神經元的輸出不再變化。

    標簽: Hopfield 聯想

    上傳時間: 2015-03-16

    上傳用戶:JasonC

  • 用vhdl的4x4的數據選擇器

    用vhdl的4x4的數據選擇器,在maxplusII下編譯、仿真通過。是構成大型數字電路的重要部件。適合vhdl初學者分析學習。

    標簽: vhdl 4x4 數據選擇器

    上傳時間: 2015-04-13

    上傳用戶:banyou

  • MATLAB 的名稱源自 Matrix Laboratory

    MATLAB 的名稱源自 Matrix Laboratory ,它是一種科學計算軟件,專門以矩陣的形式處理數據。 MATLAB 將高性能的數值計算和可視化集成在一起,并提供了大量的內置函數,從而被廣泛地應用于科學計算、控制系統、信息處理等領域的分析、仿真和設計工作,而且利用 MATLAB 產品的開放式結構,可以非常容易地對 MATLAB 的功能進行擴充,從而在不斷深化對問題認識的同時,不斷完善 MATLAB 產品以提高產品自身的競爭能力。重點介紹MATLAB創建圖形用戶界面應用程序的原則和方法,有大量具體的代碼創建界面并實現相應用戶動作的方法。

    標簽: Laboratory MATLAB Matrix

    上傳時間: 2013-12-14

    上傳用戶:helmos

主站蜘蛛池模板: 涿州市| 石棉县| 莆田市| 科技| 阳信县| 公主岭市| 西峡县| 东安县| 麦盖提县| 象山县| 于田县| 广元市| 安化县| 依兰县| 津南区| 焦作市| 罗甸县| 沾化县| 巴东县| 玛沁县| 紫阳县| 武乡县| 西青区| 石门县| 梓潼县| 东台市| 宜川县| 永宁县| 垫江县| 鹿泉市| 四子王旗| 宁河县| 庆云县| 偏关县| 西吉县| 晋城| 浑源县| 郑州市| 修武县| 濮阳市| 安庆市|