亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

ASIC-MP

  • 網(wǎng)絡(luò)路由器報(bào)文交換算法及實(shí)現(xiàn)

    隨著現(xiàn)代互聯(lián)網(wǎng)規(guī)模的不斷擴(kuò)大,網(wǎng)絡(luò)數(shù)據(jù)流量迅速增長(zhǎng),傳統(tǒng)的路由器已經(jīng)無(wú)法滿(mǎn)足網(wǎng)絡(luò)的交換和路由需求。當(dāng)前,新一代路由器普遍利用了交換式路由技術(shù),通過(guò)使用交換背板以充分利用公共通信鏈路,有效的提高了鏈路的利用率,并使各通信節(jié)點(diǎn)的并行通信成為可能。硬件系統(tǒng)設(shè)計(jì)中結(jié)合了專(zhuān)用網(wǎng)絡(luò)處理器,可編程器件各自的特點(diǎn),采用了基于ASIC,F(xiàn)PGA,CPLD硬件結(jié)構(gòu)模塊化的設(shè)計(jì)方法。基于ASIC技術(shù)體系的GSR的出現(xiàn),使得路由器的性能大大提高。但是,這種路由器主要滿(mǎn)足數(shù)據(jù)業(yè)務(wù)(文字,圖象)的傳送要求,不能解決全業(yè)務(wù)(語(yǔ)音,數(shù)據(jù),視頻)數(shù)據(jù)傳送的需要。隨著網(wǎng)絡(luò)規(guī)模的擴(kuò)大,矛盾越來(lái)越突出,而基于網(wǎng)絡(luò)處理器技術(shù)的新一代路由器,從理論上提出了解決GSR所存在問(wèn)題的解決方案。 基于網(wǎng)絡(luò)路由器技術(shù)實(shí)現(xiàn)的路由器,采用交換FPGA芯片硬件實(shí)現(xiàn)的方式,對(duì)路由器內(nèi)部各種單播、多播數(shù)據(jù)包進(jìn)行路由轉(zhuǎn)發(fā),實(shí)現(xiàn)網(wǎng)絡(luò)路由器與外部數(shù)據(jù)收發(fā)芯片的數(shù)據(jù)通信。本文主要針對(duì)路由器內(nèi)部交換FPGA芯片數(shù)據(jù)轉(zhuǎn)發(fā)流程的特點(diǎn),分析研究了傳統(tǒng)交換FPGA所采用的交換算法,針對(duì)簡(jiǎn)單FIFO算法所產(chǎn)生的線(xiàn)頭阻塞現(xiàn)象,結(jié)合虛擬輸出隊(duì)列(VOQ)機(jī)制及隊(duì)列仲裁算法(RRM)的特點(diǎn),并根據(jù)實(shí)際設(shè)計(jì)中各外圍接口芯片,給出了一種消除數(shù)據(jù)轉(zhuǎn)發(fā)過(guò)程中出現(xiàn)的線(xiàn)頭阻塞的iSLIP改進(jìn)算法。針對(duì)實(shí)際網(wǎng)絡(luò)單播、多播數(shù)據(jù)包在數(shù)據(jù)轉(zhuǎn)發(fā)處理過(guò)程的不同,給出了實(shí)際的解決方案。并對(duì)FPGA外部SSRAM包緩存帶寬的利用,數(shù)據(jù)轉(zhuǎn)發(fā)的包亂序現(xiàn)象及FPGA內(nèi)部環(huán)回?cái)?shù)據(jù)包的處理流程作了分析并提出了解決方案,有效的提高了路由器數(shù)據(jù)交換性能。 根據(jù)設(shè)計(jì)方案所采用的算法的實(shí)現(xiàn)方式,結(jié)合FPGA內(nèi)部部分關(guān)鍵模塊的功能特點(diǎn)及性能要求,給出了交換FPGA內(nèi)部可用BlockRam資源合理的分配方案及部分模塊的設(shè)計(jì)實(shí)現(xiàn),滿(mǎn)足了實(shí)際的設(shè)計(jì)要求。所有處理模塊均在xilinx公司的FPGA芯片中實(shí)現(xiàn)。

    標(biāo)簽: 網(wǎng)絡(luò) 報(bào)文交換 算法 路由器

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):牛布牛

  • 基于FPGA的諧波分析儀

    隨著各種非線(xiàn)性電力電子設(shè)備的大量應(yīng)用,電網(wǎng)中的諧波污染日益嚴(yán)重。為了保證電力系統(tǒng)的安全經(jīng)濟(jì)運(yùn)行,保證電氣設(shè)備和用電人員的安全,治理電磁環(huán)境污染、維護(hù)綠色環(huán)境,研究實(shí)時(shí)、準(zhǔn)確的電力諧波分析系統(tǒng),對(duì)電網(wǎng)中的諧波進(jìn)行實(shí)時(shí)檢測(cè)、分析和監(jiān)控,都具有重要的理論和工程實(shí)際意義。 目前實(shí)際應(yīng)用的電力諧波分析系統(tǒng)大多是以單片機(jī)為核心組成。單片機(jī)運(yùn)行速度慢,實(shí)時(shí)性較差,不能滿(mǎn)足實(shí)際應(yīng)用中對(duì)系統(tǒng)實(shí)時(shí)性越來(lái)越高的要求。另外,單片機(jī)的地址線(xiàn)和數(shù)據(jù)線(xiàn)位數(shù)較少,這使得由單片機(jī)構(gòu)成的電力諧波分析系統(tǒng)外圍電路龐大,系統(tǒng)的可靠性和可維護(hù)性上都大打折扣。 本文首先研究了電力諧波的產(chǎn)生,危害及國(guó)內(nèi)外研究現(xiàn)狀,對(duì)電力諧波檢測(cè)中常用的各種算法進(jìn)行分析和比較;然后介紹了FPGA芯片的特性和SOPC系統(tǒng)的特點(diǎn),并分析比較了傳統(tǒng)測(cè)量諧波裝置和基于FPGA的新型諧波測(cè)量?jī)x器的特性。綜述了可編程元器件的發(fā)展過(guò)程、主要工藝發(fā)展及目前的應(yīng)用情況。 然后,對(duì)整個(gè)諧波處理器系統(tǒng)的框架及結(jié)構(gòu)進(jìn)行描述,包括系統(tǒng)的功能結(jié)構(gòu)分配,外圍硬件電路的結(jié)構(gòu)及軟件設(shè)計(jì)流程。其后,針對(duì)系統(tǒng)外圍硬件電路、FFTIP核設(shè)計(jì)和SOPC系統(tǒng)的組建,進(jìn)行詳細(xì)的分析與設(shè)計(jì)。系統(tǒng)采用NiosⅡ處理器核和FFT運(yùn)算協(xié)處理器相結(jié)合的結(jié)構(gòu)。FFT運(yùn)算用專(zhuān)門(mén)的FFT運(yùn)算協(xié)處理器核完成,使得系統(tǒng)克服的單片機(jī)系統(tǒng)實(shí)時(shí)性差和速度慢的缺點(diǎn)。FFTIP核采用現(xiàn)在ASIC領(lǐng)域的一種主流硬件描述語(yǔ)言VHDL進(jìn)行編寫(xiě),采用順序的處理結(jié)構(gòu)和IEEE浮點(diǎn)標(biāo)準(zhǔn)運(yùn)算,具有系統(tǒng)簡(jiǎn)單、占用硬件資源少和高運(yùn)算精度的優(yōu)點(diǎn)。諧波分析儀系統(tǒng)組建采用SOPC系統(tǒng)。SOPC系統(tǒng)具有可對(duì)硬件剪裁和添加的特點(diǎn),使得系統(tǒng)的更簡(jiǎn)單,應(yīng)用面更廣,專(zhuān)用性更強(qiáng)的優(yōu)點(diǎn)。最后,給出了對(duì)系統(tǒng)中各模塊進(jìn)行仿真及系統(tǒng)生成的結(jié)果。

    標(biāo)簽: FPGA 諧波分析儀

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):cy_ewhat

  • 指紋識(shí)別認(rèn)證算法硬件實(shí)現(xiàn)

    指紋識(shí)別作為生物特征識(shí)別的一種,在身份識(shí)別上有著其他手段不可比擬的優(yōu)越性:人的指紋具有唯一性和穩(wěn)定性;隨著指紋傳感器性能的提高和價(jià)格的降低.指紋的采集相對(duì)容易;指紋識(shí)別算法已經(jīng)比較成熟

    標(biāo)簽: 指紋識(shí)別 算法 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-07-28

    上傳用戶(hù):chongcongying

  • FPGA局部動(dòng)態(tài)可重配置的研究

    FPGA作為近年來(lái)集成電路發(fā)展中最快的分支之一,有關(guān)它的研究和應(yīng)用得到了迅速的發(fā)展。傳統(tǒng)的FPGA采用靜態(tài)配置的方法,所以在它的應(yīng)用生命周期中,它的功能就不能夠再改變,除非重新配置。動(dòng)態(tài)重配置系統(tǒng)在系統(tǒng)工作的過(guò)程中改變FPGA的結(jié)構(gòu),包括全局重配置和局部重配置。其中的局部動(dòng)態(tài)重配置系統(tǒng)有著ASIC以及靜態(tài)配置FPGA無(wú)法比擬的優(yōu)勢(shì)。而隨著支持局部位流配置以及動(dòng)態(tài)配置的商用FPGA的推出,使對(duì)局部動(dòng)態(tài)重配置系統(tǒng)和應(yīng)用的研究有了最基本的硬件支撐條件。而Internet作為無(wú)比強(qiáng)大的網(wǎng)絡(luò)已經(jīng)滲入到各種應(yīng)用領(lǐng)域之中。 本文首先提出了一個(gè)完整的基于Internet的FPGA局部動(dòng)態(tài)可重配置系統(tǒng)的方案。然后針對(duì)方案的各個(gè)組成部分,分別進(jìn)行了描述。首先是介紹了FPGA的基本概況,包括它的發(fā)展歷史、結(jié)構(gòu)、應(yīng)用領(lǐng)域、發(fā)展趨勢(shì)等。然后介紹了對(duì)一個(gè)包含局部動(dòng)態(tài)重配置模塊的FPGA系統(tǒng)的設(shè)計(jì)過(guò)程,包括重配置模塊的定義、設(shè)計(jì)的流程、局部位流的產(chǎn)生等。接下來(lái)對(duì).FPGA的配置方法以及配置解決方案進(jìn)行描述,包括幾種可選擇的配置模式,其中有一些適用于靜態(tài)配置,另外一些可以用于動(dòng)態(tài)局部配置,.以及作為一個(gè)系統(tǒng)的配置解決方案。最后系統(tǒng)要求從Internet服務(wù)器上下載重配置模塊的位流并且完成對(duì)FPGA的配置,根據(jù)這個(gè)要求,我們?cè)O(shè)計(jì)了相應(yīng)的嵌入式解決方案,包括如何設(shè)計(jì)一個(gè)基于VxWorks的嵌入式應(yīng)用軟件實(shí)現(xiàn)FTP功能,并說(shuō)明如何通過(guò)JTAGG或者ICAP接口由嵌入式CPU完成對(duì)FPGA的局部配置。

    標(biāo)簽: FPGA 局部 動(dòng)態(tài)可重配置

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):william345

  • 交織與解交織的算法研究及FPGA實(shí)現(xiàn)

    本文主要研究了數(shù)字聲音廣播系統(tǒng)(DAB)內(nèi)交織器與解交織器的算法及硬件實(shí)現(xiàn)方法。時(shí)間交織器與解交織器的硬件實(shí)現(xiàn)可以有幾種實(shí)現(xiàn)方案,本文對(duì)其性能進(jìn)行了分析比較,選擇了一種工程中實(shí)用的設(shè)計(jì)方案進(jìn)行設(shè)計(jì),并將設(shè)計(jì)結(jié)果以FPGA設(shè)計(jì)驗(yàn)證。時(shí)間解交織器的交織速度、電路面積、占用內(nèi)存、是設(shè)計(jì)中主要因素,文中采用了單口SRAM實(shí)現(xiàn),減少了對(duì)存儲(chǔ)器的使用,利用lC設(shè)計(jì)的優(yōu)化設(shè)計(jì)方法來(lái)改善電路的面積。硬件實(shí)現(xiàn)是采用工業(yè)EDA標(biāo)準(zhǔn)Top-to-Down設(shè)計(jì)思想來(lái)設(shè)計(jì)時(shí)間解交織,使用verilogHDL硬件描述語(yǔ)言來(lái)描述解交織器,用Cadence Nc-verilog進(jìn)行仿真,Debussy進(jìn)行debug,在Altera公司的FPGA開(kāi)發(fā)板上進(jìn)行測(cè)試,然后用ASIC實(shí)現(xiàn)。測(cè)試結(jié)果證明:時(shí)間解交織器的輸出正確,實(shí)現(xiàn)速度較快,占用面積較小。

    標(biāo)簽: FPGA 算法研究

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):梧桐

  • 無(wú)線(xiàn)通信系統(tǒng)的FPGA設(shè)計(jì)和研究

    在數(shù)字化、信息化的時(shí)代,數(shù)字集成電路應(yīng)用得非常廣泛。隨著微電子技術(shù)和工藝的發(fā)展,數(shù)字集成電路從電子管、晶體管、中小規(guī)模集成電路、超大規(guī)模集成電路(VLSIC)逐步發(fā)展到今天的專(zhuān)用集成電路(ASIC)。但是ASIC因其設(shè)計(jì)周期長(zhǎng),改版投資大,靈活性差等缺陷制約著它的應(yīng)用范圍。可編程邏輯器件的出現(xiàn)彌補(bǔ)了ASIC的缺陷,使得設(shè)計(jì)的系統(tǒng)變得更加靈活,設(shè)計(jì)的電路體積更加小型化,重量更加輕型化,設(shè)計(jì)的成本更低,系統(tǒng)的功耗也更小了。FPGA是英文Field Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPID等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。 本論文撰寫(xiě)的是用FPGA來(lái)實(shí)現(xiàn)無(wú)人小飛機(jī)系統(tǒng)中基帶信號(hào)的處理過(guò)程。整個(gè)信號(hào)處理過(guò)程全部采用VHDL硬件描述語(yǔ)言來(lái)設(shè)計(jì),并用Modelsim仿真系統(tǒng)功能進(jìn)行調(diào)試,最后使用了Xilinx 公司可編程的FPGA芯片XC2S100完成,滿(mǎn)足系統(tǒng)設(shè)計(jì)的要求。 本文首先研究和討論了無(wú)線(xiàn)通信系統(tǒng)中基帶信號(hào)處理的總體結(jié)構(gòu),接著詳細(xì)闡述了各個(gè)模塊的設(shè)計(jì)原理和方法,以及FPGA結(jié)果分析,最后就關(guān)鍵技術(shù)和難點(diǎn)作了詳細(xì)的分析和研究。本文的最大特色是整個(gè)系統(tǒng)全部采用FPGA的方法來(lái)設(shè)計(jì)實(shí)現(xiàn),修改靈活,體積小,功耗小。本系統(tǒng)的設(shè)計(jì)包括了數(shù)字鎖相環(huán)、糾錯(cuò)編解碼、碼組交織、擾碼加入、巴克碼插入、幀同步識(shí)別、DPSK調(diào)制解調(diào)及選擇了整體的時(shí)序,所有的組成部分都經(jīng)過(guò)了反復(fù)地修改和調(diào)試,取得了良好的數(shù)據(jù)處理效果,其關(guān)鍵之處與難點(diǎn)都得到了妥善地解決。本文分別在發(fā)射部分(編碼加調(diào)制)和接收部分(解調(diào)加解碼)相獨(dú)立和相聯(lián)系的情況下,獲得了仿真與實(shí)測(cè)結(jié)果。

    標(biāo)簽: FPGA 無(wú)線(xiàn)通信系統(tǒng)

    上傳時(shí)間: 2013-07-05

    上傳用戶(hù):acon

  • 一款基于SRAM的FPGA器件設(shè)計(jì)

    FPGA是一種可通過(guò)用戶(hù)編程來(lái)實(shí)現(xiàn)各種數(shù)字電路的集成電路器件。用FPGA設(shè)計(jì)數(shù)字系統(tǒng)有設(shè)計(jì)靈活、低成本,低風(fēng)險(xiǎn)、面市時(shí)間短等好處。本課題在結(jié)合國(guó)際上FPGA器件方面的各種研究成果基礎(chǔ)上,對(duì)FPGA器件結(jié)構(gòu)進(jìn)行了深入的探討,重點(diǎn)對(duì)FPGA的互連結(jié)構(gòu)進(jìn)行了分析與優(yōu)化。FPGA器件速度和面積上相對(duì)于ASIC電路的不足很大程度上是由可編程布線(xiàn)結(jié)構(gòu)造成的,F(xiàn)PGA一般用大量的可編程傳輸管開(kāi)關(guān)和通用互連線(xiàn)段實(shí)現(xiàn)門(mén)器件的連接,而全定制電路中僅用簡(jiǎn)單的金屬線(xiàn)實(shí)現(xiàn),傳輸管開(kāi)關(guān)帶來(lái)很大的電阻和電容參數(shù),因而速度要慢于后者。這也說(shuō)明,通過(guò)優(yōu)化可編程連接方式和布線(xiàn)結(jié)構(gòu),可大大改善電路的性能。本文研究了基于SRAM編程技術(shù)的FPGA器件中邏輯模塊、互連資源等對(duì)FPGA性能和面積的影響。論文中在介紹FPGA器件的體系構(gòu)架后,首先對(duì)開(kāi)關(guān)矩陣進(jìn)行了研究,結(jié)合Wilton開(kāi)關(guān)矩陣和Disioint開(kāi)關(guān)矩陣的特點(diǎn),得到一個(gè)連接更加靈活的開(kāi)關(guān)矩陣,提高了FPGA器件的可布線(xiàn)性,接著本課題中又對(duì)通用互連線(xiàn)長(zhǎng)度、通用互連線(xiàn)間的連接方式和布線(xiàn)通道的寬度等進(jìn)行了探討,并針對(duì)本課題中的FPGA器件,得出了一套適合于中小規(guī)模邏輯器件的通用互連資源結(jié)構(gòu),仿真顯示新的互連方案有較好的速度和面積性能,在互連資源的面積和性能上達(dá)到一個(gè)很好的折中。 接下來(lái)課題中對(duì)FPGA電路的可編程邏輯資源進(jìn)行了研究,得到了一種邏輯規(guī)模適中的粗粒度邏輯塊簇,該邏輯塊簇采用類(lèi)似Xilinx 公司的FPGA產(chǎn)品的LUT加觸發(fā)器結(jié)構(gòu),使邏輯塊簇內(nèi)部基本邏輯單元的聯(lián)系更加緊密,提高了邏輯資源的功能和利用率。隨后我們還研究了IO模塊數(shù)目的確定和分布式SRAM結(jié)構(gòu)中編程電路結(jié)構(gòu)的設(shè)計(jì),并簡(jiǎn)單介紹了SRAM單元的晶體管級(jí)設(shè)計(jì)原理。最后,在對(duì)FPGA構(gòu)架研究基礎(chǔ)上,完成了一款FPGA電路的設(shè)計(jì)并設(shè)計(jì)了相應(yīng)的電路測(cè)試方案,該課題結(jié)合CETC58研究所的一個(gè)重要項(xiàng)目進(jìn)行,目前已成功通過(guò)CSMC0.6μm 2P2M工藝成功流片,測(cè)試結(jié)果顯示其完全達(dá)到了預(yù)期的性能。

    標(biāo)簽: SRAM FPGA 器件設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):6546544

  • Synplify.Pro.v7.6.rar

    Synplify Pro是一個(gè)高級(jí)綜合工具。其高級(jí)綜合能力可以使你看到HDL代碼在各種器件(FPGA/Structed ASIC/cell-based ASIC)上實(shí)現(xiàn)結(jié)果而無(wú)須對(duì)代碼作任何修改。從而選擇最合適的方式來(lái)實(shí)現(xiàn)它,或選擇最合適的供應(yīng)商。最主要的功能還是FPGA綜合。

    標(biāo)簽: Synplify Pro

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):erkuizhang

  • 系統(tǒng)芯片SoC原型驗(yàn)證技術(shù)

    隨著系統(tǒng)芯片(SoC)設(shè)計(jì)復(fù)雜度不斷增加,使得縮短面市時(shí)間的壓力越來(lái)越大。雖然IP核復(fù)用大大減少了SoC的設(shè)計(jì)時(shí)間,但是SoC的驗(yàn)證仍然非常復(fù)雜耗時(shí)。SoC和ASIC的最大不同之處在于它的規(guī)模和復(fù)雜的系統(tǒng)性,除了大量硬件模塊之外,SoC還需要大量的同件和軟件,如操作系統(tǒng),驅(qū)動(dòng)程序以及應(yīng)用程序等。面對(duì)SoC數(shù)目眾多的硬件模塊,復(fù)雜的嵌入式軟件,由于軟件仿真速度和仿真模犁的局限性,驗(yàn)證往往難以達(dá)到令人滿(mǎn)意的要求,耗費(fèi)了大最的時(shí)間,將給系統(tǒng)芯片的上市帶來(lái)嚴(yán)重的影響。為了減少此類(lèi)情況的發(fā)生,在流樣片之前,進(jìn)行基于FPGA的系統(tǒng)原型驗(yàn)證,即在FPGA上快速地實(shí)現(xiàn)SoC設(shè)計(jì)中的硬件模塊,讓軟件模塊在真正的硬件環(huán)境中高速運(yùn)行,從而實(shí)現(xiàn)SoC設(shè)計(jì)的軟硬件協(xié)同驗(yàn)證。這種方法已經(jīng)成為SoC設(shè)計(jì)流程前期階段常用的驗(yàn)證方法。 在簡(jiǎn)要分析幾種業(yè)內(nèi)常用的驗(yàn)證技術(shù)的基礎(chǔ)上,本文重點(diǎn)闡述了基于FPGA的SoC驗(yàn)證流程與技術(shù)。結(jié)合Mojox數(shù)碼相機(jī)系統(tǒng)芯片(以下簡(jiǎn)稱(chēng)為Mojox SoC)的FPGA原型驗(yàn)證平臺(tái)的設(shè)計(jì),介紹了Mojox FPGA原型驗(yàn)證平臺(tái)的硬件設(shè)計(jì)過(guò)程和Mojox SoC的FPGA原型實(shí)現(xiàn),并采用基于模塊的FPGA設(shè)計(jì)實(shí)現(xiàn)方法,加快了原型驗(yàn)證的工作進(jìn)程。 本文還介紹了Mojox SoC中ARM固件和PC應(yīng)用軟件等原型軟件的設(shè)計(jì)實(shí)現(xiàn)以及原型驗(yàn)證平臺(tái)的軟硬協(xié)同驗(yàn)證的過(guò)程。通過(guò)軟硬協(xié)同驗(yàn)證,本文實(shí)現(xiàn)了PC機(jī)對(duì)整個(gè)驗(yàn)證平臺(tái)的摔制,達(dá)到了良好的驗(yàn)證效果,且滿(mǎn)足了預(yù)期的設(shè)計(jì)要求。

    標(biāo)簽: SoC 系統(tǒng)芯片 原型 驗(yàn)證技術(shù)

    上傳時(shí)間: 2013-07-02

    上傳用戶(hù):dsgkjgkjg

  • 基于FPGA的遺傳算法硬件實(shí)現(xiàn)研究

    遺傳算法是基于自然選擇的一種魯棒性很強(qiáng)的解決問(wèn)題方法。遺傳算法已經(jīng)成功地應(yīng)用于許多難優(yōu)化問(wèn)題,現(xiàn)已成為尋求滿(mǎn)意解的最佳工具之一。然而,較慢的運(yùn)行速度也制約了其在一些實(shí)時(shí)性要求較高場(chǎng)合的應(yīng)用。利用硬件實(shí)現(xiàn)遺傳算法能夠充分發(fā)揮硬件的并行性和流水線(xiàn)的特點(diǎn),從而在很大程度上提高算法的運(yùn)行速度。 本文對(duì)遺傳算法進(jìn)行了理論介紹和分析,結(jié)合硬件自身的特點(diǎn),選用了適合硬件化的遺傳算子,設(shè)計(jì)了標(biāo)準(zhǔn)遺傳算法硬件框架;為了進(jìn)一步利用硬件自身的并行特性,同時(shí)提高算法的綜合性能,本文還對(duì)現(xiàn)有的一些遺傳算法的并行模型進(jìn)行了研究,討論了其各自的優(yōu)缺點(diǎn)及研究現(xiàn)狀,并在此基礎(chǔ)上提出一種適合硬件實(shí)現(xiàn)的粗粒度并行遺傳算法。 我們構(gòu)建的基于FPGA構(gòu)架的標(biāo)準(zhǔn)遺傳算法硬件框架,包括初始化群體、適應(yīng)度計(jì)算、選擇、交叉、變異、群體存儲(chǔ)和控制等功能模塊。文中詳細(xì)分析了各模塊的功能和端口連接,并利用硬件描述語(yǔ)言編寫(xiě)源代碼實(shí)現(xiàn)各模塊功能。經(jīng)過(guò)功能仿真、綜合、布局布線(xiàn)、時(shí)序仿真和下載等一系列步驟,實(shí)現(xiàn)在Altera的Cyclone系列FPGA上。并且用它嘗試解決一些函數(shù)的優(yōu)化問(wèn)題,給出了實(shí)驗(yàn)結(jié)果。這些硬件模塊可以被進(jìn)一步綜合映射到ASIC或做成IP核方便其他研究者調(diào)用。 最后,本文對(duì)硬件遺傳算法及其在函數(shù)優(yōu)化中的一些尚待解決的問(wèn)題進(jìn)行了討論,并對(duì)本課題未來(lái)的研究進(jìn)行了展望。

    標(biāo)簽: FPGA 算法 硬件 實(shí)現(xiàn)研究

    上傳時(shí)間: 2013-07-22

    上傳用戶(hù):誰(shuí)偷了我的麥兜

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲一区久久久| 久久久91精品| 欧美日韩综合在线| 久久精品成人欧美大片古装| 99国产精品久久久久老师| 雨宫琴音一区二区在线| 国产精品一区二区三区久久| 欧美日韩在线播放一区| 欧美久久一级| 欧美成人在线免费视频| 久久午夜色播影院免费高清| 久久精品视频免费| 久久精品国产999大香线蕉| 久久av老司机精品网站导航 | 国内不卡一区二区三区| 国产精品美女主播| 国产精品99免视看9| 欧美体内she精视频| 国产精品狠色婷| 国产精品天美传媒入口| 国产精品亚洲人在线观看| 国产精品每日更新在线播放网址| 欧美日韩中文字幕| 欧美网站在线观看| 国产精品久久九九| 国产视频在线观看一区二区| 国产亚洲精品综合一区91| 黄色影院成人| 亚洲激情婷婷| 亚洲精品九九| 亚洲色图在线视频| 午夜宅男欧美| 久热re这里精品视频在线6| 麻豆av一区二区三区久久| 美女国产精品| 欧美精品在线视频| 国产精品久久一区二区三区| 国产亚洲一本大道中文在线| 一区在线播放视频| 99re8这里有精品热视频免费 | 欧美日韩亚洲另类| 国产精品区一区二区三区| 国产一区二区三区四区老人| 亚洲国产一区二区三区高清 | 午夜视频一区二区| 久久一区二区精品| 欧美日韩蜜桃| 国产日韩欧美91| 亚洲精品欧美极品| 欧美亚洲日本网站| 免费在线成人| 国产精品国产三级国产专播精品人| 国产一区二区三区在线免费观看| 亚洲欧洲美洲综合色网| 在线视频中文亚洲| 亚洲一区亚洲二区| 狠狠色综合色区| 女同性一区二区三区人了人一 | 国产欧美日韩亚洲一区二区三区| 国内精品久久久| 9国产精品视频| 久久精品国产99国产精品澳门| 欧美成人综合一区| 国产精品一区在线观看| 国产亚洲精品久| 亚洲人成在线观看网站高清| 午夜一区二区三区在线观看| 美腿丝袜亚洲色图| 国产日韩欧美综合在线| 野花国产精品入口| 久久综合久久综合九色| 欧美日韩一区二区三区在线视频| 欧美成人影音| 新狼窝色av性久久久久久| 欧美日韩欧美一区二区| 国内精品福利| 国产精品视频精品| 欧美一级片久久久久久久| 香蕉久久久久久久av网站| 99re66热这里只有精品3直播| 欧美精品一二三| 精品999在线观看| 午夜精品一区二区三区在线| 欧美日韩国产片| 亚洲黄色影片| 久久综合久久综合久久| 好吊视频一区二区三区四区 | 欧美日本韩国一区二区三区| 玉米视频成人免费看| 久久久999成人| 韩日欧美一区| 久久久999精品免费| 一区二区三区产品免费精品久久75| 欧美日韩国产123| 久久成人免费| 国产免费观看久久| 亚洲欧美日本国产有色| 老司机免费视频久久| 国产日产高清欧美一区二区三区| 亚洲一二三四区| 欧美午夜精品电影| 亚洲在线不卡| 国产日韩av一区二区| 欧美在线亚洲一区| 国产毛片一区| 久久精品亚洲一区二区三区浴池| 国内揄拍国内精品久久| 久久久久久久久综合| 在线播放日韩专区| 欧美高清视频一二三区| 亚洲美女诱惑| 老司机一区二区| 亚洲蜜桃精久久久久久久| 欧美午夜一区| 久久精品91久久久久久再现| 永久域名在线精品| 欧美激情一区二区三区在线视频| 99视频精品全国免费| 欧美日韩影院| 欧美在线播放一区| 在线观看视频亚洲| 欧美日韩视频一区二区| 午夜久久久久| 亚洲国产欧美不卡在线观看| 欧美日一区二区在线观看 | 欧美一区二区三区视频免费| 国产精品久久999| 久久久久99| 日韩视频免费观看高清在线视频| 国产精品久久久久久久久免费樱桃| 欧美一区二区三区在线看| 亚洲国产激情| 国产精品午夜av在线| 久久资源av| 午夜日韩av| 亚洲国产欧美一区二区三区久久| 欧美午夜片欧美片在线观看| 久久久91精品国产| 99国产精品自拍| 国产免费成人在线视频| 欧美成人免费在线| 亚洲欧美日韩精品在线| 在线日韩av| 国产美女扒开尿口久久久| 欧美国产一区二区| 久久久亚洲高清| 亚洲欧美另类久久久精品2019| 在线播放视频一区| 国产精品毛片高清在线完整版| 久久亚洲欧洲| 欧美在线三区| 亚洲一区二区三区三| 亚洲欧洲综合另类在线| 国内不卡一区二区三区| 国产精品xxxxx| 欧美日韩免费一区| 美女主播精品视频一二三四| 性欧美18~19sex高清播放| 一本久久综合亚洲鲁鲁五月天| 在线观看av不卡| 韩国精品一区二区三区| 国产精品私人影院| 欧美日韩中文字幕日韩欧美| 欧美精品成人一区二区在线观看| 久久一日本道色综合久久| 欧美影院在线| 午夜精品一区二区三区在线视| 一区二区欧美国产| 日韩视频一区二区三区在线播放免费观看| 精品1区2区3区4区| 国产日韩亚洲欧美| 国产伦精品一区二区三区免费迷| 欧美日韩精品一二三区| 欧美激情性爽国产精品17p| 美女爽到呻吟久久久久| 久久免费视频网站| 久久蜜桃精品| 看片网站欧美日韩| 狼狼综合久久久久综合网| 久久人体大胆视频| 久久久综合香蕉尹人综合网| 久久精品国产清高在天天线| 欧美中文字幕第一页| 久久大逼视频| 久久久av毛片精品| 久久亚洲国产成人| 欧美高潮视频| 欧美日韩高清不卡| 国产精品福利在线观看网址| 国产精品嫩草久久久久| 国产精品久久久久久妇女6080| 欧美视频一区二区| 国产精品色婷婷| 国内精品免费午夜毛片| 一区二区三区在线视频观看| 在线日本高清免费不卡| 亚洲伦理精品| 亚洲欧美日韩成人| 欧美专区在线观看一区| 国产农村妇女精品一二区|