亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

ASIC-MP

  • 基于FPGA的遠(yuǎn)程視頻傳輸系統(tǒng)

    本文對(duì)基于FPGA的遠(yuǎn)程視頻傳輸系統(tǒng)進(jìn)行了研究。主要內(nèi)容如下: (1)在系統(tǒng)發(fā)送端將數(shù)據(jù)采集等邏輯控制和圖像壓縮集成在一片F(xiàn)PGA上,此方案減小了系統(tǒng)體積,提高了系統(tǒng)的集成度。 (2)系統(tǒng)圖像壓縮部分基于FPGA的二維小波變換的設(shè)計(jì)與實(shí)現(xiàn),選用5/3整數(shù)提升小波,提升過程采用折疊結(jié)構(gòu)可以節(jié)省系統(tǒng)的資源。采用FPGA實(shí)現(xiàn)小波變換與使用DSP處理器的“DSP+ASIC”方案相比,具有速度快,數(shù)據(jù)寬度可任意設(shè)置的特點(diǎn),并且VHDL語言具有可移植性的特點(diǎn),具有更強(qiáng)的通用性。 (3)數(shù)據(jù)采集時(shí)采用乒乓操作存儲(chǔ)輪流向兩片外部存儲(chǔ)器存、取采集的圖像數(shù)據(jù),能夠保證圖像整幀采集和穩(wěn)定連續(xù)的數(shù)據(jù)壓縮和數(shù)據(jù)傳輸,節(jié)約緩存空間,提高了速度,優(yōu)于單存儲(chǔ)器的方法。

    標(biāo)簽: FPGA 遠(yuǎn)程視頻 傳輸系統(tǒng)

    上傳時(shí)間: 2013-06-01

    上傳用戶:superhand

  • 基于FPGA的通用數(shù)字化音頻處理平臺(tái)

    目前對(duì)數(shù)字化音頻處理的具體實(shí)現(xiàn)主要集中在以DSP或?qū)S肁SIC芯片為核心的處理平臺(tái)的開發(fā)方面,存在著并行處理性能差,系統(tǒng)升級(jí)和在線配置不靈活等缺點(diǎn)。另一方面現(xiàn)有解決方案的設(shè)計(jì)主要集中于處理器芯片,而對(duì)于音頻編解碼芯片的關(guān)注度較低,而且沒有提出過從芯片層到PCB板層的完整設(shè)計(jì)思路。本文針對(duì)上述問題對(duì)數(shù)字化音頻處理平臺(tái)進(jìn)行了研究,主要內(nèi)容包括: 1、提出了基于FPGA的通用音頻處理平臺(tái),該方案有別于現(xiàn)有的基于MCU、DSP和其它專用ASIC芯片的方案,論證了基于FPGA的音頻處理系統(tǒng)的結(jié)構(gòu)及設(shè)計(jì)工作流程,并對(duì)嵌入式音頻處理系統(tǒng)專門進(jìn)行了研究。 2、提出了從芯片層到PCB板層的完整設(shè)計(jì)思路,并將設(shè)計(jì)思路得以實(shí)現(xiàn)。完成了FPGA的設(shè)計(jì)及實(shí)現(xiàn)過程,包括:系統(tǒng)整體分析,設(shè)計(jì)流程分析,配置模塊和數(shù)據(jù)通信模塊的RTL實(shí)現(xiàn)等;解決了FPGA與音頻編解碼芯片TLV320AIC23B之間接口不匹配問題;給出配置和數(shù)據(jù)通信模塊的功能方框圖;從多個(gè)角度完善PCB板設(shè)計(jì),給出了各個(gè)系統(tǒng)組成部分的詳細(xì)設(shè)計(jì)方案和硬件電路原理圖,并附有PCB圖。 3、建立了實(shí)驗(yàn)和分析環(huán)境,完成了各項(xiàng)實(shí)驗(yàn)和分析工作,主要包括:PCB板信號(hào)完整性分析和優(yōu)化,F(xiàn)PGA系統(tǒng)中各個(gè)功能模塊的實(shí)驗(yàn)與分析等。實(shí)驗(yàn)和分析結(jié)果論證了系統(tǒng)設(shè)計(jì)的合理性和實(shí)用性。 本文的研究與實(shí)現(xiàn)工作通過實(shí)驗(yàn)和分析得到了驗(yàn)證。結(jié)果表明,本文提出的由FPGA和音頻編解碼芯片TLV320AIC23B組成的數(shù)字化音頻處理系統(tǒng)完全可以實(shí)現(xiàn)音頻信號(hào)的數(shù)字化處理,從而可以將FPGA在數(shù)字信號(hào)處理領(lǐng)域的優(yōu)點(diǎn)充分發(fā)揮于音頻信號(hào)處理領(lǐng)域。

    標(biāo)簽: FPGA 通用數(shù)字 處理平臺(tái) 音頻

    上傳時(shí)間: 2013-06-09

    上傳用戶:gaojiao1999

  • 船用導(dǎo)航雷達(dá)數(shù)字信號(hào)處理設(shè)計(jì)

    當(dāng)今的船用導(dǎo)航雷達(dá)具有數(shù)字化、多功能、高性能、多接口、網(wǎng)絡(luò)化。同時(shí)要求具有高可靠性、高集成度、低成本,信號(hào)處理單元的小型化,產(chǎn)品更新周期短。要同時(shí)滿足上述需求,高集成度的器件應(yīng)用是必須的。同時(shí)開發(fā)周期要短,需求軟件的可移植性要強(qiáng),并且是模塊化設(shè)計(jì),現(xiàn)場(chǎng)可編程門陣列器件(FPGA)已經(jīng)成為設(shè)計(jì)首選。 現(xiàn)場(chǎng)可編程門陣列是基于通過可編程互聯(lián)連接的可配置邏輯塊(CLB)矩陣的可編程半導(dǎo)體器件。與為特殊設(shè)計(jì)而定制的專用集成電路(ASIC)相對(duì),F(xiàn)PGA可以針對(duì)所需的應(yīng)用或功能要求進(jìn)行編程。雖然具有一次性可編程(OTP)FPGA,但是主要是基于SRAM的,其可隨著設(shè)計(jì)的演化進(jìn)行重編程。CLB是FPGA內(nèi)的基本邏輯單元。實(shí)際數(shù)量和特性會(huì)依器件的不同而不同,但是每個(gè)CLB都包含一個(gè)由4或6個(gè)輸入、一些選型電路(多路復(fù)用器等)和觸發(fā)器組成的可配置開關(guān)矩陣。開關(guān)矩陣是高度靈活的,可以進(jìn)行配置以便處理組合邏輯、移位寄存器或RAM。當(dāng)今的FPGA已經(jīng)遠(yuǎn)遠(yuǎn)超出了先前版本的基本性能,并且整合了常用功能(如RAM、時(shí)鐘管理和:DSP)的硬(ASIC型)塊。由于具有可編程特性,所以FPGA是眾多市場(chǎng)的理想之選。它高集成度,以及用于設(shè)計(jì)的強(qiáng)大軟件平臺(tái)、IP核、在線升級(jí)可滿足需求。 本文介紹了基于FPGA實(shí)現(xiàn)船用導(dǎo)航雷達(dá)數(shù)字信號(hào)處理的設(shè)計(jì),這是一個(gè)具體的、已經(jīng)完成并進(jìn)行小批量生產(chǎn)的產(chǎn)品,對(duì)指導(dǎo)實(shí)踐具有一定意義。

    標(biāo)簽: 導(dǎo)航雷達(dá) 數(shù)字信號(hào)處理

    上傳時(shí)間: 2013-04-24

    上傳用戶:稀世之寶039

  • 全數(shù)字OQPSK解調(diào)算法的研究及FPGA實(shí)現(xiàn)

    隨著各種通信系統(tǒng)數(shù)量的日益增多,為了充分地利用有限的頻譜資源,高頻譜利用率的調(diào)制技術(shù)不斷被應(yīng)用。偏移正交相移鍵控(OQPSK: Offset QuadraturePhase Shift Keying)是一種恒包絡(luò)調(diào)制技術(shù),具有較高的頻譜利用率和功率利用率,廣泛應(yīng)用于衛(wèi)星通信系統(tǒng)和地面移動(dòng)通信系統(tǒng)。因此,對(duì)于OQPSK全數(shù)字解調(diào)技術(shù)的研究具有一定的理論價(jià)值。 本文以軟件無線電和全數(shù)字解調(diào)的相關(guān)理論為指導(dǎo),成功設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的OQPSK全數(shù)字解調(diào)。論文介紹了OQPSK全數(shù)字接收解調(diào)原理和基于軟件無線電設(shè)計(jì)思想的全數(shù)字接收機(jī)的基本結(jié)構(gòu),詳細(xì)闡述了當(dāng)今OQPSK數(shù)字解調(diào)中載波頻率同步、載波相位同步、時(shí)鐘同步和數(shù)據(jù)幀同步的一些常用算法,并選擇了相應(yīng)算法構(gòu)建了三種系統(tǒng)級(jí)的實(shí)現(xiàn)方案。通過MATLAB對(duì)解調(diào)方案的仿真和性能分析,確定了FPGA中的系統(tǒng)實(shí)現(xiàn)方案。在此基礎(chǔ)上,本文采用VerilogHDL硬件描述語言在Altera公司的Quartus II開發(fā)平臺(tái)上設(shè)計(jì)了同步解調(diào)系統(tǒng)中的各個(gè)模塊,還對(duì)各模塊和整個(gè)系統(tǒng)在ModelSim中進(jìn)行了時(shí)序仿真驗(yàn)證,并對(duì)設(shè)計(jì)中出現(xiàn)的問題進(jìn)行了修正。最后,經(jīng)過FPGA調(diào)試工具嵌入式邏輯分析儀SignalTapⅡ的硬件實(shí)際測(cè)試,本文對(duì)系統(tǒng)方案進(jìn)行了最終的改進(jìn)與調(diào)整。 實(shí)際測(cè)試結(jié)果表明,本文的設(shè)計(jì)最終能夠達(dá)到了預(yù)期的指標(biāo)和要求。本課題設(shè)計(jì)經(jīng)過時(shí)序和資源優(yōu)化后還可以向ASIC和系統(tǒng)級(jí)SOC轉(zhuǎn)化,以進(jìn)一步縮小系統(tǒng)體積、降低成本和提高電路的可靠性,因此具有良好的實(shí)際應(yīng)用價(jià)值。

    標(biāo)簽: OQPSK FPGA 全數(shù)字 解調(diào)

    上傳時(shí)間: 2013-07-14

    上傳用戶:aappkkee

  • 海信HDP2968CH/HDP2978CH(ASIC機(jī)芯8380)彩電電路圖

    海信HDP2968CH彩電電路圖海信HDP2968CH彩色電視機(jī)電路圖,海信HDP2968CH彩電圖紙,海信HDP2968CH原理圖

    標(biāo)簽: HDP 2968 CH 2978

    上傳時(shí)間: 2013-05-21

    上傳用戶:zhangsan123

  • Synplity 9.6.20

    軟件具有極高的性能,有助于大幅提高工作效率,必將成為設(shè)計(jì)人員在 FPGA 或 ASIC 硬件中實(shí)現(xiàn) DSP 功能時(shí)的首選技術(shù)

    標(biāo)簽: Synplity 20

    上傳時(shí)間: 2013-06-17

    上傳用戶:lzm033

  • DSP Builder 10.10

    對(duì)于CPLD、FPGA和HardCopy? ASIC設(shè)計(jì),Quartus? II軟件10.1是業(yè)界性能和效能首屈一指的軟件,現(xiàn)在可以下載。這一最新版軟件引入了Qsys,它是功能強(qiáng)大的系統(tǒng)集成新工具。在Quartus II訂購(gòu)版軟件10.1中以beta版的形式提供Qsys,它提高了系統(tǒng)開發(fā)速度,支持設(shè)計(jì)重用,從而縮短了FPGA設(shè)計(jì)過程,減輕了工作量。

    標(biāo)簽: Builder 10.10 DSP

    上傳時(shí)間: 2013-06-10

    上傳用戶:yd19890720

  • Synplicity 9.6.20

    軟件具有極高的性能,有助于大幅提高工作效率,必將成為設(shè)計(jì)人員在 FPGA 或 ASIC 硬件中實(shí)現(xiàn) DSP 功能時(shí)的首選技術(shù)

    標(biāo)簽: Synplicity 20

    上傳時(shí)間: 2013-07-07

    上傳用戶:wuyuying

  • HDL Designer Series 2010.2a win320

    Mentor Graphics HDL Designer 工具套件,為客戶帶來生產(chǎn)力更高的設(shè)計(jì)輸入、分析與管理功能,包括更強(qiáng)大的聯(lián)機(jī)資料表格,無論設(shè)計(jì)復(fù)雜性如何,都能迅速建立高品質(zhì)且結(jié)構(gòu)良好的硬件描述語言。HDL Designer Series可協(xié)助工程師迅速輸入和分析復(fù)雜的ASIC、FPGA和系統(tǒng)單芯片設(shè)計(jì),讓客戶新產(chǎn)品于更短時(shí)間內(nèi)上

    標(biāo)簽: Designer 2010.2 Series HDL

    上傳時(shí)間: 2013-08-05

    上傳用戶:hustfanenze

  • FPGA布線算法的研究

    現(xiàn)場(chǎng)可編程門陣列(FPGA)是一種可實(shí)現(xiàn)多層次邏輯器件。基于SRAM的FPGA結(jié)構(gòu)由邏輯單元陣列來實(shí)現(xiàn)所需要的邏輯函數(shù)。FPGA中,互連線資源是預(yù)先定制的,這些資源是由各種長(zhǎng)度的可分割金屬線,緩沖器和.MOS管實(shí)現(xiàn)的,所以相對(duì)于ASIC中互連線所占用的面積更大。為了節(jié)省芯片面積,一般都采用單個(gè)MOS晶體管來連接邏輯資源。MOS晶體管的導(dǎo)通電阻可以達(dá)到千歐量級(jí),可分割金屬線段的電阻相對(duì)于MOS管來說是可以忽略的,然而它和地之間的電容達(dá)到了0.1pf[1]。為了評(píng)估FPGA的性能,用HSPICE仿真模型雖可以獲得非常精確的結(jié)果,但是基于此模型需要花費(fèi)太多的時(shí)間。這在基于時(shí)序驅(qū)動(dòng)的工藝映射和布局布線以及靜態(tài)時(shí)序分析中都是不可行的。于是,非常迫切地需要一種快速而精確的模型。 FPGA中連接盒、開關(guān)盒都是由MOS管組成的。FPGA中的時(shí)延很大部分取決于互連,而MOS傳輸晶體管在互連中又占了很大的比重。所以對(duì)于MOS管的建模對(duì)FPGA時(shí)延估算有很大的影響意義。對(duì)于MOS管,Muhammad[15]采用導(dǎo)通電阻來代替MOS管,然后用。Elmore[3]時(shí)延和Rubinstein[4]時(shí)延模型估算互連時(shí)延。Elmore時(shí)延用電路的一階矩來近似信號(hào)到達(dá)最大值50%時(shí)的時(shí)延,而Rubinstein也是通過計(jì)算電路的一階矩估算時(shí)延的上下邊界來估算電路的時(shí)延,然而他們都是用來計(jì)算RC互連時(shí)延。傳輸管是非線性器件,所以沒有一個(gè)固定的電阻,這就造成了Elmore時(shí)延和Rubinstein時(shí)延模型的過于近似的估算,對(duì)整體評(píng)估FPGA的性能帶來負(fù)面因素。 本論文提出快速而精確的現(xiàn)場(chǎng)可編程門陣列FPGA中的互連資源MOS傳輸管時(shí)延模型。首先從階躍信號(hào)推導(dǎo)出適合50%時(shí)延的等效電阻模型,然后在斜坡輸入的時(shí)候,給出斜坡輸入時(shí)的時(shí)延模型,并且給出等效電容的計(jì)算方法。結(jié)果驗(yàn)證了我們精確的時(shí)延模型在時(shí)間上的開銷少的性能。 在島型FPGA中,單個(gè)傳輸管能夠被用來作為互連線和互連線之間的連接,或者互連線和管腳之間的連接,如VPR把互連線和管腳作為布線資源,管腳只能單獨(dú)作為輸入或者輸出管腳,以致于它們不是一個(gè)線網(wǎng)的起點(diǎn)就是線網(wǎng)的終點(diǎn)。而這恰恰忽略了管腳實(shí)際在物理上可以作為互連線來使用的情況(VPR認(rèn)為dogleg現(xiàn)象本身對(duì)性能提高不多)。本論文通過對(duì)dogleg現(xiàn)象進(jìn)行了探索,并驗(yàn)證了在使用SUBSET開關(guān)盒的情況下,dogleg能提高FPGA的布通率。

    標(biāo)簽: FPGA 布線 法的研究

    上傳時(shí)間: 2013-07-24

    上傳用戶:yezhihao

主站蜘蛛池模板: 西城区| 五常市| 寿光市| 阿尔山市| 龙川县| 中宁县| 阳西县| 丹巴县| 石棉县| 乌海市| 婺源县| 电白县| 夹江县| 班戈县| 舟山市| 邳州市| 延寿县| 洪江市| 邓州市| 绥中县| 弋阳县| 黄骅市| 垫江县| 大城县| 牙克石市| 大厂| 阜新市| 平昌县| 成武县| 西乌| 浪卡子县| 玛多县| 甘谷县| 阿荣旗| 遵义市| 柘荣县| 绿春县| 兴化市| 格尔木市| 安宁市| 库车县|