自己現(xiàn)在用的CPLD下載線,用74HC244芯片\r\n要注意設(shè)置下載模式
上傳時間: 2013-08-31
上傳用戶:dancnc
\r\n經(jīng)典的Protel99se入門教程,孫輝著北京郵電大學(xué)出版社出版
上傳時間: 2013-09-11
上傳用戶:Yukiseop
用于定量表示ADC動態(tài)性能的常用指標(biāo)有六個,分別是:SINAD(信納比)、ENOB(有效位 數(shù))、SNR(信噪比)、THD(總諧波失真)、THD + N(總諧波失真加噪聲)和SFDR(無雜散動態(tài) 范圍)
上傳時間: 2014-01-22
上傳用戶:魚哥哥你好
Dongle泛指任何能插到電腦上的小型硬體,PC TV dongle則是用來在PC上觀看電視節(jié)目所用的擴充裝置。一般來說,依照採用的電視訊號規(guī)格,PC TV dongle可區(qū)分成兩大類:若使用的訊源為數(shù)位訊號,則屬於數(shù)位PC TV dongle;若使用的是類比訊號,則屬於類比PC TV dongle。全球各地皆有不同的採納階段,且推行的廣播標(biāo)準(zhǔn)也不盡相同。
上傳時間: 2013-12-12
上傳用戶:lifangyuan12
基于N溝道MOS管H橋驅(qū)動電路設(shè)計與制作
標(biāo)簽: MOS N溝道 H橋驅(qū)動 電路設(shè)計
上傳時間: 2014-08-01
上傳用戶:1109003457
計數(shù)器是一種重要的時序邏輯電路,廣泛應(yīng)用于各類數(shù)字系統(tǒng)中。介紹以集成計數(shù)器74LS161和74LS160為基礎(chǔ),用歸零法設(shè)計N進(jìn)制計數(shù)器的原理與步驟。用此方法設(shè)計了3種36進(jìn)制計數(shù)器,并用Multisim10軟件進(jìn)行仿真。計算機仿真結(jié)果表明設(shè)計的計數(shù)器實現(xiàn)了36進(jìn)制計數(shù)的功能?;诩捎嫈?shù)器的N進(jìn)制計數(shù)器設(shè)計方法簡單、可行,運用Multisim 10進(jìn)行電子電路設(shè)計和仿真具有省時、低成本、高效率的優(yōu)越性。
標(biāo)簽: 歸零法 N進(jìn)制計數(shù)器原
上傳時間: 2013-10-11
上傳用戶:gtzj
在理論模型的基礎(chǔ)上探討了電子勢壘的形狀以及勢壘形狀隨外加電壓的變化, 并進(jìn)行定量計算, 得出隧穿電壓隨雜質(zhì)摻雜濃度的變化規(guī)律。所得結(jié)論與硅、鍺p-n 結(jié)實驗數(shù)據(jù)相吻合, 證明了所建立的理論模型在定量 研究p-n 結(jié)的隧道擊穿中的合理性與實用性。該理論模型對研究一般材料或器件的隧道擊穿具有重要的借鑒意義。
上傳時間: 2013-10-31
上傳用戶:summery
Recent advances in low voltage silicon germaniumand BiCMOS processes have allowed the design andproduction of very high speed amplifi ers. Because theprocesses are low voltage, most of the amplifi er designshave incorporated differential inputs and outputs to regainand maximize total output signal swing. Since many lowvoltageapplications are single-ended, the questions arise,“How can I use a differential I/O amplifi er in a single-endedapplication?” and “What are the implications of suchuse?” This Design Note addresses some of the practicalimplications and demonstrates specifi c single-endedapplications using the 3GHz gain-bandwidth LTC6406differential I/O amplifi er.
標(biāo)簽: 單端應(yīng)用 差分 放大器
上傳時間: 2013-11-23
上傳用戶:rocketrevenge
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術(shù)語解釋(TERMS)......... 2 2. Test Point : ATE 測試點供工廠ICT 測試治具使用............ 2 3. 基準(zhǔn)點 (光學(xué)點) -for SMD:........... 4 4. 標(biāo)記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項 (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設(shè)計............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時間: 2013-12-20
上傳用戶:康郎
N+緩沖層設(shè)計對PT-IGBT器件特性的影響至關(guān)重要。文中利用Silvaco軟件對PT-IGBT的I-V特性進(jìn)行仿真。提取相同電流密度下,不同N+緩沖層摻雜濃度PT-IGBT的通態(tài)壓降,得到了通態(tài)壓降隨N+緩沖層摻雜濃度變化的曲線,該仿真結(jié)果與理論分析一致。對于PT-IGBT結(jié)構(gòu),N+緩沖層濃度及厚度存在最優(yōu)值,只要合理的選取可以有效地降低通態(tài)壓降。
上傳時間: 2013-11-12
上傳用戶:thesk123
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1