亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Active-HDL

  • 基于FPGA 的方向濾波器指紋圖像增強算法實現

    設計了一種基于FPGA純硬件方式實現方向濾波的指紋圖像增強算法。設計采用寄存器傳輸級(RTL)硬件描述語言(Verilog HDL),利用時分復用和流水線處理等技術,完成了方向濾波指紋圖像增強算法在FPGA上的實現。整個系統通過了Modelsim的仿真驗證并在Terasic公司的DE2平臺上完成了硬件測試。設計共消耗了3716個邏輯單元,最高處理速度可達92.93MHz。以50MHz頻率工作時,可在0.5s以內完成一幅256×256指紋圖像的增強處理。

    標簽: FPGA 方向 指紋 圖像增強算法

    上傳時間: 2013-10-12

    上傳用戶:攏共湖塘

  • 基于FPGA的數字三相鎖相環的優化設計

    數字三相鎖相環中含有大量乘法運算和三角函數運算,占用大量的硬件邏輯資源。為此,提出一種數字三相鎖相環的優化實現方案,利用乘法模塊復用和CORDIC算法實現三角函數運算,并用Verilog HDL硬件描述語言對優化前后的算法進行了編碼實現。仿真和實驗結果表明,優化后的數字三相鎖相環大大節省了FPGA的資源,并能快速、準確地鎖定相位,具有良好的性能。

    標簽: FPGA 數字 三相 優化設計

    上傳時間: 2013-11-15

    上傳用戶:yjj631

  • Virtex-5 GTP Transceiver Wizar

    The LogiCORE™ GTP Wizard automates the task of creating HDL wrappers to configure the high-speed serial GTP transceivers in Virtex™-5 LXT and SXT devices. The menu-driven interface allows one or more GTP transceivers to be configured using pre-definedtemplates for popular industry standards, or from scratch, to support a wide variety of custom protocols.The Wizard produces a wrapper, an example design, and a testbench for rapid integration and verification of the serial interface with your custom function Features• Creates customized HDL wrappers to configureVirtex-5 RocketIO™ GTP transceivers• Users can configure Virtex-5 GTP transceivers toconform to industry standard protocols usingpredefined templates, or tailor the templates forcustom protocols• Included protocol templates provide support for thefollowing specifications: Aurora, CPRI, FibreChannel 1x, Gigabit Ethernet, HD-SDI, OBSAI,OC3, OC12, OC48, PCI Express® (PCIe®), SATA,SATA II, and XAUI• Automatically configures analog settings• Each custom wrapper includes example design, testbench; and both implementation and simulation scripts

    標簽: Transceiver Virtex Wizar GTP

    上傳時間: 2013-10-23

    上傳用戶:leyesome

  • 突發OFDM接收機同步算法研究與實現

    根據突發OFDM系統的特點,提出了一種具有實用價值的OFDM幀同步方法。在經典SC算法的基礎上,提出了改進型SC算法和基于時域PN序列的改進型SC算法。對這兩種算法進行了仿真對比,仿真結果表明基于時域PN序列的SC算法能夠實現突發幀的精同步,而改進型SC算法只能實現粗同步。但是改進型SC算法更適合FPGA實現,采用Verilog HDL語言,在Quartus II上完成開發,同時給出了其在ModelSim 6.5b下的仿真結果,結果表明,方案是完全可行的。

    標簽: OFDM 接收機 同步算法

    上傳時間: 2013-11-12

    上傳用戶:yulg

  • U盤SoC的設計與實現

    設計和實現了U盤SoC。本系統包括USB CORE和已驗證過的CPU核、Nandflash、UDC_Control等模塊,模塊間通過總線進行通信。其中USB CORE為本文設計的重點,用Verilog HDL語言實現,同時并為此設計搭建了功能完備的Modelsim仿真環境,進行了仿真驗證。

    標簽: SoC U盤

    上傳時間: 2013-11-12

    上傳用戶:lgnf

  • 基于SOPC的觸控屏控制器IP核設計

    介紹一款基于SOPC的TFT-LCD觸控屏控制器IP核的設計與實現。采用Verilog HDL作控制器的模塊設計,并用ModelSim仿真測試,驗證其正確性;利用嵌入式SOPC開發工具,在開發板上完成觸控屏顯示驅動及其控制模塊的系統設計,給出系統硬、軟件設計,實現TFT-LCD觸控屏彩條顯示。這款觸控屏控制器IP核具備較強的通用性和兼容性,具有一定的使用范圍和應用價值。

    標簽: SOPC IP核 觸控屏控制器

    上傳時間: 2013-12-24

    上傳用戶:sdq_123

  • PCI橋接IP Core的VeriIog HDL實現

    PCI總線是目前最為流行的一種局部性總線 通過對PCI總線一些典型功能的分析以及時序的闡述,利用VetilogHDL設計了一個將非PCI功能設備轉接到PC1總線上的IP Core 同時,通過在ModeISim SE PLUS 6.0 上運行測試程序模塊,得到了理想的仿真數據波形,從軟件上證明了功能的實現。

    標簽: VeriIog Core PCI HDL

    上傳時間: 2014-12-30

    上傳用戶:himbly

  • Verilog基本電路設計指導書

    本文列舉了大量的基本電路的Verilog HDL 代碼,使初學者能夠迅速熟悉基本的HDL 建模;同時也列舉了一些常用電路的代碼,作為設計者的指導。

    標簽: Verilog 基本電路 設計指導

    上傳時間: 2013-11-02

    上傳用戶:linyao

  • 基于(英蓓特)STM32V100的串口程序

    This example provides a description of how  to use the USART with hardware flowcontrol and communicate with the Hyperterminal.First, the USART2 sends the TxBuffer to the hyperterminal and still waiting fora string from the hyperterminal that you must enter which must end by '\r'character (keypad ENTER button). Each byte received is retransmitted to theHyperterminal. The string that you have entered is stored in the RxBuffer array. The receivebuffer have a RxBufferSize bytes as maximum. The USART2 is configured as follow:    - BaudRate = 115200 baud      - Word Length = 8 Bits    - One Stop Bit    - No parity    - Hardware flow control enabled (RTS and CTS signals)    - Receive and transmit enabled    - USART Clock disabled    - USART CPOL: Clock is active low    - USART CPHA: Data is captured on the second edge     - USART LastBit: The clock pulse of the last data bit is not output to                      the SCLK pin

    標簽: V100 STM 100 32V

    上傳時間: 2013-10-31

    上傳用戶:yy_cn

  • multisim10.0仿真軟件破解版下載

    multisim10.0仿真軟件破解版下載:【軟件介紹】 Multisim本是加拿大圖像交互技術公司(Interactive Image Technoligics簡稱IIT公司)推出的以Windows為基礎的仿真工具,被美國NI公司收購后,更名為NI Multisim ,而V10.0是其(即NI,National Instruments)最新推出的Multisim最新版本。 目前美國NI公司的EWB的包含有電路仿真設計的模塊Multisim、PCB設計軟件Ultiboard、布線引擎Ultiroute及通信電路分析與設計模塊Commsim 4個部分,能完成從電路的仿真設計到電路版圖生成的全過程。Multisim、Ultiboard、Ultiroute及Commsim 4個部分相互獨立,可以分別使用。Multisim、Ultiboard、Ultiroute及Commsim 4個部分有增強專業版(Power Professional)、專業版(Professional)、個人版(Personal)、教育版(Education)、學生版(Student)和演示版(Demo)等多個版本,各版本的功能和價格有著明顯的差異。 NI Multisim 10用軟件的方法虛擬電子與電工元器件,虛擬電子與電工儀器和儀表,實現了“軟件即元器件”、“軟件即儀器”。NI Multisim 10是一個原理電路設計、電路功能測試的虛擬仿真軟件。 NI Multisim 10的元器件庫提供數千種電路元器件供實驗選用,同時也可以新建或擴充已有的元器件庫,而且建庫所需的元器件參數可以從生產廠商的產品使用手冊中查到,因此也很方便的在工程設計中使用。 NI Multisim 10的虛擬測試儀器儀表種類齊全,有一般實驗用的通用儀器,如萬用表、函數信號發生器、雙蹤示波器、直流電源;而且還有一般實驗室少有或沒有的儀器,如波特圖儀、字信號發生器、邏輯分析儀、邏輯轉換器、失真儀、頻譜分析儀和網絡分析儀等。 NI Multisim 10具有較為詳細的電路分析功能,可以完成電路的瞬態分析和穩態分析、 時域和頻域分析、器件的線性和非線性分析、電路的噪聲分析和失真分析、離散傅里葉分析、電路零極點分析、交直流靈敏度分析等電路分析方法,以幫助設計人員分析電路的性能。 NI Multisim 10可以設計、測試和演示各種電子電路,包括電工學、模擬電路、數字電路、射頻電路及微控制器和接口電路等。可以對被仿真的電路中的元器件設置各種故障,如開路、短路和不同程度的漏電等,從而觀察不同故障情況下的電路工作狀況。在進行仿真的同時,軟件還可以存儲測試點的所有數據,列出被仿真電路的所有元器件清單,以及存儲測試儀器的工作狀態、顯示波形和具體數據等。 NI Multisim 10有豐富的Help功能,其Help系統不僅包括軟件本身的操作指南,更要的是包含有元器件的功能解說,Help中這種元器件功能解說有利于使用EWB進行CAI教學。另外,NI Multisim10還提供了與國內外流行的印刷電路板設計自動化軟件Protel及電路仿真軟件PSpice之間的文件接口,也能通過Windows的剪貼板把電路圖送往文字處理系統中進行編輯排版。支持VHDL和Verilog HDL語言的電路仿真與設計。 利用NI Multisim 10可以實現計算機仿真設計與虛擬實驗,與傳統的電子電路設計與實驗方法相比,具有如下特點:設計與實驗可以同步進行,可以邊設計邊實驗,修改調試方便;設計和實驗用的元器件及測試儀器儀表齊全,可以完成各種類型的電路設計與實驗;可方便地對電路參數進行測試和分析;可直接打印輸出實驗數據、測試參數、曲線和電路原理圖;實驗中不消耗實際的元器件,實驗所需元器件的種類和數量不受限制,實驗成本低,實驗速度快,效率高;設計和實驗成功的電路可以直接在產品中使用。 NI Multisim 10易學易用,便于電子信息、通信工程、自動化、電氣控制類專業學生自學、便于開展綜合性的設計和實驗,有利于培養綜合分析能力、開發和創新的能力。 multisim10.0激活碼及破解序列號

    標簽: multisim 10.0 仿真軟件

    上傳時間: 2013-10-11

    上傳用戶:陽光少年2016

主站蜘蛛池模板: 通榆县| 四子王旗| 英吉沙县| 孟村| 诸暨市| 平昌县| 广平县| 宁晋县| 伊宁县| 炉霍县| 黔江区| 南江县| 姜堰市| 西乌珠穆沁旗| 阿拉善右旗| 鲁山县| 泗水县| 景德镇市| 台前县| 于都县| 桐城市| 新和县| 汉中市| 民县| 胶南市| 长治市| 太原市| 和龙市| 玉山县| 古丈县| 长泰县| 璧山县| 泗阳县| 九寨沟县| 临湘市| 平遥县| 遂昌县| 武宣县| 安国市| 定陶县| 永泰县|