基于FPGA-CPLD最小系統(tǒng)PCB的制作
標簽: fpga 最小系統(tǒng) pcb cpld
上傳時間: 2022-07-18
上傳用戶:qingfengchizhu
FPGA CPLD中的Verilog設計小技巧
上傳時間: 2022-07-19
上傳用戶:jason_vip1
Altera FPGA封裝庫Cyclone系列
上傳時間: 2022-07-25
上傳用戶:
一、Rainbow Blaster 的特性Rainbow Blaster全面兼容Altera的USB Blaster下載電纜,通過計算機的USB接口可對Altera的FPGA/CPLD以及配置芯片進行編程、調試等操作。支持的Altera FPGA/CPLD器件如下:l Stratix II、Stratix GX及Stratix系列l(wèi) Cyclone II及Cyclone系列l(wèi) APEX II 及APEX 20K系列l(wèi) ACEX 1Kl Mercuryl FLEX 10K、FLEX 10KE和FLEX 10KA全系列l(wèi) Excaliburl MAX 3000、MAX 7000和MAX II全系列支持的配置芯片如下:l EPC2, EPC4, EPC8, EPC16, EPC1441l EPCS1, EPCS4, EPCS16,EPCS64支持的目標板IO電壓:l 1.5V、1.8V、2.5V、3.3V、5V二、Rainbow Blaster工作需求1.軟件需求:l Windows 2000 和XP 操作系統(tǒng)。l 需要安裝QuartusII4.0 及以上版本。l Quartus II Programmer (編程或配置操作需要)l Quartus II SignalTap II Logic Analyzer (邏輯分析操作需要)2. 電源需求:l 從USB 電纜的PC 端提供直流5.0V;l 從目標板下載接口提供直流1.5V 至5.0V。三、硬件連接請按如下步驟順序操作:1. 關掉目標板電源。2. 將USB 電纜一端(大口)接到PC 或筆記本電腦上的USB 接口,另一端(小口)接到Rainbow Blaster。3. 將Rainbow Blaster 的10PIN Female(母頭)接頭按照方向指示連接到目標
上傳時間: 2013-10-15
上傳用戶:yd19890720
講解到位,工程例子很全,適合下載學習。
標簽: Altera FPGA CPLD 電子系統(tǒng)設計
上傳時間: 2013-10-21
上傳用戶:lhll918
VIP專區(qū)-嵌入式/單片機編程源碼精選合集系列(114)資源包含以下內容:1. FREESCALE 9S08AW60 串口調試程序.2. saa7113視頻解碼芯片外圍電路設計原理圖.3. 這是在用的AD7705源程序.4. 紅外線遙控原理以及單片機制作自學習遙控器詳細設計思路.5. 在微波整體集成電路設計、理論和描述特性的一條新穎的路線的PDF學術論文.6. 對于內部具有D /A轉換器的單片機,采用其自備的D /A轉換器產生需要的信號是最經 濟的方法。C8051F020是Cygnal公司最新的一款功能強大的內部具有D /A轉換器的單片機。介紹了 采用查.7. 液晶6963模塊 240*64,外接PS2鍵盤,多級菜單.這是我工作中的一個程序,有興趣的可以看.8. 這是一個i2c程序,經過多次應用都能成功實現(xiàn)功能,而且簡要實用.9. 本電子書是很多嵌入式開發(fā)經典文章和技巧使用的PDF格式的書籍.10. 168線SD內存條電路原理圖資料,好像是臺灣人寫的.11. FPGA可促進嵌入式系統(tǒng)設計改善即時應用性能.12. fat32文件系統(tǒng)格式說明 十分詳盡.13. fat32和fat16文件系統(tǒng)格式說明.14. 講解嵌入式開發(fā)的入門書!非常不錯,值得一看!.15. TMS320C6000CSLAPIReferenceGuideRev.I的pdf.16. s7300 400 step7 plc仿真軟件說明.17. with avr mega 8515 in the C-code AVR.18. Altera原裝MAX_II開發(fā)板原理圖,是用protel繪制的.19. zlg7290是一個能夠8*8的鍵盤驅動芯片.20. 主要介紹各種芯片原理、功能、及其使用方法.21. 對芯片MCP2551的中文使用說明.22. 嵌入式T9輸入法的源代碼.23. BMP頭文件的源代碼.24. 自己收集整理和調試OK的三個Game源代碼.25. S24C10最小系統(tǒng)原理圖 包括FLASH SRAM等.26. 一個電平轉換芯片的資料74LVC4245,它在以太網(wǎng)中也發(fā)揮了很大的作用,對WEB開發(fā)人員有借鑒的價值.27. mmc卡的specification標準的英文版的.28. TMS320C2812全套例程.29. 這是用于lpc2106的自帶ADC功能的演示,利用KEIL FOR ARM 開發(fā),可以參考學習..30. megal16在codevision下關于1602的驅動程序.31. 分布式多DSP系統(tǒng)的CPCI總線接口設計和驅動開發(fā).32. 電子音量pT2314原程序 需要的朋友請趕快.33. 用protel dxp繪制三分頻原理圖和pcb電路板等.34. Bootloader(引導裝載器)是用于初始化目標板硬件.35. OKI DEMO FLASH WRITE PROGRAM.36. OKI 675050 hardware accelerator sample program.37. verilog的一些源代碼.38. i.mx31 3DS平臺Nandboot引導程序源碼.39. c8051f24是個教學的程序.40. < ALTERA FPGA/CPLD 高級篇>>光盤資料中 體會“面積和速度的平衡與互換” 例程.
上傳時間: 2013-07-17
上傳用戶:eeworm
VIP專區(qū)-嵌入式/單片機編程源碼精選合集系列(115)資源包含以下內容:1. 《ALTERA FPGA/CPLD高級篇》高速DDR存儲器數(shù)據(jù)接口設計實例.2. 《ALTERA FPGACPLD高級篇》高速串行差分接口(HSDI)設計實例.3. 一個運行在PDA上的線程程序.4. 《ALTERA FPGACPLD高級篇》LogicLock設計實例.5. 595實現(xiàn)漸變程序.6. 我的8個LED漸變的程序歡迎廣大用戶下載.7. dmx512燈光控制協(xié)義,歡迎廣大用戶下載.8. 學習嵌入式 mmu 代碼 感覺不錯 發(fā)給大家分享一下了 希望大家喜歡 不錯的.9. dmx512接收程序.10. 數(shù)控開關電源程序+PROTEUS.11. 剛剛傳錯了.12. 串口32位點陣程序.13. s3c2410 測試程序的原理圖.14. s3c2410的燒片工程.15. 嵌入式C語言程序設計這本書的書后光盤.16. 2407原理圖 對于學習硬件設計有很大的幫助.17. 利用web camera對目標進行特征跟蹤的程序 對于初學機器視覺的有些幫助.18. uCOS-II在gprs上的應用。 應用的芯片型號是lpc2220..19. 脈沖反褶積的實現(xiàn).20. 利用鍵盤顯示專用驅動芯片7290.21. 串行打印機RD32的驅動程序.22. 點陣顯示,可用于許多場所,方便且視覺性很好,請大家來看看!.23. 9325驅動.24. 9320的 初如化 CODE.用于驅動9320.25. 自己寫嵌入式系統(tǒng)的Web Server,基于Busybox的httpd,通過CGI可以實現(xiàn)交互式動態(tài)網(wǎng)頁。.26. 是本人在前邊一次上傳的數(shù)字電壓表的原理圖包括PCB.27. Configuring and Updating the Boot Loader.28. 介紹了GPIB在開發(fā)mg369*儀器的自動控制方面的技巧和注意事項.29. AVRX實時系統(tǒng),在AVR單片機上實現(xiàn)的實時系統(tǒng),很少見的哦.30. 51串口實現(xiàn)多機通信.31. 設計一個簡單的LED流水彩燈,12個彩燈共陰接地,陽極分別與EP1C3的8個I/O相連,來控制彩燈的滅亮,在不同時段,指示燈有不同的顯示模式..32. 介紹了S3C44B0的使用 對整體的把握.33. 洗衣機的程序 洗衣機的程序.34. lf2407.35. SMDK2440_V1.0_BASE 底板原理圖.36. 多個仿真例子.37. Demo for I2C Master and Slave.38. MiniGUI 1_3_3 移植詳解.39. 嵌入式開發(fā)資料.40. 有關節(jié)74ls373的知識很有用.
上傳時間: 2013-06-05
上傳用戶:eeworm
用Altera CPLD做為控制器從Flash上讀取image文件對Altera FPGA編程
上傳時間: 2013-08-13
上傳用戶:zwei41
本書以FPGA/CPLD設計流程為主線,闡述了如何合理地利用ISE設計平臺集成的各種設計工具,高效地完成FPGA/CPLD的設計方法與技巧。全書在介紹FPGA/CPLD概念和設計流程的基礎上,依次論述了工程管理與設計輸入、仿真、綜合、約束、實現(xiàn)與布局布線、配置調試等主要設計步驟在ISE集成環(huán)境中的實現(xiàn)方法與技巧。 本書立足于工程實踐,結合作者多年工作經驗,選用大量典型實例,并配有一定數(shù)量的練習題。本書配套光盤收錄了所有實例的完整工程目錄、源代碼、詳細操作步驟和使用說明,利于讀者邊學邊練,提高實際應用能力。 本書可作為高等院校通信工程、電子工程、計算機、微電子與半導體學等專業(yè)的教材,也可作為硬件工程師和IC工程師的實用工具書。
標簽: Xilinx-ISE FPGA CPLD 71.7
上傳時間: 2013-06-24
上傳用戶:gut1234567
可編程邏輯器件FPGA(現(xiàn)場可編程門陣列)和CPLD(復雜可編程邏輯器件)越來越多的應用于數(shù)字信號處理領域,與傳統(tǒng)的ASIC(專用集成電路)和DSP(數(shù)字信號處理器)相比,基于FPGA和CPLD實現(xiàn)的數(shù)字信號處理系統(tǒng)具有更高的實時性和可嵌入性,能夠方便地實現(xiàn)系統(tǒng)的集成與功能擴展。 FFT的硬件結構主要包括蝶形處理器、存儲單元、地址生成單元與控制單元。本文提出的算法在蝶形處理器內引入流水線結構,提高了FFT的運算速度。同時,流水線寄存器能夠寄存蝶形運算中的公共項,這樣在設計蝶形處理器時只用到了一個乘法器和兩個加法器,降低了硬件電路的復雜度。 為了進一步提高FFT的運算速度,本文在深入研究各種乘法器算法的基礎上,為蝶形處理器設計了一個并行乘法器。在實現(xiàn)該乘法器時,本文采用改進的布斯算法,用以減少部分積的個數(shù)。同時,使用華萊士樹結構和4-2壓縮器對部分積并行相加。 本文以32點復數(shù)FFT為例進行設計與邏輯綜合。通過設計相應的存儲單元,地址生成單元和控制單元完成FFT電路。電路的仿真結果與軟件計算結果相符,證明了本文所提出的算法的正確性。 另外,本文還對設計結果提出了進一步的改進方案,在乘法器內加入一級流水線寄存器,使FFT的速度能夠提高到當前速度的兩倍,這在實時性要求較高的場合具有極高的實用價值。
上傳時間: 2013-07-18
上傳用戶:wpt