亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

CADence

楷登電子[1](CADenceDesignSystems,Inc;NASDAQ:CDNS)是一家專門從事電子設(shè)計(jì)自動(dòng)化(EDA)的軟件公司,由SDASystems和ECAD兩家公司于1988年兼并而成。是全球最大的電子設(shè)計(jì)自動(dòng)化(ElectronicDesignAutomation)、半導(dǎo)體技術(shù)解決方案和設(shè)計(jì)服務(wù)供應(yīng)商。[2]
  • 交織與解交織的算法研究及FPGA實(shí)現(xiàn)

    本文主要研究了數(shù)字聲音廣播系統(tǒng)(DAB)內(nèi)交織器與解交織器的算法及硬件實(shí)現(xiàn)方法。時(shí)間交織器與解交織器的硬件實(shí)現(xiàn)可以有幾種實(shí)現(xiàn)方案,本文對(duì)其性能進(jìn)行了分析比較,選擇了一種工程中實(shí)用的設(shè)計(jì)方案進(jìn)行設(shè)計(jì),并將設(shè)計(jì)結(jié)果以FPGA設(shè)計(jì)驗(yàn)證。時(shí)間解交織器的交織速度、電路面積、占用內(nèi)存、是設(shè)計(jì)中主要因素,文中采用了單口SRAM實(shí)現(xiàn),減少了對(duì)存儲(chǔ)器的使用,利用lC設(shè)計(jì)的優(yōu)化設(shè)計(jì)方法來改善電路的面積。硬件實(shí)現(xiàn)是采用工業(yè)EDA標(biāo)準(zhǔn)Top-to-Down設(shè)計(jì)思想來設(shè)計(jì)時(shí)間解交織,使用verilogHDL硬件描述語(yǔ)言來描述解交織器,用CADence Nc-verilog進(jìn)行仿真,Debussy進(jìn)行debug,在Altera公司的FPGA開發(fā)板上進(jìn)行測(cè)試,然后用ASIC實(shí)現(xiàn)。測(cè)試結(jié)果證明:時(shí)間解交織器的輸出正確,實(shí)現(xiàn)速度較快,占用面積較小。

    標(biāo)簽: FPGA 算法研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:梧桐

  • 中興通訊康訊EDA工具手冊(cè)

    CADence 軟件是我們公司統(tǒng)一使用的原理圖設(shè)計(jì)、PCB 設(shè)計(jì)、高速仿真、自動(dòng)布線的EDA 工具。本篇 CADence 使用手冊(cè)是一本基于Allegro SPB V15.2 版本的CADence 軟件的基礎(chǔ)使用手冊(cè),包括原理圖設(shè)計(jì)、 PCB 設(shè)計(jì)、高速仿真、約束管理器、自動(dòng)布線五個(gè)方面的內(nèi)容,是一個(gè)入門級(jí)的教材。通過這本手冊(cè)旨在 讓新進(jìn)員工能掌握CADence 的基本使用方法,能獨(dú)立進(jìn)行原理圖及PCB 的設(shè)計(jì),了解自動(dòng)布線、約束管理 器的使用,熟悉高速仿真的過程,并對(duì)公司的EDA 流程有全面的了解。

    標(biāo)簽: EDA 中興通訊

    上傳時(shí)間: 2013-04-24

    上傳用戶:天天天天

  • Pspice中變壓器的使用

    教你如何在CADence Pspice中使用變壓器

    標(biāo)簽: Pspice 變壓器

    上傳時(shí)間: 2013-05-23

    上傳用戶:飛翔的胸毛

  • CADence spectra 16.30

    SPECCTRA 提供設(shè)計(jì)師一種以形狀為基礎(chǔ)的,功能強(qiáng)大的繞線器,可在減少使用者介入情況下完成各種復(fù)雜設(shè)計(jì)。

    標(biāo)簽: CADence spectra 16.30

    上傳時(shí)間: 2013-06-24

    上傳用戶:jxfzjh

  • SPICE 60

    CADence OrCAD 10.5, 讓PCB的設(shè)計(jì)進(jìn)入更細(xì)節(jié)階段。與PSpice結(jié)合可應(yīng)用于在Allegro平臺(tái)上。此套組系為一完整涵蓋前端至后端、使用微軟視窗平臺(tái)的流程,可以供印刷電路板(PCB) 設(shè)計(jì)師透過工具整合與程式自動(dòng)化改善生產(chǎn)力

    標(biāo)簽: SPICE 60

    上傳時(shí)間: 2013-06-07

    上傳用戶:225588

  • NC-Verlog/NC-VHDL/NC-SIM 1.150

    CADence公司出品,很好的Verilog/VHDL仿真工具,其中NC-Verilog 的前身是著名的Verilog仿真軟件:Verilog-XL,用于Verilog仿真;NC-VHDL,用于VHDL仿真;NC-Sim,是Verilog/VHDL混合語(yǔ)言仿真工具

    標(biāo)簽: NC-Verlog NC-VHDL NC-SIM 1.150

    上傳時(shí)間: 2013-05-26

    上傳用戶:jacking

  • FPGA可配置端口電路的設(shè)計(jì)

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測(cè)試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用CADence的設(shè)計(jì)軟件,結(jié)合華潤(rùn)上華0.5μm的工藝庫(kù),設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測(cè)試設(shè)計(jì)的要求。 4.對(duì)于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時(shí)間: 2013-06-03

    上傳用戶:aa54

  • allegro PCB入門設(shè)計(jì)

    CADence allegro簡(jiǎn)單的PCB入門,可供大家參考

    標(biāo)簽: allegro PCB

    上傳時(shí)間: 2013-06-17

    上傳用戶:鳳臨西北

  • candence

    CADence ,希望有所幫助,也希望大家多多上傳關(guān)于IC設(shè)計(jì)的相關(guān)東西

    標(biāo)簽: candence

    上傳時(shí)間: 2013-04-24

    上傳用戶:lo25643

  • 采用臺(tái)灣智源的FIC8120 ARM9芯片

    ·通過視頻輸入進(jìn)行硬件mp4壓縮 最后通過流媒體服務(wù)輸出 其中用了mega8 作步進(jìn)電機(jī)控制  線路板是用CADence公司的allegro畫的 

    標(biāo)簽: 8120 nbsp FIC ARM

    上傳時(shí)間: 2013-06-07

    上傳用戶:harveyhan

主站蜘蛛池模板: 日土县| 门头沟区| 喀喇沁旗| 威远县| 巴林右旗| 万全县| 隆尧县| 东丽区| 红原县| 新乡县| 崇阳县| 利川市| 左云县| 赞皇县| 长乐市| 禄劝| 洛川县| 鞍山市| 登封市| 公安县| 灵宝市| 肥乡县| 泊头市| 二连浩特市| 太康县| 平阴县| 阿克苏市| 大埔县| 安顺市| 临高县| 陵水| 潼关县| 顺平县| 大名县| 商洛市| 闵行区| 嘉善县| 海伦市| 视频| 称多县| 绥芬河市|