亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

COMMAND-line

  • 基于FPGA的DDS雜散分析及抑制方法

    首先介紹了采用直接數字頻率合成(DDS)技術的正弦信號發生器的基本原理和采用FPGA實現DDS信號發生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對DDS原理上存在的幅度量化雜散,利用FPGA時鐘頻率可調的特點,重點提出了基于FPGA實現的DDS正弦信號發生器的兩種改進方法,經過MATLAB仿真驗證,改進方法較好的抑制了幅度量化雜散,減小了誤差。

    標簽: FPGA DDS 雜散分析

    上傳時間: 2013-10-09

    上傳用戶:ssj927211

  • 基于FPGA設計的FIR濾波器的實現與對比

    描述了基于FPGA的FIR濾波器設計。根據FIR的原理及嚴格線性相位濾波器具有偶對稱的性質給出了FIR濾波器的4種結構,即直接乘加結構、乘法器復用結構、乘累加結構、DA算法。在本文中給出上述幾種算法的結構框圖,并通過FPGA編程實現上述幾種算法,并給出所用的資源來比較各種算法的優劣。

    標簽: FPGA FIR 濾波器 對比

    上傳時間: 2013-12-09

    上傳用戶:lvzhr

  • 基于FPGA的多功能頻率計的設計

    基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C語言對MC8051 IP Core進行編程,以其作為控制核心,實現系統控制。在FPGA芯片中,利用Verilog HDL語言進行編程,設計了以MC8051 IP Core為核心的控制模塊、計數模塊、鎖存模塊和LCD顯示模塊等幾部分,實現了頻率的自動測量,測量范圍為0.1Hz~50MHz,測量誤差0.01%。并實現測頻率、周期、占空比等功能。  

    標簽: FPGA 多功能 頻率計

    上傳時間: 2013-10-14

    上傳用戶:1214209695

  • 基于FPGA和超聲波的虛擬電子琴設計

    介紹了一種以FPGA為核心控制部件、運用超聲波測距技術在空間中形成虛擬琴鍵,使用分頻方式實現7個音階的虛擬電子琴。經過ModelSim仿真測試與實物調試,該電子琴能較好地實現音樂彈奏功能,結構簡單,娛樂性強,具有一定的市場推廣價值。

    標簽: FPGA 超聲波 虛擬電子琴

    上傳時間: 2014-12-28

    上傳用戶:kongrong

  • 基于FPGA和超聲波的虛擬電子琴設計

    介紹了一種以FPGA為核心控制部件、運用超聲波測距技術在空間中形成虛擬琴鍵,使用分頻方式實現7個音階的虛擬電子琴。經過ModelSim仿真測試與實物調試,該電子琴能較好地實現音樂彈奏功能,結構簡單,娛樂性強,具有一定的市場推廣價值。

    標簽: FPGA 超聲波 虛擬電子琴

    上傳時間: 2013-10-31

    上傳用戶:喵米米米

  • 在Altera 28nm FPGA上解決100-GbE線路卡設計挑戰

    支持40 GbE、100 GbE和Interlaken的高密度硬核MLD/PCS模塊,從而提高系統集成度。 寬帶數據緩沖,提供1,600-Mbps外部存儲器接口。 數據包處理和流量管理功能的高效實現。 更高的系統性能,同時保持功耗和成本預算不變。

    標簽: Altera FPGA 100 GbE

    上傳時間: 2013-11-23

    上傳用戶:asdgfsdfht

  • 基于FPGA的MIMO-OFDM基帶系統發射機的設計

    介紹了多入多出-正交頻分復用(MIMO-OFDM)系統,并分析了其發射機的實現原理。充分利用Altera公司Stratix系列現場可編程門陣列(FPGA)芯片和IP(知識產權)核,提出了一種切實可行的MIMO-OFDM基帶系統發射機的FPGA實現方法。重點論述了適合于FPGA實現的對角空時分層編碼(D-BLAST)的方法和實現原理以及各個主要模塊的工作原理。并給出了其在ModelSim環境下的仿真結果。結果表明,本設計具有設計簡單、快速、高效和實時性好等特點。

    標簽: MIMO-OFDM FPGA 基帶系統 發射機

    上傳時間: 2013-10-13

    上傳用戶:Aeray

  • 基于FPGA的實時視頻信號處理平臺的設計

    提出一種基于FPGA的實時視頻信號處理平臺的設計方法,該系統接收低幀率數字YCbCr 視頻信號,對接收的視頻信號進行格式和彩色空間轉換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VGA顯示器上實時顯示。整個設計使用Verilog HDL語言實現,采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進行了驗證。

    標簽: FPGA 實時視頻 信號處理平臺

    上傳時間: 2013-11-10

    上傳用戶:sjb555

  • 基于DSP+FPGA的磁鐵電源控制器的設計

    介紹了一種基于DSP和FPGA的磁鐵電源控制器的設計方案,闡述了該控制器硬件系統的組成,包括信號調理電路、中間數據處理部分、后端的驅動電路。同時給出了DSP和FPGA之間通過SPI接口通信的具體流程和輸出PWM波形死區部分的控制流程。設計的磁鐵電源控制器有很好的控制和運算能力,同時具有很好的靈活性和可靠性。

    標簽: FPGA DSP 磁鐵 電源控制器

    上傳時間: 2014-01-27

    上傳用戶:suicoe

  • 基于FPGA的DDS IP核設計方案

    以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用極少的硬件資源實現了可重構信號源。該系統基本功能都在FPGA芯片內完成,利用 SOPC技術,在一片 FPGA 芯片上實現了整個信號源的硬件開發平臺,達到既簡化電路設計、又提高系統穩定性和可靠性的目的。

    標簽: FPGA DDS IP核 設計方案

    上傳時間: 2013-11-06

    上傳用戶:songkun

主站蜘蛛池模板: 贵阳市| 万全县| 沙坪坝区| 介休市| 定远县| 安化县| 新安县| 历史| 绩溪县| 大悟县| 富平县| 磴口县| 吉木萨尔县| 勐海县| 彭山县| 凤阳县| 鄂温| 龙岩市| 集贤县| 巴青县| 福清市| 靖远县| 洛宁县| 龙岩市| 烟台市| 佛山市| 金山区| 远安县| 梧州市| 观塘区| 舞钢市| 凌源市| 舒兰市| 开江县| 武汉市| 平山县| 衡阳县| 安庆市| 吴忠市| 泉州市| 和顺县|