Abstract七段顯示器在DE2可當(dāng)成Verilog的console,做為16進位的輸出結(jié)果。Introduction使用環(huán)境:Quartus II 7.2 SP1 + DE2(CYCLONE II EP2C35F627C6)簡單的使用switch當(dāng)成2進位輸入,并用8位數(shù)的七段顯示器顯示16進位的結(jié)果。
標(biāo)簽: Abstract Verilog console DE2
上傳時間: 2017-06-03
上傳用戶:zhangyigenius
Altera 公司的 FPGA的器件的數(shù)據(jù)手冊。如EP1C3T100、EP1C3T144等。這是第二卷。
標(biāo)簽: CYCLONE
上傳時間: 2015-10-08
上傳用戶:shzweh1234
Altera 公司的 FPGA的器件的數(shù)據(jù)手冊。如EP1C3T100、EP1C3T144等。這是第一卷。
標(biāo)簽: CYCLONE
上傳時間: 2015-10-08
上傳用戶:shzweh1234
在掌握常用數(shù)字電路功能和原理的基礎(chǔ)上,根據(jù)EDA技術(shù)課程所學(xué)知識,利用硬件描述語言Verilog HDL、EDA軟件Quartus II和硬件平臺CYCLONE/CYCLONE II FPGA進行電路系統(tǒng)的設(shè)計。本次實驗我完成的內(nèi)容是簡單計算器的設(shè)計
上傳時間: 2016-12-04
上傳用戶:925912853
黑金DB45 FPGA開發(fā)板核心板原理圖,幫助開發(fā)者設(shè)計CYCLONE IV FPGA的最小外圍電路。
上傳時間: 2016-12-20
上傳用戶:1608and1609
本文主要研究了基于 DSP 和 FPGA 的車牌識別系統(tǒng), 充分利用 TI 公司達芬奇系列 DM6446 DSP 的強大運算能力、 以及 Altera 公司 CYCLONE II 系列 FPGA 靈活的時序邏 輯控制技術(shù), 實現(xiàn)系統(tǒng)的高速運行。
標(biāo)簽: FPGA DSP 車牌識別系統(tǒng)
上傳時間: 2017-05-30
上傳用戶:q2wer
blinking LED from CYCLONE III
上傳時間: 2020-10-19
上傳用戶:
黑金CYCLONE4 EP4CE6F17C8 FPGA開發(fā)板ALTIUM設(shè)計硬件工程(原理圖+PCB+AD集成封裝庫),Altium Designer 設(shè)計的工程文件,包括完整的原理圖及PCB文件,可以用Altium(AD)軟件打開或修改,可作為你產(chǎn)品設(shè)計的參考。集成封裝器件型號列表:Library Component Count : 50Name Description----------------------------------------------------------------------------------------------------1117-3.3 24LC04B_0 4148 BAV99 CAP NP_Dup2CAP NP_Dup2_1 CAP NP_Dup2_2CP2102_0 C_Dup1 C_Dup1_1C_Dup2 C_Dup3 C_Dup4 C_Dup4_1 Circuit Breaker Circuit BreakerConnector 15 Receptacle Assembly, 15-Pin, Sim Line ConnectorDS1302_8SO EC EP4CE6F17C8 CYCLONE IV Family FPGA, 2V Core, 179 I/O Pins, 2 PLLs, 256-Pin FBGA, Speed Grade 8, Commercial GradeEP4CE6F17C8_1 CYCLONE IV Family FPGA, 2V Core, 179 I/O Pins, 2 PLLs, 256-Pin FBGA, Speed Grade 8, Commercial GradeFuse 2 FuseHEX6HY57651620/SO_0 Header 2 Header, 2-PinHeader 9X2 Header, 9-Pin, Dual rowINDUCTOR JTAG-10_Dup1 KEYB LED LED_Dup1 M25P16-VMN3PB 16 Mb (x1) Automotive Serial NOR Flash Memory, 75 MHz, 2.7 to 3.6 V, 8-pin SO8 Narrow (MN), TubeMHDR2X20 Header, 20-Pin, Dual rowMiniUSBB OSCPNP R RESISTOR RN RN_Dup1 R_Dup1 R_Dup2 R_Dup3 R_Dup5R_Dup6 SD SPEAKERSRV05-4SW KEY-DPDT ZTAbattery
標(biāo)簽: 黑金 CYCLONE4 ep4ce6f17c8 fpga
上傳時間: 2021-12-22
上傳用戶:
CYCLONE4E FPGA開發(fā)板EP4CE10F17 開拓者FPGA開發(fā)板PDF原理圖+主要器件技術(shù)手冊00-CYCLONE4E FPGA開發(fā)板EP4CE10F17 開拓者FPGA開發(fā)板PDF原理圖.pdfAD9708.pdfAMS1117.pdfAP3216C.pdfAT24C64.pdfCH340.pdfCYCLONE IV EP4CE10引腳信息.pdfCYCLONE IV器件手冊.pdfDHT11.pdfDS18B20_cn.pdfDS18B20_en.pdfGT9147數(shù)據(jù)手冊.pdfGT9147編程指南.pdfHR911105A-datasheet.pdfHS0038B.pdfnRF24L01P(新版無線模塊控制IC).PDFOTT2001A IIC協(xié)議指導(dǎo).pdfOTT2001A_V02.pdfOV5640_CSP3_DS_2.01_Ruisipusheng.pdfPCF8563.pdfPCF8591.pdfRJ45_HR911105A.pdfRTL8201CP.pdfSMBJ3.3-440_series.pdfSMBJ5.0ca.pdfSN74LVC1G00.pdfSP3232.pdfSP3485.pdfTJA1050.pdfTLC5510.pdfW9825G6KH.pdfWM8978G.pdfWM8978中文資料.doc
標(biāo)簽: CYCLONE4e fpga 開發(fā)板
上傳時間: 2022-01-10
上傳用戶:
Altera 官方的CYCLONE5的完整手冊,共1091頁。 非常詳細,工程師開發(fā)必看。
標(biāo)簽: CYCLONE
上傳時間: 2022-01-28
上傳用戶:
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1