亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Cadence Allegro

  • Pspice中變壓器的使用

    教你如何在Cadence Pspice中使用變壓器

    標簽: Pspice 變壓器

    上傳時間: 2013-05-23

    上傳用戶:飛翔的胸毛

  • 常用CAD軟件轉換GERBER的方法及技巧

    將客戶原始文件轉換為GERBER文件是電路板廠的制前工程師必定的程序,但如何保證轉換后的GERBER文件與客戶的設計意圖一致?如果轉換的GERBER文件錯了,不論您怎么處理,做出來的PCB仍然是錯誤的。所以,在轉換GERBER這一步驟絕對不允許出錯,否則以后的工作就會不僅僅是白費工夫,并且是吃力不討好。 作為PCB的設計人員,是否常常被PCB制板廠投訴自己提供的資料無法正常打開?作為PCB制板廠的CAM人員是否又常常因為客戶提供的資料不統一而延誤產品的加工進度呢? 這到底是誰惹得禍?原來在PCB行業中有眾多EDA軟件,并且是互不兼容,導致PCB制板廠的CAM人員無法辨認客戶提供的資料是何種軟件設計的;為了避免類似的情況出現,故必須將各種CAD格式的文件轉換成一種統一的格式,那就是GERBER格式。 本教材收錄了PCB行業中最常用的CAD軟件(如:PowerPCB、Protel v2.5、Protel 99SE、AutoCAD2004)進行詳盡解說轉換GERBER的步驟及注意事項。隨著軟件版本不斷更新,編者于2006年應網友要求,增加PADS2005 sp2、Protel DXP、Allegro 15.2、P-CAD2004等CAD軟件轉換GERBER的步驟及注意事項。

    標簽: GERBER CAD 軟件 轉換

    上傳時間: 2013-04-24

    上傳用戶:sowhat

  • 四路DVBC調制器的設計

    隨著數字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數據交換日益增加。正交幅度調制器(QAM Modulator)作為一種高頻譜利用率的數字調制方式,在數字電視廣播、固定寬帶無線接入、衛星通信、數字微波傳輸等寬帶通信領域得到了廣泛應用。 近年來,集成電路和數字通信技術飛速發展,FPGA作為集成度高、使用方便、代碼可移植性等優點的通用邏輯開發芯片,在電子設計行業深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現四路QAM調制的全過程。FPGA實現信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現對四路I/Q信號的調制,輸出中頻信號。本文具體內容總結如下: 1.介紹國內數字電視發展狀況、國內國際的數字電視標準,并詳細介紹國內有線電視的系統組成及QAM調制器的發展過程。 2.研究了QAM調制原理,其中包括信源編碼、TS流標準格式轉換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數據交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設計,其中包括詳細研究了FPGA與AD9857的電路設計、在allegro下的PCB設計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發流程。 5.深入研究了基于FPAG代碼開發,其中主要包括I2C接口實現,ASI到SPI的轉換,信道編碼中的TS流包處理、能量擴散、RS編碼、數據交織、星座映射與差分編碼的實現及AD9857的FPGA控制使其實現四路QAM的調制。 6.介紹代碼測試、電路測試及系統指標測試。 最終系統指標測試表明基于FPGA與AD9857的四路DVB-C調制器基本達到了國標的要求。

    標簽: DVBC 調制器

    上傳時間: 2013-07-05

    上傳用戶:leehom61

  • Cadence spectra 16.30

    SPECCTRA 提供設計師一種以形狀為基礎的,功能強大的繞線器,可在減少使用者介入情況下完成各種復雜設計。

    標簽: Cadence spectra 16.30

    上傳時間: 2013-06-24

    上傳用戶:jxfzjh

  • NC-Verlog/NC-VHDL/NC-SIM 1.150

    Cadence公司出品,很好的Verilog/VHDL仿真工具,其中NC-Verilog 的前身是著名的Verilog仿真軟件:Verilog-XL,用于Verilog仿真;NC-VHDL,用于VHDL仿真;NC-Sim,是Verilog/VHDL混合語言仿真工具

    標簽: NC-Verlog NC-VHDL NC-SIM 1.150

    上傳時間: 2013-05-26

    上傳用戶:jacking

  • FPGA可配置端口電路的設計

    可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。

    標簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • candence

    cadence ,希望有所幫助,也希望大家多多上傳關于IC設計的相關東西

    標簽: candence

    上傳時間: 2013-04-24

    上傳用戶:lo25643

  • Cadence16.5入門視頻教程

    Cadence16.5入門視頻教程.高端設計軟件Cadence的使用

    標簽: Cadence 16.5 視頻教程

    上傳時間: 2013-04-24

    上傳用戶:牛津鞋

  • 于博士cadence視頻配套工程文件

    于博士cadence15.7視頻教程配套工程文件

    標簽: cadence 視頻 工程

    上傳時間: 2013-07-10

    上傳用戶:sardinescn

  • OrCAD Capture V16.3 簡易教程

    OrCAD Capture V16.3 簡易教程

    標簽: Capture OrCAD 16.3 教程

    上傳時間: 2013-06-28

    上傳用戶:小強mmmm

主站蜘蛛池模板: 柳江县| 彰化县| 井研县| 温泉县| 兴山县| 平武县| 新余市| 铜鼓县| 山阳县| 香格里拉县| 莱西市| 惠州市| 云安县| 宾阳县| 德化县| 姚安县| 灵宝市| 临漳县| 邻水| 济阳县| 油尖旺区| 漯河市| 崇义县| 马尔康县| 盐边县| 宾川县| 江北区| 铜山县| 杨浦区| 绍兴县| 集贤县| 正镶白旗| 湘乡市| 治多县| 贡觉县| 宁河县| 乐都县| 体育| 耒阳市| 宜阳县| 阿克|