由于永磁伺服電機(jī)具有轉(zhuǎn)子轉(zhuǎn)動(dòng)慣量 小,響應(yīng)速度快,效率高,功率密度高,電機(jī)體積小,消除電刷而減少噪音和維護(hù)等其他電機(jī)難以比擬的優(yōu)點(diǎn),在高性能位置伺服領(lǐng)域,尤其為伺服電機(jī)組成的伺服系統(tǒng)應(yīng)用越來越廣泛。 永磁無刷電機(jī)有兩種形式:方波式和正弦波式。本文主要研究以pmsm 為伺服電機(jī)的伺服系統(tǒng) 目前實(shí)現(xiàn)永磁同步電動(dòng)機(jī)的控制主要采用dsp、dsp+fpga和dsp+asic三種途徑。而前兩種方式實(shí)現(xiàn)位置控制編程量較大,美國(guó)國(guó)際整流器公司針對(duì)高性能交流伺服驅(qū)動(dòng)要求,基于fpga技術(shù)開發(fā)出了完整的閉環(huán)電流控制和速度控制的伺服系統(tǒng)單片解決方案—irmck201。本文就是基于這種數(shù)字運(yùn)動(dòng)控制芯片,設(shè)計(jì)了dsp和irmck201的交流伺服控制系統(tǒng)。該系統(tǒng)具有性能優(yōu)越,結(jié)構(gòu)簡(jiǎn)單,編程任務(wù)小,開發(fā)周期短等優(yōu)點(diǎn),對(duì)其他交流位置伺服控制系統(tǒng)也具有很好的推廣意義。
上傳時(shí)間: 2013-06-07
上傳用戶:zgu489
發(fā)電機(jī)是電力系統(tǒng)的關(guān)鍵設(shè)備,如何有效監(jiān)測(cè)發(fā)電機(jī)的工作狀態(tài)一直是電力部門研究的重要課題之一。發(fā)電機(jī)可以正常工作,其中絕緣體部分起著不可或缺的作用,以前的發(fā)電機(jī)絕緣體監(jiān)測(cè)系統(tǒng)都存在著一些不足,比如精度低,適用范圍窄等。基于此原因,本文介紹了FJR裝置,它可以用來監(jiān)測(cè)發(fā)電機(jī)絕緣體是否出現(xiàn)過熱或老化的情況,為發(fā)電機(jī)的安全運(yùn)行提供了保障。該裝置具有很高的靈敏度,可適合于空冷、水冷等不同發(fā)電機(jī)。整個(gè)檢測(cè)系統(tǒng)分為氣路和電路兩部分,氣路部分負(fù)責(zé)將發(fā)電機(jī)絕緣體的狀況轉(zhuǎn)化成電流信號(hào),而電路部分負(fù)責(zé)對(duì)這些電流信號(hào)進(jìn)行處理。文中將FJR系統(tǒng)的氣路部分等效為一個(gè)黑盒子,而重點(diǎn)介紹其電路部分。電路部分主要的功能是采集從氣路傳送過來的兩路電流信號(hào),并進(jìn)行計(jì)算和分析,決定是否報(bào)警,同時(shí)將采集到的數(shù)據(jù)和分析的結(jié)果定性地顯示給工作人員。 本文第一章介紹了課題的研究背景,并在此基礎(chǔ)上提出了課題的必要性和研究方向;第二章從整體入手,對(duì)監(jiān)測(cè)系統(tǒng)的功能進(jìn)行了分析,明確了要實(shí)現(xiàn)的功能和目標(biāo),并提出了使用ARM做上位機(jī),負(fù)責(zé)系統(tǒng)控制和界面顯示,DSP做下位機(jī)負(fù)責(zé)信號(hào)的采集和計(jì)算;后面幾章則分別介紹了系統(tǒng)的各個(gè)模塊;第三章主要介紹嵌入式系統(tǒng)及其軟件開發(fā),包括系統(tǒng)的設(shè)計(jì)以及各個(gè)功能的實(shí)現(xiàn),比如串口通信、CF卡存儲(chǔ)等等,從本章中可以了解到系統(tǒng)的界面顯示內(nèi)容和鍵盤操作步驟;第四章介紹了負(fù)責(zé)信號(hào)采集和計(jì)算的DSP系統(tǒng),并且詳細(xì)介紹了實(shí)現(xiàn)各項(xiàng)功能時(shí)所用到的外部設(shè)備,包括RTC時(shí)鐘,AD采樣芯片等;本章接下來闡述了DSP和ARM兩個(gè)模塊如何通過雙口RAM實(shí)現(xiàn)通信以及通信幀的格式;第五章介紹了系統(tǒng)中的一些硬件電路,包括模擬放大器等,使得讀者可以更全面地了解本系統(tǒng),同時(shí)在本章作者還總結(jié)了一些電路板設(shè)計(jì)的心得和體會(huì)。論文最后一章對(duì)本文所做的工作進(jìn)行了總結(jié),指出了需要改進(jìn)之處,也指明了以后進(jìn)一步研究的任務(wù)和方向。
標(biāo)簽: ARM DSP 發(fā)電機(jī) 絕緣
上傳時(shí)間: 2013-04-24
上傳用戶:Pzj
在鋼鐵制造工業(yè)中,高溫熔化狀態(tài)鋼水中的鋼渣檢測(cè)問題是一直以來未能很好解決的難題,鋼渣是鋼鐵冶煉過程中的副產(chǎn)品,鋼渣本身會(huì)直接降低鑄坯質(zhì)量進(jìn)而影響生產(chǎn)出的鋼材質(zhì)量,另外鋼渣也會(huì)破壞鋼鐵連鑄生產(chǎn)連續(xù)性給鋼廠效益帶來負(fù)面效應(yīng)。因此連鑄過程中鋼渣檢測(cè)是一個(gè)具有較大生產(chǎn)實(shí)際意義的研究課題。 本文以鋼包到中間包敞開式澆注過程中,保護(hù)澆注后期移除長(zhǎng)水口后澆注過程中的鋼水下渣檢測(cè)為研究對(duì)象。在調(diào)研了國(guó)內(nèi)外下渣檢測(cè)技術(shù)與下渣檢測(cè)設(shè)備的應(yīng)用情況后,提出了一套將嵌入式技術(shù)與紅外熱像檢測(cè)技術(shù)相結(jié)合的鋼水下渣檢測(cè)系統(tǒng)的解決方案,并搭建了系統(tǒng)的原型:硬件系統(tǒng)平臺(tái)以紅外熱像探測(cè)器為系統(tǒng)的傳感器,以ARM7嵌入式微處理器與DSP數(shù)字信號(hào)處理器為系統(tǒng)運(yùn)算處理核心;軟件系統(tǒng)平臺(tái)包含基于在ARM7上移植的μC/OS-Ⅱ嵌入式操作系統(tǒng)構(gòu)建的嵌入式應(yīng)用程序,以及基于DSP各類支持庫(kù)的嵌入式應(yīng)用程序。該下渣檢測(cè)系統(tǒng)設(shè)計(jì)方案具有非接觸式檢測(cè)、低成本、系統(tǒng)自成一體、直觀顯示鋼水注液狀態(tài)、量化鋼渣含量等特點(diǎn),能夠協(xié)助現(xiàn)場(chǎng)工作人員檢測(cè)和判斷下渣,有效減少連鑄過程中鋼包到中間包的下渣量。 本文首先,介紹了課題研究的背景,明確了研究對(duì)象,分析了連鑄過程中的鋼水下渣問題,調(diào)研了現(xiàn)有的連鑄過程中鋼包到中間包的鋼水下
上傳時(shí)間: 2013-05-25
上傳用戶:斷點(diǎn)PPpp
機(jī)械手是自動(dòng)裝配生產(chǎn)線上必不可少的設(shè)備,它可以模擬人手臂的部分動(dòng)作,按預(yù)定的程序、軌跡和要求,實(shí)現(xiàn)抓取、搬運(yùn)和裝配等工作。在減輕人的勞動(dòng)強(qiáng)度和提高裝配質(zhì)量和在惡劣環(huán)境下作業(yè)等方面,起到了積極的作用。嵌入式系統(tǒng)是近年來發(fā)展起來的以應(yīng)用為中心并且軟硬件可裁剪的實(shí)時(shí)系統(tǒng),它的特點(diǎn)是高度自動(dòng)化,響應(yīng)速度快等,非常適合于要求實(shí)時(shí)的和多任務(wù)的場(chǎng)合。 本文分析了機(jī)械手控制系統(tǒng)的功能要求,研究設(shè)計(jì)了一種基于ARM和DSP的機(jī)械手?jǐn)?shù)控系統(tǒng)的方案。嵌入式ARM處理器,具有運(yùn)行速度快、功耗低、程序設(shè)計(jì)靈活、外圍硬件資源豐富等優(yōu)點(diǎn),但其很難在處理大數(shù)據(jù)量、復(fù)雜算法時(shí)保證系統(tǒng)的靈活性和實(shí)時(shí)性。DSP作為數(shù)字信號(hào)處理的核心器件,能夠?qū)崟r(shí)快速的完成控制算法運(yùn)算,由于DSP普通輸入輸出口的高低電平變化周期最快只能到1微秒左右,不適合高速輸入輸出;FPGA芯片高速輸入輸出數(shù)據(jù),時(shí)間可縮短至幾十納秒。另外利用FPGA可以方便的實(shí)現(xiàn)各種接口的邏輯時(shí)序,豐富的接口使得該系統(tǒng)能夠方便的進(jìn)行移植,擴(kuò)展了該系統(tǒng)的應(yīng)用領(lǐng)域,從而提升了其性價(jià)比,通過ARM處理器和DSP以及FPGA技術(shù)的有機(jī)結(jié)合,發(fā)揮各自的優(yōu)勢(shì),使系統(tǒng)具有程序設(shè)計(jì)靈活、以太網(wǎng)通信、大容量存儲(chǔ)、高速數(shù)據(jù)輸出、可移植等特點(diǎn),既滿足高速機(jī)械手自動(dòng)控制的要求,同時(shí)又具有一定的通用性。 通過本課題實(shí)踐表明,基于ARM和DSP構(gòu)建嵌入式數(shù)控系統(tǒng)的應(yīng)用方案全可行、合理,同傳統(tǒng)的人機(jī)交互系統(tǒng)設(shè)計(jì)相比,能大量地減輕研發(fā)任務(wù),提高發(fā)速度,能夠在短時(shí)間內(nèi)得到控制性能優(yōu)秀的數(shù)控系統(tǒng)。
標(biāo)簽: ARM DSP 數(shù)控 系統(tǒng)研究
上傳時(shí)間: 2013-06-11
上傳用戶:康郎
UM71系列(包括ZPW-2000A)無絕緣軌道電路已成為我國(guó)鐵路的主流制式,軌道電路的正常工作對(duì)行車安全意義重大。軌道信號(hào)失真或者受到噪聲污染有可能導(dǎo)致鐵路信號(hào)設(shè)備錯(cuò)誤動(dòng)作進(jìn)而發(fā)生行車事故。通過對(duì)鐵路信號(hào)做出監(jiān)測(cè)以及判斷,可以幫助信號(hào)設(shè)備維護(hù)人員對(duì)故障設(shè)備進(jìn)行及時(shí)修復(fù)從而避免事故發(fā)生。 本文設(shè)計(jì)了一種基于ARM/DSP雙核結(jié)構(gòu)的鐵路信號(hào)測(cè)試儀,用以幫助設(shè)備維護(hù)人員及時(shí)檢修故障設(shè)備。其中,DSP芯片選用TI公司的32位浮點(diǎn)處理器TMS320VC33作為信號(hào)分析與處理的核心,實(shí)現(xiàn)信號(hào)的解調(diào)、頻譜分析和細(xì)化處理等功能。本測(cè)試儀作為一種實(shí)時(shí)的信號(hào)檢測(cè)設(shè)備,充分利用了浮點(diǎn)DSP芯片高效靈活以及系統(tǒng)可裁減的特性,因而更適合于現(xiàn)場(chǎng)環(huán)境的應(yīng)用。本測(cè)試儀主要針對(duì)目前使用較為廣泛的UM71、ZPW-2000A系統(tǒng)以及站內(nèi)25Hz相敏軌道電路,實(shí)現(xiàn)對(duì)移頻信號(hào)的數(shù)字解調(diào)、區(qū)間載波頻率檢測(cè)、信號(hào)幅度檢測(cè)、站內(nèi)軌道信號(hào)的相位角及其幅度檢測(cè)等功能。 本文著重分析了頻譜細(xì)化技術(shù)中的ZFFT算法在實(shí)時(shí)信號(hào)分析中的應(yīng)用,采用ZFFT算法可以在保證運(yùn)算效率的同時(shí)提高頻譜的分辨率。在此基礎(chǔ)上,本文就這種算法提出了若干改進(jìn)措施并且通過MATLAB對(duì)該算法及其改進(jìn)措施進(jìn)行了軟件仿真。同時(shí)本文完成了基于這種算法的DSP軟件設(shè)計(jì):為了提高系統(tǒng)實(shí)時(shí)性,DSP算法均采用匯編語言實(shí)現(xiàn)。理論分析和實(shí)驗(yàn)表明調(diào)制頻率的分辨率可以達(dá)到0.03Hz,滿足實(shí)際應(yīng)用要求。此外,本文設(shè)計(jì)了測(cè)試儀的硬件結(jié)構(gòu),主要是VC33的外圍器件及其與雙口RAMCY7C028的接口電路,以及基于這個(gè)接口電路的通信規(guī)程。
標(biāo)簽: DSP ARM 鐵路信號(hào) 試儀設(shè)計(jì)
上傳時(shí)間: 2013-06-29
上傳用戶:qazwsxedc
DSP外部電路經(jīng)典設(shè)計(jì),了解DSP,及外圍電路的設(shè)計(jì)。
上傳時(shí)間: 2013-07-02
上傳用戶:pompey
本文對(duì)基于DSP和FPGA運(yùn)動(dòng)控制器的設(shè)計(jì)進(jìn)行了研究。主要內(nèi)容如下: (1)深入研究國(guó)內(nèi)外運(yùn)動(dòng)控制技術(shù)的發(fā)展現(xiàn)狀和前景。 (2)規(guī)劃運(yùn)動(dòng)控制器的硬件和軟件整體研發(fā)方案。 (3)對(duì)運(yùn)動(dòng)控制器的各個(gè)功能模塊進(jìn)行硬件設(shè)計(jì)。 (4)對(duì)運(yùn)動(dòng)控制算法和數(shù)字濾波算法進(jìn)行設(shè)計(jì),編寫控制軟件。 (5)對(duì)運(yùn)動(dòng)控制系統(tǒng)的性能進(jìn)行分析和訪真,調(diào)節(jié)控制器參數(shù),使運(yùn)動(dòng)控制系統(tǒng)具有較好的靜態(tài)特性和動(dòng)態(tài)特性。 (6)構(gòu)建實(shí)驗(yàn)系統(tǒng),編寫人機(jī)界面軟件,驗(yàn)證運(yùn)動(dòng)控制器的性能。
標(biāo)簽: FPGA DSP 運(yùn)動(dòng)控制器
上傳時(shí)間: 2013-06-13
上傳用戶:haobin315
隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強(qiáng)大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長(zhǎng),近來推出的FPGA都針對(duì)數(shù)字信號(hào)處理的特點(diǎn)做了特定設(shè)計(jì),集成了存儲(chǔ)器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過使用各個(gè)公司提供的FPGA開發(fā)軟件使用硬件描述語言,可以實(shí)現(xiàn)特定的信號(hào)處理算法,如FFT、FIR等算法,為電子設(shè)計(jì)工程師提供了新的選擇。實(shí)時(shí)圖像處理系統(tǒng)采用FPGA+DSP的結(jié)構(gòu)來完成整個(gè)復(fù)雜的圖像處理算法。將圖像處理算法進(jìn)行分類,F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長(zhǎng)處,對(duì)于算法實(shí)現(xiàn)簡(jiǎn)單、運(yùn)算量大、實(shí)時(shí)性高的這類處理過程由大容量高性能的FPGA實(shí)現(xiàn),DSP則用來處理經(jīng)過預(yù)處理后的圖像數(shù)據(jù),來運(yùn)行算法結(jié)構(gòu)復(fù)雜,乘加運(yùn)算多的算法。整個(gè)系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個(gè)部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應(yīng)用,完成了Stratix芯片的選型。設(shè)計(jì)了數(shù)字圖像處理板的電路原理圖和PCB設(shè)計(jì)圖。并對(duì)電路板進(jìn)行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設(shè)計(jì),并調(diào)試成功,應(yīng)用到FPGA的調(diào)試下載配置中,取得了良好的實(shí)驗(yàn)與經(jīng)濟(jì)效果。(3)充分利用FPGA的設(shè)計(jì)開發(fā)軟件與工具,完成了中值濾波、形態(tài)學(xué)濾波和自適應(yīng)閾值的FPGA實(shí)現(xiàn),并給出了詳細(xì)的實(shí)現(xiàn)過程。將算法下載到FPGA芯片,經(jīng)過試驗(yàn)調(diào)試,達(dá)到要求。(4)研究了PCI接口通訊的實(shí)現(xiàn)方式,選用PCI9054芯片實(shí)現(xiàn)通訊,完成PCI接口電路設(shè)計(jì),經(jīng)過調(diào)試,實(shí)現(xiàn)了中斷、DMA等方式,滿足了數(shù)據(jù)傳輸?shù)囊蟆#?)學(xué)習(xí)了C6701DSP芯片的工作特性以及內(nèi)部功能結(jié)構(gòu),完成了DSP外圍存儲(chǔ)器的擴(kuò)展、時(shí)鐘信號(hào)發(fā)生以及電源模塊等外圍電路的設(shè)計(jì)。
標(biāo)簽: FPGA DSP 紅外 圖像預(yù)處理
上傳時(shí)間: 2013-07-22
上傳用戶:Divine
該論文介紹二次雷達(dá)的基本概念、發(fā)展歷史、工作流程和運(yùn)作機(jī)理以及單脈沖二次雷達(dá)的系統(tǒng)原理,并且對(duì)傳統(tǒng)的單脈沖二次雷達(dá)應(yīng)答信號(hào)處理器的硬件結(jié)構(gòu)進(jìn)行改進(jìn),提出一種全新的應(yīng)答處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件結(jié)構(gòu)的特點(diǎn)是結(jié)構(gòu)靈活,有較強(qiáng)的通用性.該論文圍繞FPGA+DSP這種數(shù)字信號(hào)處理的硬件結(jié)構(gòu),闡述了它在單脈沖二次雷達(dá)應(yīng)答數(shù)字信號(hào)處理器中的應(yīng)用,使用VHDL語言設(shè)計(jì)FPGA程序,并且給出主要模塊的仿真結(jié)果.FPGA主要完成距離計(jì)數(shù)、方位計(jì)數(shù)、脈沖分解、產(chǎn)生應(yīng)答數(shù)據(jù)送給DSP、與PC104交換報(bào)表等功能.長(zhǎng)時(shí)間的成功試驗(yàn)表明,基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答信號(hào)處理器在3毫秒內(nèi)可以同時(shí)處理四個(gè)重疊應(yīng)答,計(jì)算所接收的每一個(gè)脈沖的到達(dá)方向,得到真實(shí)脈沖并且給出脈沖置信度.系統(tǒng)達(dá)到了預(yù)期的目的.該課題的另外一個(gè)重要意義是對(duì)傳統(tǒng)的二次監(jiān)視雷達(dá)應(yīng)答信號(hào)處理器進(jìn)行了改進(jìn),使單脈沖二次雷達(dá)系統(tǒng)的應(yīng)答處理能力在可靠性、穩(wěn)定性和系統(tǒng)精度三個(gè)方面有質(zhì)的飛躍.
標(biāo)簽: FPGA DSP 二次雷達(dá) 處理器
上傳時(shí)間: 2013-04-24
上傳用戶:gokk
近年來,基于DSP和FPGA的運(yùn)動(dòng)控制系統(tǒng)己成為新一代運(yùn)動(dòng)控制系統(tǒng)的主流。基于DSP和FPGA的運(yùn)動(dòng)控制系統(tǒng)不僅具有信息處理能力強(qiáng),而且具有開放性、實(shí)時(shí)性、可靠性的特點(diǎn),因此在機(jī)器人運(yùn)動(dòng)控制領(lǐng)域具有重要的應(yīng)用價(jià)值。 論文從步行康復(fù)訓(xùn)練器的設(shè)計(jì)與制作出發(fā),主要進(jìn)行機(jī)器人的運(yùn)動(dòng)控制系統(tǒng)設(shè)計(jì)和研究。文章首先提出了多種運(yùn)動(dòng)控制系統(tǒng)的實(shí)現(xiàn)方案。根據(jù)它們的優(yōu)缺點(diǎn),選定以DSP和FPGA為核心進(jìn)行運(yùn)動(dòng)控制系統(tǒng)平臺(tái)的設(shè)計(jì)。 論文詳細(xì)研究了以DSP和FPGA為核心實(shí)現(xiàn)運(yùn)動(dòng)控制系統(tǒng)的軟、硬件設(shè)計(jì),利用DSP實(shí)現(xiàn)運(yùn)動(dòng)控制系統(tǒng)總體結(jié)構(gòu)與相關(guān)功能模塊,利用FPGA實(shí)現(xiàn)運(yùn)動(dòng)控制系統(tǒng)地址譯碼電路、脈沖分配電路以及光電編碼器信號(hào)處理電路,并對(duì)以上電路系統(tǒng)進(jìn)行了功能仿真和時(shí)序仿真。 結(jié)果表明,基于DSP和FPGA為核心的運(yùn)動(dòng)控制系統(tǒng)不僅實(shí)現(xiàn)了設(shè)計(jì)功能要求,同時(shí)提高了機(jī)器人運(yùn)動(dòng)控制系統(tǒng)的開放性、實(shí)時(shí)性和可靠性,并大大減小了系統(tǒng)的體積與功耗。
標(biāo)簽: FPGA DSP 機(jī)器人 運(yùn)動(dòng)控制系統(tǒng)
上傳時(shí)間: 2013-06-22
上傳用戶:debuchangshi
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1