亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA EDK

  • 基于FPGA的BayerCCD相機彩色自動白平衡設計

    針對物體在不同色溫光源照射下呈現偏色的現象,用FPGA實現對Bayer CCD數字相機的自動白平衡處理。根據CFA(Color Filter Array)的分布特點,利用雙端口RAM(DPRAM),實現了顏色插值與色彩空間轉換。在FPGA上設計了自動白平衡的三大電路模塊:色溫估計、增益計算和色溫校正,并連接形成一個負反饋回路,然后結合EDA設計的特點,改進了增益計算的過程,有效地抑制了色彩振蕩現象。

    標簽: BayerCCD FPGA 相機 彩色

    上傳時間: 2013-10-10

    上傳用戶:ouyangmark

  • 基于Actel FPGA的多串口擴展設計

    基于Actel FPGA 的多串口擴展設計采用了Actel 公司高集成度,小體積,低功耗,低系統成本,高安全性和可靠性的小容量FPGA—A3P030 進行設計,把若干接口電路的功能集成到A3P030 中,實現了三路以上的串口擴展。該設計靈活性高,可根據需求靈活實現并行總線擴展三路UART 或者SPI 擴展三路UART,波特率可以靈活設置。

    標簽: Actel FPGA 多串口 擴展設計

    上傳時間: 2013-10-18

    上傳用戶:JIEWENYU

  • 基于FPGA的相關干涉儀算法的研究與實現

    提出一種利用FPGA實現相關干涉儀測向算法的方法,給出了測向系統的結構和組成框圖,并詳細介紹了FPGA內部模塊的劃分及設計流程,最后結合實際設計出一種實現方案,并討論了該方案在寬帶測向中較原有實現方式的優勢。為了使算法更適于FPGA實現,提出了一種新的相位樣本選取方法,并仿真驗證了該方法與傳統方法的等效性。

    標簽: FPGA 干涉儀 法的研究

    上傳時間: 2013-11-11

    上傳用戶:1142895891

  • 基于FPGA的寬帶數字接收機變帶寬數字下變頻器設計

    基于FPGA芯片Stratix II EP2S60F672C4設計了一個適用于寬帶數字接收機的帶寬可變的數字下變頻器(VB-DDC)。該VB-DDC結合傳統數字下變頻結構與多相濾波結構的優點,實現了對輸入中頻信號的高效高速處理,同時可以在較大范圍內對信號處理帶寬靈活配置。硬件調試結果驗證了本設計的有效性。

    標簽: FPGA 寬帶數字 接收機 帶寬

    上傳時間: 2013-11-03

    上傳用戶:23333

  • 基于FPGA的棧空間管理器的研究和設計

    提出了一種將堆棧空間劃分為任務棧和中斷嵌套棧的設計結構,使堆棧空間最小化。采用VHDL硬件語言,在FPGA設備上模擬實現了具有自動檢驗功能的棧空間管理器。棧空間管理器由不同功能的邏輯模塊組成,主要闡述了狀態控制邏輯模塊和地址產生邏輯模塊的設計方法。

    標簽: FPGA 棧空間 管理器

    上傳時間: 2014-12-28

    上傳用戶:plsee

  • 基于FPGA原型的GPS基帶驗證系統設計與實現

    隨著SoC設計復雜度的提高,驗證已成為集成電路設計過程中的瓶頸,而FPGA技術的快速發展以及良好的可編程特性使基于FPGA的原型驗證越來越多地被用于SoC系統的設計過程。本文討論了GPS基帶的驗證方案以及基于FPGA的設計實現,并對驗證過程中的問題進行了分析,并提出相應的解決辦法。

    標簽: FPGA GPS 原型 基帶

    上傳時間: 2013-10-22

    上傳用戶:sxdtlqqjl

  • AES中SubBytes算法在FPGA的實現

    介紹了AES中,SubBytes算法在FPGA的具體實現.構造SubBytes的S-Box轉換表可以直接查找ROM表來實現.通過分析SubBytes算法得到一種可行性硬件邏輯電路,從而實現SubBytes變換的功能.

    標簽: SubBytes FPGA AES 算法

    上傳時間: 2013-11-30

    上傳用戶:hzy5825468

  • 華為FPGA設計流程指南

    本部門所承擔的FPGA設計任務主要是兩方面的作用:系統的原型實現和ASIC的原型驗證。編寫本流程的目的是: l         在于規范整個設計流程,實現開發的合理性、一致性、高效性。 l         形成風格良好和完整的文檔。 l         實現在FPGA不同廠家之間以及從FPGA到ASIC的順利移植。 l         便于新員工快速掌握本部門FPGA的設計流程。  

    標簽: FPGA 華為 設計流程

    上傳時間: 2013-11-24

    上傳用戶:xmsmh

  • FPGA數字電子系統設計與開發實例導航(源程序)

    FPGA數字電子系統設計與開發實例導航(源程序)        1每個項目都有說明文件,介紹使用方法。

    標簽: FPGA 數字電子 開發實例 導航

    上傳時間: 2013-10-31

    上傳用戶:yuchunhai1990

  • Xilinx FPGA全局時鐘資源的使用方法

    目前,大型設計一般推薦使用同步時序電路。同步時序電路基于時鐘觸發沿設計,對時鐘的周期、占空比、延時和抖動提出了更高的要求。為了滿足同步時序設計的要求,一般在FPGA設計中采用全局時鐘資源驅動設計的主時鐘,以達到最低的時鐘抖動和延遲。 FPGA全局時鐘資源一般使用全銅層工藝實現,并設計了專用時鐘緩沖與驅動結構,從而使全局時鐘到達芯片內部的所有可配置單元(CLB)、I/O單元 (IOB)和選擇性塊RAM(Block Select RAM)的時延和抖動都為最小。為了適應復雜設計的需要,Xilinx的FPGA中集成的專用時鐘資源與數字延遲鎖相環(DLL)的數目不斷增加,最新的 Virtex II器件最多可以提供16個全局時鐘輸入端口和8個數字時鐘管理模塊(DCM)。與全局時鐘資源相關的原語常用的與全局時鐘資源相關的Xilinx器件原語包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如圖1所示。  

    標簽: Xilinx FPGA 全局時鐘資源

    上傳時間: 2014-01-01

    上傳用戶:maqianfeng

主站蜘蛛池模板: 林周县| 正安县| 石景山区| 丹东市| 肃宁县| 颍上县| 鄢陵县| 托克逊县| 堆龙德庆县| 金寨县| 青龙| 同江市| 尤溪县| 东辽县| 曲周县| 阳春市| 万宁市| 花垣县| 大悟县| 泌阳县| 专栏| 长春市| 平山县| 互助| 舞阳县| 彰化市| 邵东县| 永吉县| 静海县| 且末县| 澜沧| 莱州市| 临海市| 黄龙县| 苗栗县| 灌南县| 彩票| 阿克苏市| 凤台县| 秦皇岛市| 武陟县|