亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA-CPLD_DesignTool

  • 基于FPGA的PAL-VGA轉換器的實現

    介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來完成分辨率為738×575 的PAL 制數字視頻信號到800×600 的VGA 格式轉換的實現方法。關鍵詞: 圖像放大; PAL; VGA; FPGA 目前, 絕大多數監控系統中采用的高解析度攝像機均由47 萬像素的CCD 圖像傳感器采集圖像, 經DSP 處理后輸出的PAL 制數字視頻信號不能直接在VGA 顯示器上顯示, 而在許多場合需要在VGA 顯示器上實時監視, 這就需要將隔行PAL 制數字視頻轉換為逐行視頻并提高幀頻, 再將每幀圖像放大到800×600 或1 024×768。常用的圖像放大的方法有很多種, 如最臨近賦值法、雙線性插值法、樣條插值法等[ 1] 。由于要對圖像進行實時顯示, 本文采用一種近似的雙線性插值方法對圖像進行放大。隨著微電子技術及其制造工藝的發展, 可編程邏輯器件的邏輯門密度有了很大提高, 現場可編程邏輯門陣列( FPGA) 有著邏輯資源豐富和可重復以及系統配置的靈活性, 同時隨著微處理器、專用邏輯器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越來越強, 因此FPGA 在現代電子系統設計中發揮著越來越重要的作用。本課題的設計就是采用VHDL 描述, 基于FPGA 來實現的。

    標簽: PAL-VGA FPGA 轉換器

    上傳時間: 2013-12-03

    上傳用戶:aa54

  • 基于FPGA的多通道HDLC通信系統設計與實現

    為了滿足某測控平臺的設計要求,設計并實現了基于FPGA的六通道HDLC并行通信系統。該系統以FPGA為核心,包括FPGA、DSP、485轉換接口等部分。給出了系統的電路設計、關鍵模塊及軟件流程圖。測試結果表明,系統通訊速度為1 Mb/s,并且工作穩定,目前該設計已經成功應用于某樣機中。

    標簽: FPGA HDLC 多通道 通信

    上傳時間: 2013-11-25

    上傳用戶:王成林。

  • 基于FPGA的VGA控制器設計與實現

    利用FPGA 設計一個類似點陣LCD 顯示的VGA 顯示控制器,可實現文字及簡單的圖表顯示。工作時只需將要顯示內容轉換成對應字模送入FPGA,即可實現相應內容的顯示。關鍵詞:FPGA;VGA;顯示控制 隨著數字圖像處理的應用領域的不斷擴大,其實時處理技術成為研究的熱點。EDA(電子設計自動化)技術的迅猛發展為數字圖像實時處理技術提供了硬件基礎。其中FPGA 的特點適用于進行一些基于像素級的圖像處理[1]。LCD 和CRT 顯示器作為一種通用型顯示設備,如今已經廣泛應用于工作和生活中。與嵌入式系統中常用的顯示器件相比,它具有顯示面積大、色彩豐富、承載信息量大、接口簡單等優點,如果將其應用到嵌入式系統中,可以顯著提升產品的視覺效果。為此,嘗試將VGA 顯示的控制轉化到FPGA 來完成實現。

    標簽: FPGA VGA 制器設計

    上傳時間: 2013-10-26

    上傳用戶:lgd57115700

  • 基于FPGA的新型高性能永磁同步電機驅動系統設計

    為了研制高性能的全數字永磁同步電機驅動系統,本文提出了一種基于FPGA的單芯片驅動控制方案。它采用硬件模塊化的現代EDA設計方法,使用VHDL硬件描述語言,實現了永磁同步電機矢量控制系統的設計。方案包括矢量變換、空間矢量脈寬調制(SVPWM)、電流環、速度環以及串行通訊等五部分。經過仿真和實驗表明,系統具有良好的穩定性和動態性能,調節轉速的范圍可以達到0.5r/min~4200r/min,對干擾誤差信號具有較強的容錯性,能夠滿足高性能的運動控制領域對永磁同步電機驅動系統的要求。

    標簽: FPGA 性能 永磁同步 電機驅動

    上傳時間: 2013-10-13

    上傳用戶:fdmpy

  • 基于FPGA的K9F4G08Flash控制器設計

    設計了一種能使FPGA的主狀態機直接管理Flash的控制器,該控制器具有自己的指令集和中斷管理方式。用戶可以根據FPGA的系統時鐘對控制器進行操作,無需關心Flash對指令和數據的時序要求。控制器建立了自己的壞塊管理機制,合并了一些Flash的常用關聯指令,方便了用戶對FPGA主狀態機的設計。

    標簽: Flash FPGA G08 9F

    上傳時間: 2013-10-08

    上傳用戶:shen007yue

  • 基于FPGA 的千兆以太網的設計

    摘要:本文簡要介紹了Xilinx最新的EDK9.1i和ISE9.1i等工具的設計使用流程,最終在采用65nm工藝級別的Xilinx Virtex-5 開發板ML505 上同時設計實現了支持TCP/IP 協議的10M/100M/1000M 的三態以太網和千兆光以太網的SOPC 系統,并對涉及的關鍵技術進行了說明。關鍵詞:FPGA;EDK;SOPC;嵌入式開發;EMAC;MicroBlaze 本研究采用業界最新的Xilinx 65ns工藝級別的Virtex-5LXT FPGA 高級開發平臺,滿足了對于建造具有更高性能、更高密度、更低功耗和更低成本的可編程片上系統的需求。Virtex-5以太網媒體接入控制器(EMAC)模塊提供了專用的以太網功能,它和10/100/1000Base-T外部物理層芯片或RocketIOGTP收發器、SelectIO技術相結合,能夠分別實現10M/100M/1000M的三態以太網和千兆光以太網的SOPC 系統。

    標簽: FPGA 千兆以太網

    上傳時間: 2013-10-14

    上傳用戶:sun_pro12580

  • 基于FPGA 的方向濾波器指紋圖像增強算法實現

    設計了一種基于FPGA純硬件方式實現方向濾波的指紋圖像增強算法。設計采用寄存器傳輸級(RTL)硬件描述語言(Verilog HDL),利用時分復用和流水線處理等技術,完成了方向濾波指紋圖像增強算法在FPGA上的實現。整個系統通過了Modelsim的仿真驗證并在Terasic公司的DE2平臺上完成了硬件測試。設計共消耗了3716個邏輯單元,最高處理速度可達92.93MHz。以50MHz頻率工作時,可在0.5s以內完成一幅256×256指紋圖像的增強處理。

    標簽: FPGA 方向 指紋 圖像增強算法

    上傳時間: 2013-10-12

    上傳用戶:攏共湖塘

  • 基于FPGA的超聲波信號處理設計與實現

    為了滿足超聲波探傷檢測的實時性需求,通過研究超聲波探傷的工作原理,提出了基于FPGA芯片的實時信號處理系統實現方案及硬件結構設計,并根據FPGA邏輯結構模型實現了軟件系統的模塊化設計。根據實驗測試及統計數據得出,基于FPGA芯片的信號處理系統提高了探傷檢測的準確性與穩定性,滿足了探傷過程中B超顯示的實時性要求。

    標簽: FPGA 超聲波 信號處理

    上傳時間: 2013-10-11

    上傳用戶:909000580

  • 基于FPGA的高速電路設計與仿真

    現代數字信號處理從視頻擴展到了中頻甚至射頻,針對要求信號處理的處理速度越來越高、傳輸速率越來越快等特點,給出了一款使用高性能FPGA、DAC以及經先進的PCB設計工具設計、仿真的高速信號處理模塊,實現了對高速信號的實時接收和處理。關鍵詞:數字信號處理; 高速電路; FPGA;設計與仿真

    標簽: FPGA 高速電路 仿真

    上傳時間: 2013-10-21

    上傳用戶:wendy15

  • 采用FPGA的多路高壓IGBT驅動觸發器研制

    為有效控制固態功率調制設備,提高系統的可調性和穩定性,介紹了一種基于現場可編程門陣列( FPGA)和微控制器(MCU) 的多路高壓IGBT 驅動觸發器的設計方法和實現電路。該觸發器可選擇內或外觸發信號,可遙控或本控,能產生多路頻率、寬度和延時獨立可調的脈沖信號,信號的輸入輸出和傳輸都使用光纖。將該觸發器用于高壓IGBT(3300 V/ 800 A) 感應疊加脈沖發生器中進行實驗測試,給出了實驗波形。結果表明,該多路高壓IGBT驅動觸發器輸出脈沖信號達到了較高的調整精度,頻寬’脈寬及延時可分別以步進1 Hz、0. 1μs、0. 1μs 進行調整,滿足了脈沖發生器的要求,提高了脈沖功率調制系統的性能。

    標簽: FPGA IGBT 多路 驅動

    上傳時間: 2013-10-22

    上傳用戶:zhulei420

主站蜘蛛池模板: 齐河县| 大足县| 东阿县| 田东县| 平泉县| 永顺县| 固安县| 阳信县| 祁阳县| 湟源县| 焉耆| 澳门| 安顺市| 兴山县| 怀化市| 滨海县| 和顺县| 靖远县| 个旧市| 民丰县| 阿克陶县| 来安县| 五家渠市| 泰和县| 平安县| 宝丰县| 崇文区| 杭锦旗| 淮南市| 丹阳市| 班戈县| 会东县| 海阳市| 天气| 青铜峡市| 文昌市| 西峡县| 文山县| 读书| 沧州市| 建平县|