亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA-Xilinx

  • FPGA-Xilinx 官方下載線

    FPGA-Xilinx 官方下載線,英文。入門必備!

    標簽: FPGA-Xilinx 下載線

    上傳時間: 2013-12-14

    上傳用戶:標點符號

  • Xilinx FPGA Xilinx Virtex6 ML605開發板原理圖PCB

    Virtex?-6 FPGA ML605 評估套件為那些需要高性能、串行連接功能和高級存儲器接口的系統設計提供了開發環境。ML605 得到了預驗證的參考設計和行業標準 FPGA 夾層連接器(FMC)的支持,能夠利用子卡實現升級和定制。集成式工具有助于簡化符合復雜設計要求的解決方案的創建。

    標簽: PCB fpga virtex6 ml605 pcb

    上傳時間: 2022-06-13

    上傳用戶:slq1234567890

  • Xilinx Spartan 6的DDR3原理圖+用戶手冊

    板子采用4層PCB,層疊情況:Top -> GND -> Power -> Bottom板子芯片情況:(1) FPGA: Xilinx Spartan6系列的XC6SLX16-FTG256(2) DDR3: Micron的MT41J128M16,2Gbit存儲容量(2) 電源:采用2片Onsemi的NCP1529分別為FPGA Core 1.2V和DDR3 1.5V提供電源FPGA的1.2V VDDCore電壓,1.5V的DDR3供電電壓,VREF的0.75V電壓都OK。往FPGA內部下載點燈程序OK,往SPI FLASH固化程序也OK。下一步,DDR3 的MCB實現

    標簽: ddr3

    上傳時間: 2022-06-13

    上傳用戶:ttalli

  • TS201 LINK口通信的關鍵設計與實現

    ·摘要:  針對DSP芯片TS201的LINK口互連在高速數據通信中存在數據錯誤、突發數據塊傳輸不穩定等缺點,在分析其通信協議的基礎上,并結合實際應用,提出了設計LINK口通信的關鍵要求,給出設計的要點,設計與實現了TS201的LINK 121互連以及FPGA(Xilinx公司的XC4VFX60)與TS201 LINK口互連,得到了實際測試結果;結果表明,所設計的LINK口互連具備的優點有

    標簽: LINK nbsp 201 TS

    上傳時間: 2013-06-08

    上傳用戶:417313137

  • 關于xilinx的fpga設計

    關于xilinx的fpga設計,華為公司內部資料,不是隨便可以看的到得。

    標簽: xilinx fpga

    上傳時間: 2013-08-05

    上傳用戶:wanglf7409

  • 基于Xilinx FPGA的DDRSDRAM的Verilog控制代碼

    基于Xilinx FPGA的DDRSDRAM的Verilog控制代碼,使用的FPGA為Virtex-4,實現對DDRSDRAM的簡單控制(對一系列地址的寫入和讀取)。

    標簽: DDRSDRAM Verilog Xilinx FPGA

    上傳時間: 2013-08-07

    上傳用戶:ainimao

  • Xilinx FPGA Design Tutorial

    Xilinx FPGA Design Tutorial

    標簽: Tutorial Xilinx Design FPGA

    上傳時間: 2013-08-07

    上傳用戶:一諾88

  • 非常不錯的Xilinx FPGA技術的高級教程

    非常不錯的Xilinx FPGA技術的高級教程\r\n

    標簽: Xilinx FPGA 教程

    上傳時間: 2013-08-08

    上傳用戶:netwolf

  • 關于xilinx FPGA的內部結構

    詳細介紹了 關于xilinx FPGA的內部結構,熟悉內部結構對于編寫高效的代碼有十分重要的作用

    標簽: xilinx FPGA 內部結構

    上傳時間: 2013-08-09

    上傳用戶:dumplin9

  • 針對Xilinx公司FPGA的硬件電路原理與具體實現方法

    文章介紹了系統的硬件電路原理與具體實現方法,其中主要包括載波恢\r\n復電路,PN 碼捕獲電路和跟蹤電路,并針對Xilinx 公司FPGA 的特點,對各電\r\n路的實現進行優化設計,在不影響系統穩定性和精度的前提下,減少硬件資源\r\n消耗,提高硬件利用率。設計利用Verilog 硬件描述語言完成,通過后仿真驗證\r\n電路正確性,并給出綜合結果。

    標簽: Xilinx FPGA 硬件 電路原理

    上傳時間: 2013-08-09

    上傳用戶:qiaoyue

主站蜘蛛池模板: 益阳市| 尖扎县| 沁阳市| 东安县| 岗巴县| 宁都县| 化隆| 台东县| 彰化县| 轮台县| 巨野县| 大石桥市| 永嘉县| 平山县| 龙里县| 张掖市| 社旗县| 宜丰县| 周口市| 普兰店市| 鄂托克前旗| 舒兰市| 莱阳市| 三穗县| 平远县| 梅河口市| 遂宁市| 囊谦县| 灌云县| 文安县| 仲巴县| 汝城县| 通海县| 彝良县| 宁明县| 龙山县| 三台县| 政和县| 松溪县| 大足县| 池州市|