亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

FPGA-Xilinx

  • Xilinx FPGA設計進階(提高篇)

    ·Xilinx FPGA設計進階(提高篇) 文件列表:   Ch1_Overview.PDF   Ch2_Virtex_arch.PDF   Ch3_fpga_design.PDF   Ch4_HDL_Coding.PDF   Ch5_Constraint.PDF   Ch6_Floorplanner.PDF

    標簽: Xilinx FPGA nbsp 進階

    上傳時間: 2013-04-24

    上傳用戶:zhyiroy

  • FPGA的LVDS介紹和xilinx原語的使用

    FPGA的LVDS介紹和xilinx原語的使用方法中文說明.rar

    標簽: xilinx FPGA LVDS

    上傳時間: 2013-08-01

    上傳用戶:leehom61

  • 基于FPGA的波束成型

    波束成型,基于FPGA的波束成型,包括兩個文件,一個濾波器,一個xilinx仿真

    標簽: FPGA 波束

    上傳時間: 2013-08-05

    上傳用戶:joheace

  • Mars-SP3-U FPGA開發板說明

    Mars-SP3-U FPGA開發板說明,針對Xilinx的XC3S400,有對原理圖的說明和實例操作說明

    標簽: Mars-SP FPGA 開發板說明

    上傳時間: 2013-08-15

    上傳用戶:songnanhua

  • FPGA中雙向端口I/O的設計

    :針對現場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設計,同時給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設計方法,選用Xilinx的Spartan2E芯片設計一個多通道圖像信號處理系統。

    標簽: FPGA 雙向端口

    上傳時間: 2013-08-17

    上傳用戶:xiaoyunyun

  • FPGA設計全流程

    FPGA設計全流程:Modelsim>>Synplify.Pro>>ISE\\r\\n第一章 Modelsim編譯Xilinx庫\\r\\n第二章 調用Xilinx CORE-Generator\\r\\n第三章 使用Synplify.Pro綜合HDL和內核\\r\\n第四章 綜合后的項目執行\\r\\n第五章 不同類型結構的仿真

    標簽: FPGA 流程

    上傳時間: 2013-08-20

    上傳用戶:cuibaigao

  • 在利用FPGA實現數字信號處理方面

    在利用FPGA實現數字信號處理方面,分布式算法發揮著關鍵作用,與傳統的乘積-積結構相比,具有并行處理的高效性特點。詳細研究了基于FPGA、采用分布式算法實現FIR數字濾波器的原理和方法,并通過Xilinx ISE在Modelsim下進行了仿真。

    標簽: FPGA 數字信號處理 方面

    上傳時間: 2013-08-30

    上傳用戶:宋桃子

  • 用8031加載ALtera的FPGA

    用8031加載ALtera的FPGA,也可用于Xilinx的FPGA的加載

    標簽: ALtera 8031 FPGA

    上傳時間: 2013-09-06

    上傳用戶:txfyddz

  • CPLD/FPGA數字系統設計電子書

    CPLD/FPGA是目前誚用最為廣泛的兩種可編程專用集成電路(ASIC),特別適合于產品的樣品開發與小批量生產。本書從現代電子系統設計的角度出發,以全球著名的可編程邏輯器件供應商Xilinx公司的產品為背景,系統全面地介紹該公司的CPLD/FPGA產品的結構原理、性能特點、設計方法以及相應的EDA工具軟件,重點介紹CPLD/FPGA在數字系統設計、數字通信與數字信號處理等領域中的應用。\r\n 本書內容新穎、技術先進、由淺入深,既有關于大規??删庉嬤壿嬈骷南到y論述,又有豐富的設計應用實例。對于從事各類

    標簽: CPLD FPGA 數字系統設計 電子書

    上傳時間: 2013-09-06

    上傳用戶:Maple

  • Xilinx UltraScale:新一代架構滿足您的新一代架構需求(EN)

      中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html   Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture    The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications.   The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation.   Some of the UltraScale architecture breakthroughs include:   • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50%    • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability   • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization   • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard    • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets   • Greatly enhanced DSP and packet handling   The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.

    標簽: UltraScale Xilinx 架構

    上傳時間: 2013-11-13

    上傳用戶:瓦力瓦力hong

主站蜘蛛池模板: 张掖市| 瓮安县| 昌邑市| 营山县| 科技| 冀州市| 老河口市| 逊克县| 巴林左旗| 衡南县| 合江县| 安龙县| 格尔木市| 新晃| 莱西市| 博野县| 长海县| 平凉市| 彝良县| 武功县| 赤水市| 沂水县| 眉山市| 宿州市| 黄骅市| 丽江市| 齐齐哈尔市| 新泰市| 巢湖市| 张家界市| 堆龙德庆县| 全南县| 临沧市| 大港区| 民权县| 盘山县| 大洼县| 色达县| 栾川县| 白沙| 黄骅市|