亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

IC應(yīng)用

  • 基于FPGA的JPEG編解碼芯片設計

    近年來,隨著微電子技術的高速發展,數字圖像壓縮編碼技術的逐漸成熟,實時圖象處理在多媒體、HDTV、圖像通信等領域有著越來越廣泛的應用,圖像壓縮/解壓的IC芯片也已成為多媒體技術的核心,實現這些算法芯片的研究成為信息產業的新熱點.該文基于FPGA設計了JPEG圖像壓縮編解碼芯片,通過改進算法優化結構,在合理地利用硬件資源的條件下,有效地挖掘出算法內在的并行性.在JPEG編碼器設計中,改進了JEONG的DCT變換算法,采用流水線優化算法解決時間并行性問題,提高了DCT/IDCT模塊的運算速度;設計了基于查找表結構的定點乘法器,便于在設計中共享乘法單元,以適應流水線設計的要求;依據Huffman編碼表的規律性,采用并行查找表結構,用較少的存儲單元完成Huffman編解碼的運算,同時也提高了編解碼速度.在JPEG解碼器設計中,根據Huffman碼字本身的特點和JPEG標準,設計了一種Huffman碼字分組結構,基于該結構提出分組Huffman查找表及地址編碼的設計方法,進而完成了新的快速Huffman解碼算法及其模塊設計.整個設計及其各個模塊都在ALTERA公司的EDA工具QUARTUSII平臺上進行了邏輯綜合及功能和時序仿真.綜合和仿真結果表明,基于FPGA的JPEG圖像編解碼芯片消耗很少的FPGA硬件資源,達到了較高的工作頻率,在速度和資源利用率方面均達到了較優的狀態,可滿足實時JPEG圖像編解碼的要求.在邏輯設計的基礎上,該設計可以進一步作硬件仿真和實驗,將源代碼燒錄進FPGA芯片,作為獨立器件或有自主知識產權的JPEG IP模塊,應用于可視電話、手機和會議電視等低成本JPEG編解碼系統的實現.

    標簽: FPGA JPEG 編解碼 芯片設計

    上傳時間: 2013-05-31

    上傳用戶:yuying4000

  • 基于FPGA的SOC和IPCore驗證平臺

    隨著半導體技術與數字集成電路(微處理器、存貯器以及標準邏輯門電路等)技術的迅速發展,特別是隨著計算機技術的發展,在工業生產和科學技術研究的各行各業中,人們利用PC機的強大處理功能代替傳統儀器的某些部件,開發出各種測量儀器(虛擬儀器),傳統儀器的數字邏輯部分多是采用分立集成電路(IC)組成,分立IC愈多,給系統的電路設計、調試及維護帶來諸多不便。而隨著EDA技術的飛速發展,大規模可編程邏輯芯片CPLD / FPGA應運而生。這類芯片可以替代幾十甚至上百塊通用IC芯片,而且,因其可用硬件描述語言進行芯片設計、支持在線編程和在系統編程等優點而備受青睞。本課題主要是用FPGA實現一個驗證平臺。用于SOC及IPCore的驗證。用FPGA系統驗證板實現在實際硬件環境中的驗證可以彌補ASIC 設計流程中仿真的不足, 通過該驗證也可以加快ASIC設計且降低由于邏輯問題所造成ASIC 開發中的成本損耗。本文首先介紹了EDA技術的發展,然后介紹了FPGA,SOC,和IPCore的一些基本概念,分析了FPGA在現代集成電路設計領域的一些應用。最后,具體設計了一塊用設計驗證的開發板,并討論了其設計結構,流程及驗證方法。

    標簽: IPCore FPGA SOC

    上傳時間: 2013-05-16

    上傳用戶:bakdesec

  • 基于FPGA的多路E1反向復用傳輸芯片的設計與實現

    隨著電信數據傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網絡是基于話音傳輸業務的網絡,已不能適應當前的需求.而建設新的寬帶網絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數據傳輸的近期需求.反向復用技術是把一個單一的高速數據流在發送端拆散并放在兩個或者多個低速數據鏈路上進行傳輸,在接收端再還原為高速數據流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數據的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調整機制,可以動態添加或刪除某條E1鏈路,實現靈活、高效的利用現有網絡實現視頻、數據等高速數據的傳輸,能夠節省帶寬資源,降低成本,滿足客戶的需求.系統分為發送和接收兩部分.發送電路實現四路E1的成幀操作,數據拆分采用線路循環與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數據,依此類推,循環間插所有的數據.接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現多路數據的對齊,最后按照約定的高速數據流的幀格式輸出數據.整個數字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現,經過綜合和布線,特別是寫約束和增量布線手動調整電路的布局,降低關鍵路徑延時,最終滿足設計要求.

    標簽: FPGA 多路 傳輸 片的設計

    上傳時間: 2013-07-16

    上傳用戶:asdkin

  • 用SignalTapII邏輯分析儀調試FPGA

     SignalTap II 內嵌邏輯分析儀是Altera 公司Quartus II 軟件中內嵌的一種調試程序,通過把一段執行邏輯分析功能 的代碼和客戶的設計組合在一起編譯、布局布線,完成傳統邏輯分析儀的功能。介紹了SignalTap II 的基本內容、實現原理以及 在實際工程中的應用環境。結合ATM交換矩陣的設計實例,詳細闡述了用SignalTapII 對FPGA 調試的具體方法和調試步驟, 以及在工程中的使用全過程。分析比較了該方法與傳統的外置式邏輯分析儀的優劣,對SignalTap II 應用條件進行了闡述。

    標簽: SignalTapII FPGA 邏輯分析儀 調試

    上傳時間: 2013-07-13

    上傳用戶:古谷仁美

  • MDK注冊機(mdk4.13)保用到2022年

    最新MDK注冊機(mdk4.13)保用到2022年

    標簽: 4.13 2022 MDK mdk

    上傳時間: 2013-05-18

    上傳用戶:gzming

  • 基于FPGA的多路碼分復用通信系統實現

    第三代移動通信系統及技術是目前通信領域的研究熱點。本系統采用了第三代移動通信系統的部分關鍵技術,采用直接序列擴頻方式實現多路寬帶信號的碼分復用傳輸。在系統設計中,我們綜合考慮了系統性能要求,功能實現復雜度與系統資源利用率,選擇了并行導頻體制、串行滑動相關捕獲方式、延遲鎖相環跟蹤機制、導頻信道估計方案和相干解擴方式,并在Quartus軟件平臺上采用VHDL語言,在FPGA芯片CycloneEP1C12Q240C8上完成了系統設計。通過對硬件測試板的測試表明文中介紹的方案和設計方法是可行和有效的。并在測試的基礎上對系統提出了改進意見。

    標簽: FPGA 多路 通信系統

    上傳時間: 2013-06-27

    上傳用戶:fzy309228829

  • 無線數據傳輸網絡遠程抄表系統

    隨著計算機和網絡技術應用的擴展,電能的遠程自動監測、計算與收費的方案逐步被采用,能源計量儀表的數據自動抄收及遠傳系統的建設成為智能化住宅的基本配置之一。 本文針對校園的學生宿舍的電表收費進行了探討,到目前為止、按照收費方式電子式電能表可以分為:接觸式和非接觸式的IC卡預付費電表、復費率電表、和分時預付費的復費率電表。針對這幾種電表的抄表方式也各不相同,預付費電表主要是應用IC卡充值的方法付費、而復費率的電表主要是采用人工抄表和布線抄表的方法、而分時預付費復費率的電表主要是使用IC卡充值之后,利用實時時鐘在用電峰谷時對存儲在電表能的金額進行扣除。文中設計的自動抄表系統可以實現對上述三種電表的抄錄工作,尤其是針對校園學生宿舍等應用場所具用重要的意義。 文章提出了整體的方案設計,三級網絡分別應用了無線傳輸和網絡傳輸的方案,解決了遠程電能計量計費系統的由集中器和采集器(采集終端)以及通信信道與抄表軟件組成的部分即:集中器到抄表中心的上行信道、集中器至采集器(采集終端)或水電氣表間的下行信道。在整體設計思路介紹之后,文章花主要篇幅分章節介紹了復費率電能計量儀表、基于arm和uclinux的無線收發集中控制器的軟硬件,上位機的主控界面的設計。其中電能表的開發分塊介紹了軟硬件的各個部分,集中控制器由于嵌入了實時操作系統uclinux,著重講述了基于操作系統的應用程序的開發,主站界面介紹了簡單的測試程序。然后通過測試的結果說明了課題設計的系統實現了數據的基本采集和控制的情況,最后本文總結了研究的成果,并提出了改進的方向。

    標簽: 無線數據傳輸 抄表系統 網絡遠程

    上傳時間: 2013-07-04

    上傳用戶:咔樂塢

  • 智能讀寫IC設備的軟硬件系統設計

    隨著電子信息技術的發展和國際國內成品油零售市場的激烈競爭,中國石油的成品油零售必須實行IC卡加油和信息化管理,從而實現“一卡在手、全國加油”。 本項目在原有基于ARM處理器的加油POS機基礎上進行非接觸CP[J卡讀卡改造,深入研究了非接觸卡的原理以及卡片操作系統(COS),尤其是非接觸卡相對于接觸卡的先進性和可靠性;在加油POS機上進行非接觸CPU卡讀卡模塊改造,成功的實現了接觸卡接口協議和非接觸卡接口協議的軟硬件轉換,一定程度上降低了新設備研發的成本并符合中石油的項目進度要求。該項目的試點成功為中石油在全國范圍內實現所有的加油設備進行非接觸卡改造積累了技術基礎及工程實施的經驗。通過非接觸卡讀卡的可靠性研究,為非接觸CPU卡在石油行業的廣泛應用奠定了很好的基礎,同時為公司爭取更多的設備改造項目贏得了諸多的積累和支持。

    標簽: 智能讀寫 設備 系統設計 軟硬件

    上傳時間: 2013-07-03

    上傳用戶:希醬大魔王

  • TFTLCD顯示系統的設計

    如今IC設計進入了SOC(System-on-chip)設計時代。SOC是指在單一芯片上集成了微控制器、數字信號處理器、存儲器、I/O接口等,可以實現信號采集、轉換、存儲、處理等功能的芯片。SOC設計是基于IP可重用性的設計過程。現在已有不少公司成功地開發了各種SOC總線規范,以便于IP核的可復用性設計。其中,ARM公司開發的AMBA(Advanced Microcontroller Bus Arehitecture)規范已經成為嵌入式應用的行業標準。嵌入式SOC芯片廣泛應用于消費電子產品中,近年來隨著彩屏手機、PDA等移動終端的普及,液晶電視等平板顯示器件的推廣,液晶顯示器已經逐漸取代CRT成為主流的顯示器件。LCD Driver IC作為液晶顯示器的重要部件,需求量也日益增大。嵌入式液晶顯示系統的設計是當今SOC設計中不可缺少的部分,而基于AMBA總線規范的LCD顯示系統更是具備良好的性能和較大的潛力。 本文提出了一種基于AMBA總線規范的彩色TFT-LCD數字圖像顯示解決方案,硬件設計上包括APB存儲接口模塊、LCD控制模塊,并用VHDL硬件描述語言進行了功能仿真,采用Mentor公司Modelsim5.8完成了系統功能驗證;軟件設計上完成了基于SAMSUNG公司S6D0110 TFT-LCD驅動芯片的測試程序的編寫和系統測試。本設計不需要掌握TFT-LCD內部構造,復雜的內部驅動原理,只需要掌握AMBA總線規范和LCD的MPU并行接口時序,采用本課題設計出的LCD顯示控制模塊簡單實用,便于推廣應用。 本課題基于Xilinx公司的VirtexⅡ FF1152 PROTO開發平臺完成了軟件調試,實現了TFT-LCD圖像顯示。調試結果表明硬件和軟件設計正確且取得了較為滿意的結果。

    標簽: TFTLCD 顯示系統

    上傳時間: 2013-06-02

    上傳用戶:小楓殘月

  • 基于FPGA的64位CPU驗證平臺的建立

    現代IC設計中,隨著設計規模的擴大和復雜度的增長,驗證成為最嚴峻的挑戰之一。在現代ASIC設計中,很難用單一的驗證方法來對復雜芯片進行有效的驗證,為了將設計錯誤減少到可接受的最小量,需要將一系列的驗證方法和工具結合起來。 在64位全定制嵌入式CPU設計過程中,使用了多種驗證技術和方法,并將FPGA驗證作為ASIC驗證的重要補充,加強了設計正確的可靠性。 論文首先介紹了64位CPU的結構,結合選用的Xilinx的Virtex

    標簽: FPGA CPU

    上傳時間: 2013-04-24

    上傳用戶:003030

主站蜘蛛池模板: 磴口县| 肥东县| 宜阳县| 伊宁市| 巨鹿县| 七台河市| 海门市| 鄂州市| 基隆市| 溧水县| 嘉善县| 普兰店市| 呼伦贝尔市| 陆川县| 紫阳县| 鄂伦春自治旗| 镇远县| 铅山县| 泗阳县| 宁乡县| 阿拉善左旗| 吉林省| 临江市| 张家口市| 邢台县| 上栗县| 济南市| 云霄县| 托里县| 政和县| 天峻县| 农安县| 芷江| 沂水县| 牡丹江市| 长寿区| 新河县| 大庆市| 玉田县| 大名县| 龙陵县|