ISE新建工程及使用IP核步驟詳解
ISE新建工程及使用IP核步驟詳解...
ISE新建工程及使用IP核步驟詳解...
以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為S...
In the past decade, the size and complexity of manyFPGA designs exceeds the time and resourcesavai...
FPGA 設計不再像過去一樣只是作為“膠連邏輯 (Gluelogic)”了,由于其復雜度逐年增加,通常還會集成極富挑戰性的 IP 核,如 PCI Ex...
醫療保健行業的發展趨勢是通過非置入手段來實現早期疾病預測,降低病人開支,這一趨勢促使醫療成像設備在該領域扮演了越來越重要的角色。為滿足這些行業目標需要的功能,設...
介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來完成分辨率為738×575 的PAL 制數字視頻信號到800×600 的VGA 格式轉換的實現方法。關鍵詞: 圖像放大; ...
UG157 - LogiCORE™ IP Initiator/Target v3.1 for PCI™ 入門指南 ...
隨著多媒體時代的深入,各種令人眼花繚亂的視頻顯示技術迅猛發展,與此同時,層出不窮的新興應用也對產品音頻性能提出了更高的要求,比如用電腦直接撥打IP電話、進行視頻會議、儀器操作語音控制等場合都需要高質量...
介紹IP等級的結構及用法...
針對彈載合成孔徑雷達(SAR)成像存在運動參數抖動的問題,分析了不規則運動造成圖像幾何失真的機理,提出了一種基于多項式逼近的彈載SAR線性調頻(LFM)信號前斜視成像幾何形變校正方法。掛飛試驗證明,該...