7 Series FPGAs Memory Interface Solutions v1.9 Data Sheet (AXI)
標(biāo)簽: 7 Series FPGAs Memory Interface Solutions v1.9 Data Sheet (AXI)
上傳時(shí)間: 2015-06-03
上傳用戶:hfjjhf
ST公司的M25Pxx SPI flash memory的verilog仿真模型.適合新手學(xué)習(xí)參考
上傳時(shí)間: 2022-04-23
上傳用戶:
本文以EMS(Escort Memory Systems)的RFID 射頻識(shí)別讀寫器LRP830 為例,分別介紹了可編程控制器及微機(jī)與RFID 射頻識(shí)別讀寫器進(jìn)行串行通訊,從而讀取標(biāo)識(shí)數(shù)據(jù)的具
標(biāo)簽: RFID PLC 射頻識(shí)別 串行通訊
上傳時(shí)間: 2013-06-12
上傳用戶:fyerd
sd卡-mmc卡-CPU說明資料:sd卡-mmc卡-CPU說明資料SD Memory Card (Secure Digital Memory Card) is a memory card that i
上傳時(shí)間: 2013-07-28
上傳用戶:tfyt
心臟疾病一直是威脅人類生命健康的主要疾病之一。研究無創(chuàng)的心電信號(hào)檢測(cè)設(shè)備來檢測(cè)與評(píng)價(jià)心臟功能的狀況,并研究心臟疾病的成因是生物醫(yī)學(xué)電子學(xué)的重要研究課題之一。動(dòng)態(tài)心電記錄儀(Holter)是用于記錄24小時(shí)長時(shí)間心電圖的一種設(shè)備。研制高性能的動(dòng)態(tài)心電記錄、監(jiān)護(hù)系統(tǒng)對(duì)于心血管疾病的診斷和治療具有十分重要的意義。 Holter技術(shù)發(fā)展至今已有幾十年歷史,但目前的Holter仍存在許多不足之處:(1)許多Holter采用8位、16位單片機(jī)作為控制系統(tǒng),運(yùn)算能力有限,無法加入自動(dòng)診斷功能:(2)數(shù)據(jù)存儲(chǔ)采用固定焊接在板上的存儲(chǔ)芯片,容量小,數(shù)據(jù)取出回放不方便;(3)大部分Holter還不能實(shí)現(xiàn)心電信號(hào)的實(shí)時(shí)遠(yuǎn)程傳輸,心電數(shù)據(jù)的分析以及分析報(bào)告的獲取往往要滯后好幾天時(shí)間,不利于心臟疾病的及早診斷及治療。 針對(duì)這些不足,本文設(shè)計(jì)了一個(gè)基于ARM(一種32位嵌入式處理器)的動(dòng)態(tài)心電記錄儀。該記錄儀具有運(yùn)算功能強(qiáng)、能夠?qū)崿F(xiàn)心電信號(hào)實(shí)時(shí)遠(yuǎn)程網(wǎng)絡(luò)傳輸?shù)奶攸c(diǎn)。為確保信息不會(huì)因網(wǎng)絡(luò)傳輸故障而丟失,本系統(tǒng)同時(shí)還采用了便于攜帶的SD(Secure Digital Memory)閃存卡作為存儲(chǔ)媒介,具有大容量數(shù)據(jù)存儲(chǔ)的功能。本文設(shè)計(jì)的系統(tǒng)主要完成的任務(wù)有心電信號(hào)的采集、心電信號(hào)的放大濾波、心電信號(hào)的顯示和心電信號(hào)的存儲(chǔ)與傳輸。整個(gè)系統(tǒng)由一片ARM嵌入式微處理器控制,本系統(tǒng)中采用的嵌入式微處理器是三星的S3C44BOX。放大和濾波電路主要是對(duì)電極導(dǎo)聯(lián)傳來的心電信號(hào)進(jìn)行放大和濾除干擾信號(hào),以獲取合適的信號(hào)大小并保證采集的心電信號(hào)的正確性。心電信號(hào)的顯示是把心電信號(hào)實(shí)時(shí)地顯示在Holter的液晶屏上,能使患者直觀地觀察到自己的心電信號(hào)情況。心電信號(hào)的存儲(chǔ)采用了容量大、成本及功耗低并且體積小方便攜帶的SD卡來存儲(chǔ)心電數(shù)據(jù)。心電數(shù)據(jù)的傳輸是通過以太網(wǎng)實(shí)現(xiàn)的,以太網(wǎng)可以實(shí)現(xiàn)快速、高正確率的傳輸。傳輸?shù)臄?shù)據(jù)由醫(yī)院內(nèi)的服務(wù)器接收,并且在服務(wù)器端對(duì)心電信號(hào)進(jìn)行相應(yīng)的顯示和處理。為實(shí)現(xiàn)上述功能編寫的系統(tǒng)軟件包括Holter的Bootloader的設(shè)計(jì)、uCLINUX操作系統(tǒng)的移植、A/D轉(zhuǎn)換程序、液晶屏的控制及菜單程序、SD卡FAT文件格式的數(shù)據(jù)存儲(chǔ)和服務(wù)器端數(shù)據(jù)接收、波形顯示程序。本系統(tǒng)經(jīng)過一定的實(shí)驗(yàn)證明符合設(shè)計(jì)要求,具有體積小、成本低、使用方便的特點(diǎn)。
標(biāo)簽: ARM 便攜式 遠(yuǎn)程 動(dòng)態(tài)
上傳時(shí)間: 2013-07-10
上傳用戶:Amos
在電力現(xiàn)代化建設(shè)中,提高發(fā)電機(jī)發(fā)電效率是其中重要的一環(huán),氫氣作為導(dǎo)熱性冷卻介質(zhì)廣泛的應(yīng)用于發(fā)電設(shè)備,作為冷卻劑,它可以有效地提高其發(fā)電效率,但它又是一種易燃易爆氣體,所以使氫氣參數(shù)處于正常范圍,保證發(fā)電機(jī)高效、安全正常工作就變得至關(guān)重要,因此對(duì)氫氣參數(shù)進(jìn)行實(shí)時(shí)監(jiān)測(cè)有著重要的意義。 本論文研究和開發(fā)了基于ARM和CPLD的氫氣參數(shù)監(jiān)測(cè)系統(tǒng),首先簡要的分析了氫冷發(fā)電機(jī)系統(tǒng)對(duì)氫氣參數(shù)進(jìn)行監(jiān)測(cè)的必要性以及當(dāng)前電力系統(tǒng)氫氣參數(shù)監(jiān)控系統(tǒng)的發(fā)展情況。然后提出了一種利用無線通信手機(jī)短消息業(yè)務(wù)SMS、工控總線Modbus通信協(xié)議和RR485總線、SD卡海量存儲(chǔ)等技術(shù)實(shí)現(xiàn)發(fā)電機(jī)系統(tǒng)多氫氣參數(shù)的現(xiàn)場(chǎng)實(shí)時(shí)監(jiān)測(cè)系統(tǒng)的設(shè)計(jì)方案。該方案以功能強(qiáng)大的ARM處理器作為系統(tǒng)的核心。采用高精度的16位AD轉(zhuǎn)換芯片,并使用兩種濾波算法的結(jié)合對(duì)信號(hào)進(jìn)行數(shù)字濾波,滿足系統(tǒng)對(duì)氫氣參數(shù)采集精度的要求。同時(shí)系統(tǒng)結(jié)合CPLD技術(shù),用于解決系統(tǒng)內(nèi)微控器I/O口不足以及SD卡驅(qū)動(dòng)的問題,本論文采用一片CPLD擴(kuò)展I/O口,每一個(gè)擴(kuò)展的I/O口都分配固定的地址,ARM微控器可以通過外部總線控制擴(kuò)展I/O口的輸出電平。SD卡(Secure Digital Memory Card)中文翻譯為安全數(shù)碼卡,是一種基于半導(dǎo)體快閃記憶器的新一代記憶設(shè)備,具有低成本,大容量的特點(diǎn),系統(tǒng)的歷史數(shù)據(jù)存儲(chǔ)使用了SD卡作為存儲(chǔ)介質(zhì),系統(tǒng)并沒有直接使用ARM處理器讀寫SD卡,而是使用了擁有1270個(gè)邏輯單元的MAXⅡ1270 CPLD來驅(qū)動(dòng)SD卡,在CPLD中使用VHDL語言設(shè)計(jì)了SD卡的總線協(xié)議,外部總線接口,SRAM的讀寫時(shí)序等,這樣既可以提高微處理器SD卡的讀寫速度,增強(qiáng)微處理器程序的移植性,又可以簡化微處理器讀寫SD卡的步驟并減少微處理器的負(fù)擔(dān)。 本論文的無線數(shù)據(jù)傳輸采用GSM無線通信技術(shù)的SMS業(yè)務(wù)遠(yuǎn)傳現(xiàn)場(chǎng)數(shù)據(jù),設(shè)計(jì)了GSM模塊的軟件硬件,實(shí)現(xiàn)了報(bào)警等數(shù)據(jù)的無線傳輸,系統(tǒng)的有線傳輸采用了基于Modbus通信協(xié)議的RS485總線通信方式,采用這兩種通信方式使系統(tǒng)的通信更加靈活、可靠。本論文最后分析了系統(tǒng)的不足并且提出了具體的改進(jìn)方向。
上傳時(shí)間: 2013-05-26
上傳用戶:emouse
數(shù)字射頻存儲(chǔ)器(Digital Radio FreqlJencyr:Memory DRFM)具有對(duì)射頻信號(hào)和微波信號(hào)的存儲(chǔ)、處理及傳輸能力,已成為現(xiàn)代雷達(dá)系統(tǒng)的重要部件。現(xiàn)代雷達(dá)普遍采用了諸如脈沖壓縮、相位編碼等更為復(fù)雜的信號(hào)處理技術(shù),DRFM由于具有處理這些相干波形的能力,被越來越廣泛地應(yīng)用于電子對(duì)抗領(lǐng)域作為射頻頻率源。目前,國內(nèi)外對(duì)DRFM技術(shù)的研究還處于起步階段,DRFM部件在采樣率、采樣精度及存儲(chǔ)容量等方面,還不能滿足現(xiàn)代雷達(dá)信號(hào)處理的要求。 本文介紹了DRFM的量化類型、基本組成及其工作原理,在現(xiàn)有的研究基礎(chǔ)上提出了一種便于工程實(shí)現(xiàn)的設(shè)計(jì)方法,給出了基于現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array FPGA)實(shí)現(xiàn)的幅度量化DRFM設(shè)計(jì)方案。本方案的采樣率為1 GHz、采樣精度12位,具體實(shí)現(xiàn)是采用4個(gè)采樣率為250 MHz的ADC并行交替等效時(shí)間采樣以達(dá)到1 GHz的采樣率。單通道內(nèi)采用數(shù)字正交采樣技術(shù)進(jìn)行相干檢波,用于保存信號(hào)復(fù)包絡(luò)的所有信息。利用FPGA器件實(shí)現(xiàn)DRFM的控制器和多路采樣數(shù)據(jù)緩沖器,采用硬件描述語言(Very High Speed}lardware Description Language VHDL)實(shí)現(xiàn)了DRFM電路的FPGA設(shè)計(jì)和功能仿真、時(shí)序分析。方案中采用了大量的低壓差分信號(hào)(Low Voltage Differential Signaling LVDS)邏輯的芯片,從而大大降低了系統(tǒng)的功耗,提高了系統(tǒng)工作的可靠性。本文最后對(duì)采用的數(shù)字信號(hào)處理算法進(jìn)行了仿真,仿真結(jié)果證明了設(shè)計(jì)方案的可行性。 本文提出的基于FPGA的多通道DRFM系統(tǒng)與基于專用FIFO存儲(chǔ)器的DRFM相比,具有更高的性能指標(biāo)和優(yōu)越性。
標(biāo)簽: FPGA 數(shù)字射頻 存儲(chǔ)器
上傳時(shí)間: 2013-06-01
上傳用戶:lanwei
本論文來自于863項(xiàng)目基于光互連自組織內(nèi)存服務(wù)體系(簡稱MemoryBox)。本文主要研究Memory Box系統(tǒng)中基于可重配置計(jì)算架構(gòu),軟硬件攜同設(shè)計(jì)方法,在XILINX VIRTEX 2 Pro FPGA上設(shè)計(jì)實(shí)現(xiàn)嵌入式系統(tǒng)。由于嵌入式系統(tǒng)是Memory Box工作的平臺(tái),所以硬件應(yīng)具有良好的擴(kuò)展性、靈活性,軟件應(yīng)具有優(yōu)良的穩(wěn)定性。在硬件平臺(tái)選型時(shí),我們選擇的是基于高性能Xilinx VIRTEX2 Pro的自制開發(fā)板。嵌入式系統(tǒng)軟硬件開發(fā)平臺(tái)選用的是Xilinx EDK、ISE。內(nèi)核移植所用的交叉開發(fā)工具鏈為powerpc-405-linux-gnu。該交叉開發(fā)工具鏈工作在Red Hat Enterprise LINUX.AS 4平臺(tái)下。 本論文主要包括三部分工作:首先是硬件設(shè)計(jì),其核心是EDK和ISE設(shè)計(jì)的SOPC工程;然后是嵌入式LINUX內(nèi)核移植與調(diào)試;最后完成存儲(chǔ)管理軟件的設(shè)計(jì)。完全用硬件實(shí)現(xiàn)系統(tǒng)要求的各種存儲(chǔ)管理功能極其困難。而通過移植內(nèi)核,存儲(chǔ)管理軟件以運(yùn)行在Linux內(nèi)核上的應(yīng)用軟件的形式實(shí)現(xiàn)了其功能。存儲(chǔ)管理軟件要解決共享沖突,負(fù)載均衡,遠(yuǎn)程內(nèi)存與本地內(nèi)存的地址一致性以及對(duì)海量內(nèi)存陣列的重新編址等問題,設(shè)計(jì)出較完善的Memory Box的存儲(chǔ)管理模型。
標(biāo)簽: FPGA 嵌入式系統(tǒng)
上傳時(shí)間: 2013-06-11
上傳用戶:tyler
uclinux表示micro-control linux.即“微控制器領(lǐng)域中的Linux系統(tǒng)”,是Lineo公司的主打產(chǎn)品,同時(shí)也是開放源碼的嵌入式Linux的典范之作。uCLinux主要是針對(duì)目標(biāo)處理器沒有存儲(chǔ)管理單元MMU(Memory Management Unit)的嵌入式系統(tǒng)而設(shè)計(jì)的。它已經(jīng)被成功地移植到了很多平臺(tái)上。由于沒有MMU,其多任務(wù)的實(shí)現(xiàn)需要一定技巧。
標(biāo)簽: uClinux
上傳時(shí)間: 2013-06-13
上傳用戶:天大地大
BGA布線指南 BGA CHIP PLACEMENT AND ROUTING RULE BGA是PCB上常用的組件,通常CPU、NORTH BRIDGE、SOUTH BRIDGE、AGP CHIP、CARD BUS CHIP…等,大多是以bga的型式包裝,簡言之,80﹪的高頻信號(hào)及特殊信號(hào)將會(huì)由這類型的package內(nèi)拉出。因此,如何處理BGA package的走線,對(duì)重要信號(hào)會(huì)有很大的影響。 通常環(huán)繞在BGA附近的小零件,依重要性為優(yōu)先級(jí)可分為幾類: 1. by pass。 2. clock終端RC電路。 3. damping(以串接電阻、排組型式出現(xiàn);例如memory BUS信號(hào)) 4. EMI RC電路(以dampin、C、pull height型式出現(xiàn);例如USB信號(hào))。 5. 其它特殊電路(依不同的CHIP所加的特殊電路;例如CPU的感溫電路)。 6. 40mil以下小電源電路組(以C、L、R等型式出現(xiàn);此種電路常出現(xiàn)在AGP CHIP or含AGP功能之CHIP附近,透過R、L分隔出不同的電源組)。 7. pull low R、C。 8. 一般小電路組(以R、C、Q、U等型式出現(xiàn);無走線要求)。 9. pull height R、RP。 中文DOC,共5頁,圖文并茂
上傳時(shí)間: 2013-04-24
上傳用戶:cxy9698
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1