亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

MAX-PlusII

  • CPLD數字電路設計使用MAX+PlusⅡ(3)

    CPLD數字電路設計使用MAX+PlusⅡ(完整版) ,硬件電路設計適合初學者

    標簽: CPLD Plus MAX 數字 電路設計

    上傳時間: 2016-06-26

    上傳用戶:ABC5539

  • CPLD數字電路設計使用MAX+PlusⅡ(4)

    CPLD數字電路設計使用MAX+PlusⅡ(完整版) ,硬件電路設計適合初學者

    標簽: CPLD Plus MAX 數字 電路設計

    上傳時間: 2016-06-26

    上傳用戶:ABC5539

  • CPLD數字電路設計使用MAX+PlusⅡ(5)

    CPLD數字電路設計使用MAX+PlusⅡ(完整版) ,硬件電路設計適合初學者

    標簽: CPLD Plus MAX 數字 電路設計

    上傳時間: 2016-06-26

    上傳用戶:ABC5539

  • CPLD數字電路設計使用MAX+PlusⅡ(6)

    CPLD數字電路設計使用MAX+PlusⅡ(完整版) ,硬件電路設計適合初學者

    標簽: CPLD Plus MAX 數字 電路設計

    上傳時間: 2016-06-26

    上傳用戶:ABC5539

  • DVB-RCS2 Turbo碼max-log-map譯碼程序

    max-log-map,DVB-RCS,Turbo,譯碼,程序

    標簽: max-log-map DVB-RCS Turbo 譯碼 程序

    上傳時間: 2018-12-20

    上傳用戶:digitallife_wj

  • MAX+PLUS_II快速入門

    數字電子技術綜合實驗,MAX+PLUS II快速入門

    標簽: PLUS_II MAX 快速入門

    上傳時間: 2019-01-20

    上傳用戶:wjh1215

  • MAX+PLUS II ADVANCED SYNTHSIS 10.230

    MAX+PLUS II Advanced Synthsis ALtera的一個免費HDL綜合工具,安裝后可以直接使用,是MaxplusII的一個插件,用這個插件進行語言綜合,比直接使用MaxplusII綜合的效果好

    標簽: 2.0 機械設計 軟件

    上傳時間: 2013-07-15

    上傳用戶:eeworm

  • 基于FPGA的全同步數字頻率計的設計.rar

    頻率是電子技術領域內的一個基本參數,同時也是一個非常重要的參數。穩定的時鐘在高性能電子系統中有著舉足輕重的作用,直接決定系統性能的優劣。隨著電子技術的發展,測頻系統使用時鐘的提高,測頻技術有了相當大的發展,但不管是何種測頻方法,±1個計數誤差始終是限制測頻精度進一步提高的一個重要因素。 本設計闡述了各種數字測頻方法的優缺點。通過分析±1個計數誤差的來源得出了一種新的測頻方法:檢測被測信號,時基信號的相位,當相位同步時開始計數,相位再次同步時停止計數,通過相位同步來消除計數誤差,然后再通過運算得到實際頻率的大小。根據M/T法的測頻原理,已經出現了等精度的測頻方法,但是還存在±1的計數誤差。因此,本文根據等精度測頻原理中閘門時間只與被測信號同步,而不與標準信號同步的缺點,通過分析已有等精度澳孽頻方法所存在±1個計數誤差的來源,采用了全同步的測頻原理在FPGA器件上實現了全同步數字頻率計。根據全同步數字頻率計的測頻原理方框圖,采用VHDL語言,成功的編寫出了設計程序,并在MAX+PLUS Ⅱ軟件環境中,對編寫的VHDL程序進行了仿真,得到了很好的效果。最后,又討論了全同步頻率計的硬件設計并給出了電路原理圖和PCB圖。對構成全同步數字頻率計的每一個模塊,給出了較詳細的設計方法和完整的程序設計以及仿真結果。

    標簽: FPGA 數字頻率計

    上傳時間: 2013-06-05

    上傳用戶:wys0120

  • 基于FPGA的液晶顯示控制系統的設計與實現.rar

    本文對基于FPGA的液晶顯示控制系統的設計與實現進行了研究。設計中從LCD技術參數著手,通過對顯示驅動系統結構與工作原理的研究,設計出顯示控制系統的框圖及各功能模塊的VHDL程序,通過單片機系統配置FPGA芯片,控制LCD顯示相應的漢字和圖形。LCD顯示控制系統由顯示控制電路、顯示驅動電路和相關外圍輔助電路組成。顯示控制電路從電路中各個功能模塊所需要的控制時序信號出發,通過對其工作過程的研究,設計出控制器、RAM控制器等各功能模塊。顯示驅動電路從LCD工作所需要的掃描時序信號出發,設計出時序發生電路等各功能模塊。所有的VHDL程序通過了MAX+PLUS—II軟件實現編譯及仿真后,在實際的硬件中調試通過。

    標簽: FPGA 液晶顯示 控制系統

    上傳時間: 2013-04-24

    上傳用戶:asasasas

  • EDA卷積碼編解碼器實現技術

    EDA卷積碼編解碼器實現技術針對某擴頻通信系統數據糾錯編碼的需要, 構造并分析了(2 , 1 , 6) 卷積碼編解碼器的基本工作原理, 提出了基于MAX +

    標簽: EDA 卷積碼 編解碼器 實現技術

    上傳時間: 2013-07-18

    上傳用戶:ynwbosss

主站蜘蛛池模板: 元氏县| 张掖市| 丹凤县| 调兵山市| 昌乐县| 田东县| 赣榆县| 黑水县| 都昌县| 巴东县| 颍上县| 浙江省| 汨罗市| 神农架林区| 湘潭县| 盖州市| 新干县| 九龙县| 黑龙江省| 五指山市| 大余县| 孟津县| 汽车| 阜南县| 平潭县| 洛隆县| 古浪县| 宣汉县| 高安市| 崇州市| 沿河| 昌图县| 仁寿县| 星座| 宁强县| 长岭县| 当阳市| 庆元县| 南城县| 临猗县| 南川市|