·摘 要:采用TI公司新一代移相PWM控制芯片UCC3895,針對大功率全橋ZV—ZCS—PWM開關電源開發(fā)設計了電源控制器。應用Matlab的可視化仿真工具Simulink建立了移相式令橋電源控制器仿真模型。仿真結果表明,改變移相角從而改變輸出電壓值,達到了移相控制的目的。[著者文摘]
上傳時間: 2013-07-29
上傳用戶:CHINA526
系統(tǒng)建模與仿真技術 主要介紹了各種算法以及基于MATLAB的仿真
標簽: 系統(tǒng)建模 仿真技術
上傳時間: 2013-06-22
上傳用戶:Jason1990
Proteus是一款功能強大的EDA仿真軟件。它擁有豐富的庫元件,尤其是動態(tài)外設的仿真極大地補充了其他仿真軟件的不足;虛擬工具箱的引入為仿真測試提供了方便。本文以AVR單片機為例具體分析了該軟件在仿真微處理器方面的獨到之處,展示了其廣闊的應用前景。
上傳時間: 2013-09-30
上傳用戶:784533221
波導傳輸檢波裝置用以發(fā)射機的檢波式功率監(jiān)測,是雷達導引頭發(fā)射機的一個重要組成部分。發(fā)射機產生的大功率射頻信號經過波導傳輸檢波裝置最終傳輸給天線,在大功率傳輸過程中,波導傳輸檢波裝置從大功率射頻信號中耦合出一定量進行射頻信號包絡檢波,檢波信號通過外圍電路處理可以反映發(fā)射機工作狀態(tài),并可反饋優(yōu)化發(fā)射機工作狀態(tài)。文中介紹了波導傳輸檢波裝置的設計原理,并對設計中的一些重要環(huán)節(jié)進行了仿真,其中包括了溫度對設計的影響。
標簽: 波導傳輸檢波裝置
上傳時間: 2013-11-23
上傳用戶:哇哇哇哇哇
空間多媒體通信過程中存在的不可預測的分組數(shù)據(jù)丟失、亂序,可變的鏈路傳輸及處理時延抖動以及收發(fā)端時鐘不同步與漂移等問題,這可能導致接收端在對音視頻數(shù)據(jù)進行顯示播放時產生音視頻不同步現(xiàn)象。為了解決此問題,提出了一種改進的基于時間戳的空間音視頻同步方法,該方法采用一種相對時間戳映射模型,結合接收端同步檢測和緩沖設計,能夠在無需全網時鐘和反饋通道的情況下,實現(xiàn)空間通信中的音視頻同步傳輸,并在接收端進行同步播放顯示。對該方法進行了仿真,結果表明了設計的可行性。同步前的均方根誤差SPD值平均在150 ms左右,最大能達到176.1 ms。文中方法能將SPD值控制在60 ms左右,不僅能實現(xiàn)音視頻同步傳輸,并且開銷很小,可應用在空間多媒體通信中。
標簽: 音視頻
上傳時間: 2013-11-21
上傳用戶:comer1123
給出了一種快速設計任意弱耦合非對稱漸變線定向耦合器的方法,以線性漸變?yōu)榛A,通過仿真優(yōu)化獲取最優(yōu)漸變,擺脫了傳統(tǒng)方法中的復雜運算。為改善定向耦合器在頻率高端的定向性,在結構上引入了鋸齒加載。設計了一個帶寬為0.5GHz到20GHz,耦合度為-25dB的定向耦合器,利用三維電磁仿真軟件HFSS進行了結果驗證。
上傳時間: 2013-10-21
上傳用戶:GeekyGeek
基于目前航空電子設備離散量輸入/輸出電路實現(xiàn)復雜,分立器件多,高低溫下參數(shù)不一致等現(xiàn)象,通過對比分析典型離散量電路,提出了一種簡單、高可靠性的離散量信號電路設計,同時由于典型離散量輸出電路故障率較高,提出了一種離散量輸出信號的過流保護電路設計思路,采用電路仿真軟件Multisim進行了功能仿真、容差分析,在實際工程應用中各項實驗結果證明,該電路滿足實際使用要求,具有很高的穩(wěn)定性和可靠性。
上傳時間: 2014-01-18
上傳用戶:kz_zank
針對傳統(tǒng)第二代電流傳輸器(CCII)電壓跟隨不理想的問題,提出了新型第二代電流傳輸器(CCCII)并通過采用新型第二代電流傳輸器(CCCII)構成二階電流模式帶通濾波器,此濾波器只需使用2個電流傳輸器和2個電容即可完成設計。設計結構簡單,其中心頻率可由電流傳輸器的偏置電流控制。利用HSpice軟件仿真分析并驗證了理論設計的準確性和可行性。
上傳時間: 2013-11-15
上傳用戶:jqy_china
行為級仿真是提高流水線(Pipeline)ADC設計效率的重要手段。建立精確的行為級模型是進行行為級仿真的關鍵。本文采用基于電路宏模型技術的運算放大器模型,構建了流水線ADC的行為級模型并進行仿真。為驗證提出模型的精度,以一個7位流水線ADC為例,分別進行了電路級與行為級的仿真,并做了對比。結果表明這樣構建的行為級模型能較好地反映實際電路的特性,同時仿真時間大大縮短。
上傳時間: 2013-10-18
上傳用戶:zsjinju
EDA (Electronic Design Automation)即“電子設計自動化”,是指以計算機為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描述語言為設計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標器件的電子產品自動化設計過程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設計中所占的份量越來越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設計開發(fā)領域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設計及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進行分類,另一種是按功能進行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導體器件廠商,具有良好的標準化和兼容性,適合于學術研究單位使用,但系統(tǒng)復雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優(yōu)化設計,提高資源利用率,降低功耗,改善性能,比較適合產品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導體公司提供,基本上可以完成從設計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動態(tài)調試,縮短開發(fā)周期;缺點是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設計輸入進行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級的行為描述語句)翻譯成最基本的與或非門的連接關系(網表),導出給PLD/FPGA廠家的軟件進行布局和布線。為了優(yōu)化結果,在進行較復雜的設計時,基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設計進行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復雜一些的設計,一般需要使用這些專業(yè)的仿真軟件。因為同樣的設計輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強,好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過設置直接調用Modelsim和 Synplify進行仿真和綜合。 如果設計的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發(fā)環(huán)境中完成整個設計流程。如果要進行復雜系統(tǒng)的設計,則常規(guī)的方法是多種EDA工具協(xié)調工作,集各家之所長來完成設計流程。
上傳時間: 2013-11-19
上傳用戶:wxqman