亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Output

  • FPGA讀取OV5640攝像頭數據并通過VGA或LCD屏顯示輸出的Verilog邏輯源碼Quartu

    FPGA讀取OV5640攝像頭數據并通過VGA或LCD屏顯示輸出的Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, Output                      cmos_scl,          //cmos i2c clock inout                       cmos_sda,          //cmos i2c data input                       cmos_vsync,        //cmos vsync input                       cmos_href,         //cmos hsync refrence,data valid input                       cmos_pclk,         //cmos pxiel clock Output                      cmos_xclk,         //cmos externl clock input   [7:0]               cmos_db,           //cmos data Output                      cmos_rst_n,        //cmos reset Output                      cmos_pwdn,         //cmos power down Output                      vga_out_hs,        //vga horizontal synchronization Output                      vga_out_vs,        //vga vertical synchronization Output[4:0]                 vga_out_r,         //vga red Output[5:0]                 vga_out_g,         //vga green Output[4:0]                 vga_out_b,         //vga blue Output                      sdram_clk,         //sdram clock Output                      sdram_cke,         //sdram clock enable Output                      sdram_cs_n,        //sdram chip select Output                      sdram_we_n,        //sdram write enable Output                      sdram_cas_n,       //sdram column address strobe Output                      sdram_ras_n,       //sdram row address strobe Output[1:0]                 sdram_dqm,         //sdram data enable Output[1:0]                 sdram_ba,          //sdram bank address Output[12:0]                sdram_addr,        //sdram address inout[15:0]                 sdram_dq           //sdram data);

    標簽: fpga ov5640 攝像頭

    上傳時間: 2021-12-18

    上傳用戶:

  • 基于FPGA設計的字符VGA LCD顯示實驗Verilog邏輯源碼Quartus工程文件+文檔說明

    基于FPGA設計的字符VGA  LCD顯示實驗Verilog邏輯源碼Quartus工程文件+文檔說明,通過字符轉換工具將字符轉換為 8 進制 mif 文件存放到單端口的 ROM IP 核中,再從ROM 中把轉換后的數據讀取出來顯示到 VGA 上,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga Output         Output                      vga_out_hs, //vga horizontal synchronization          Output                      vga_out_vs, //vga vertical synchronization                   Output[4:0]                 vga_out_r,  //vga red Output[5:0]                 vga_out_g,  //vga green Output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            osd_hs;wire                            osd_vs;wire                            osd_de;wire[7:0]                       osd_r;wire[7:0]                       osd_g;wire[7:0]                       osd_b;assign vga_out_hs = osd_hs;assign vga_out_vs = osd_vs;assign vga_out_r  = osd_r[7:3]; //discard low bit dataassign vga_out_g  = osd_g[7:2]; //discard low bit dataassign vga_out_b  = osd_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0                (clk                        ), .c0                    (video_clk                  ));color_bar color_bar_m0( .clk                   (video_clk                  ), .rst                   (~rst_n                     ), .hs                    (video_hs                   ), .vs                    (video_vs                   ), .de                    (video_de                   ), .rgb_r                 (video_r                    ), .rgb_g                 (video_g                    ), .rgb_b                 (video_b                    ));osd_display  osd_display_m0( .rst_n                 (rst_n                      ), .pclk                  (video_clk                  ), .i_hs                  (video_hs                   ), .i_vs                  (video_vs                   ), .i_de                  (video_de                   ), .i_data                ({video_r,video_g,video_b}  ), .o_hs                  (osd_hs                     ), .o_vs                  (osd_vs                     ), .o_de                  (osd_de                     ), .o_data                ({osd_r,osd_g,osd_b}        ));endmodule

    標簽: fpga vga lcd

    上傳時間: 2021-12-18

    上傳用戶:

  • 基于FPGA設計的sdram讀寫測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明 DR

    基于FPGA設計的sdram讀寫測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明,DRAM選用海力士公司的 HY57V2562 型號,容量為的 256Mbit,采用了 54 引腳的TSOP 封裝, 數據寬度都為 16 位, 工作電壓為 3.3V,并丏采用同步接口方式所有的信號都是時鐘信號。FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input                        clk,input                        rst_n,Output[1:0]                  led,Output                       sdram_clk,     //sdram clockOutput                       sdram_cke,     //sdram clock enableOutput                       sdram_cs_n,    //sdram chip selectOutput                       sdram_we_n,    //sdram write enableOutput                       sdram_cas_n,   //sdram column address strobeOutput                       sdram_ras_n,   //sdram row address strobeOutput[1:0]                  sdram_dqm,     //sdram data enable Output[1:0]                  sdram_ba,      //sdram bank addressOutput[12:0]                 sdram_addr,    //sdram addressinout[15:0]                  sdram_dq       //sdram data);parameter MEM_DATA_BITS          = 16  ;        //external memory user interface data widthparameter ADDR_BITS              = 24  ;        //external memory user interface address widthparameter BUSRT_BITS             = 10  ;        //external memory user interface burst widthparameter BURST_SIZE             = 128 ;        //burst sizewire                             wr_burst_data_req;       // from external memory controller,write data request ,before data 1 clockwire                             wr_burst_finish;         // from external memory controller,burst write finish

    標簽: fpga sdram verilog quartus

    上傳時間: 2021-12-18

    上傳用戶:

  • 基于FPGA設計的vga顯示測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明 FPGA

    基于FPGA設計的vga顯示測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga Output         Output                      vga_out_hs, //vga horizontal synchronization          Output                      vga_out_vs, //vga vertical synchronization                   Output[4:0]                 vga_out_r,  //vga red Output[5:0]                 vga_out_g,  //vga green Output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;assign vga_out_hs = video_hs;assign vga_out_vs = video_vs;assign vga_out_r  = video_r[7:3]; //discard low bit dataassign vga_out_g  = video_g[7:2]; //discard low bit dataassign vga_out_b  = video_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0(clk), .c0(video_clk));color_bar color_bar_m0( .clk(video_clk), .rst(~rst_n), .hs(video_hs), .vs(video_vs), .de(video_de), .rgb_r(video_r), .rgb_g(video_g), .rgb_b(video_b));endmodule

    標簽: fpga vga顯示 verilog quartus

    上傳時間: 2021-12-19

    上傳用戶:kingwide

  • MIPI DSI to eDP converter

    Texas instruments MIPI DSI to eDP converter. Input supports 2 channel, 4 lanes each, up to 1.5GBit/s. Total input bandwidth is 12Gbit/s. Output eDP 1.4 1,2 or 4 lanes up to 5.4Gbit/s. Output up to 4096x2304 60fps. 

    標簽: mipi dsi

    上傳時間: 2021-12-22

    上傳用戶:

  • 高通(Qualcomm)藍牙芯片QCC5151_硬件設計詳細指導書(官方內部培訓手冊)

    高通(Qualcomm)藍牙芯片QCC5151_硬件設計詳細指導書(官方內部培訓手冊)共52頁其內容是針對硬件設計、部分重要元器件選擇(ESD,Filter)及走線注意事項的詳細說明。2 Power management 2.1 SMPS 2.1.1 Components specification 2.1.2 Input power supply selection 2.1.3 Minimize SMPS EMI emissions 2.1.4 Internal LDOs and digital core decoupling 2.1.5 Powering external components 2.2 Charger 2.2.1 Charger connections.2.2.2 General charger operation2.2.3 Temperature measurement during charging 2.3 SYS_CTRL 3 Bluetooth radio3.1 RF PSU component choice 3.2 RF band-pass filter3.3 Layout (天線 走線的注意事項)4 Audio4.1 Audio bypass capacitors 4.2 Earphone speaker Output4.3 Line/Mic input 4.4 Headphone Output optimizition5 LED pads 5.1 LED driver 5.2 Digital/Button input 5.3 Analog input5.4 Disabled 6 Reset pin (Reset#)7 QSPIinterface 8 USB interfaces 8.1 USB device port8.1.1 USB connections8.1.2 Layout notes8.1.3 USB charger detection

    標簽: qualcomm 藍牙芯片 qcc5151

    上傳時間: 2022-01-24

    上傳用戶:XuVshu

  • ADS8329 Verilog fpga 驅動源碼 2.7V 至 5.5V 16 位 1MSPS 串

    ADS8329 Verilog fpga 驅動源碼,2.7V 至 5.5V 16 位 1MSPS 串行模數轉換器 ADC芯片ADS8329數據采集的verilog代碼,已經用在工程中,可以做為你的設計參考。( input clock,  input timer_clk_r, input reset,  Output reg sample_over,  Output reg ad_convn,  input ad_eocn,  Output reg ad_csn,  Output reg ad_clk,  input ad_dout,  Output reg ad_din,  Output reg [15:0] ad_data_lock);reg [15:0] ad_data_old;reg [15:0] ad_data_new;  reg [19:0] ad_data_temp; reg [15:0] ad_data;reg [4:0]  ad_data_cnt;reg [4:0]  ad_spi_cnt; reg [5:0]  time_dly_cnt;   parameter [3:0] state_mac_IDLE = 0,                state_mac_0 = 1,                state_mac_1 = 2,                state_mac_2 = 3,                state_mac_3 = 4,                state_mac_4 = 5,                state_mac_5 = 6,                state_mac_6 = 7,     state_mac_7 = 8,                state_mac_8 = 9,                state_mac_9 = 10,     state_mac_10 = 11,                state_mac_11 = 12,                state_mac_12 = 13,     state_mac_13 = 14,                state_mac_14 = 15; reg [3:0] state_curr;reg [3:0] state_next;

    標簽: ads8329 verilog fpga 驅動

    上傳時間: 2022-01-30

    上傳用戶:1208020161

  • FPGA Verilog HDL設計溫度傳感器ds18b20溫度讀取并通過lcd1620和數碼管顯示

    FPGA Verilog HDL設計溫度傳感器ds18b20溫度讀取并通過lcd1620和8位LED數碼管顯示的QUARTUS II 12.0工程文件,包括完整的設計文件.V源碼,可以做為你的學習及設計參考。module ds18b20lcd1602display ( Clk, Rst,      DQ,   //18B20數據端口 Txd,  //串口發送端口 LCD_Data, //lcd LCD_RS, LCD_RW, LCD_En, SMData, //數碼管段碼 SMCom   //數碼管位碼 );input Rst,Clk;Output Txd,LCD_RS,LCD_En,LCD_RW;inout DQ;Output[7:0] LCD_Data;Output[7:0] SMData;Output[3:0] SMCom;wire DataReady;//測溫完成信號wire [15:0] MeasureResult;//DS18B20測溫結果reg  [15:0] Temperature;//產生LCD的位碼和段碼LCD1602Display Gen_LCD(.resetin(Rst),.clkin(Clk),.Data16bIn(Temperature),.lcd_data(LCD_Data),.lcd_rs(LCD_RS),.lcd_rw(LCD_RW),.lcd_e(LCD_En)/*,.SMCom(SMCom)*/);//DS18B20測溫和發送  DS18B20 TmpMeasureAndTx(.Rst(Rst),.Clk(Clk),.DQ(DQ),.Txd(Txd),.FinishFlag(DataReady),.Data16b(MeasureResult));//產生數碼管的位碼和段碼SMDisplay Gen_SM(.Rst(Rst),.

    標簽: fpga verilog hdl 溫度傳感器 ds18b20 lcd1620 數碼顯示

    上傳時間: 2022-01-30

    上傳用戶:

  • AD8605/AD8606/AD8608 運算放大器DataSheet

    Precision, Low Noise, CMOS, Rail-to-Rail, Input/Output Operational Amplifiers Data Sheet AD8605/AD8606/AD8608The AD8605, AD8606, and AD86081 are single, dual, and quad rail-to-rail input and Output, single-supply amplifiers. They feature very low offset voltage, low input voltage and current noise, and wide signal bandwidth. They use the Analog Devices, Inc. patented DigiTrim? trimming technique, which achieves

    標簽: 運算放大器

    上傳時間: 2022-02-02

    上傳用戶:

  • spi 通信的master部分使用的verilog語言實現

    spi 通信的master部分使用的verilog語言實現,可以做為你的設計參考。module spi_master(rstb,clk,mlb,start,tdat,cdiv,din, ss,sck,dout,done,rdata);    input rstb,clk,mlb,start;    input [7:0] tdat;  //transmit data    input [1:0] cdiv;  //clock divider input din; Output reg ss;  Output reg sck;  Output reg dout;     Output reg done; Output reg [7:0] rdata; //received dataparameter idle=2'b00; parameter send=2'b10; parameter finish=2'b11; reg [1:0] cur,nxt; reg [7:0] treg,rreg; reg [3:0] nbit; reg [4:0] mid,cnt; reg shift,clr;

    標簽: spi 通信 master verilog

    上傳時間: 2022-02-03

    上傳用戶:

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲精品中文字幕女同| 国产精品裸体一区二区三区| 午夜久久久久久久久久一区二区| 欧美影院精品一区| 欧美成人中文字幕在线| 国产女人精品视频| 亚洲精选在线| 久久看片网站| 国产精品日韩专区| 亚洲日本va午夜在线电影| 亚洲欧美制服中文字幕| 日韩视频一区二区在线观看| 激情欧美一区二区三区| 欧美日韩一区二区免费视频| 欧美大片免费看| 午夜精品电影| 国产毛片一区| 国产精品男女猛烈高潮激情 | 欧美日韩在线不卡| 亚洲午夜91| 亚洲国产成人在线| 欧美凹凸一区二区三区视频| 亚洲伊人久久综合| 香港成人在线视频| 中文成人激情娱乐网| 欧美va日韩va| 欧美日韩综合精品| 亚洲国产日韩综合一区| 亚洲嫩草精品久久| 欧美日韩久久不卡| 99精品国产在热久久婷婷| 欧美**人妖| 亚洲国产女人aaa毛片在线| 久久国产精品99国产精| 国产精品丝袜久久久久久app| 亚洲视频axxx| 国产精品日韩欧美一区| 亚洲欧美激情四射在线日 | 久久精品99无色码中文字幕| 国产精品日韩在线观看| 午夜精品短视频| 国产精品色网| 欧美在线亚洲在线| 国产日韩综合一区二区性色av| 午夜视频一区在线观看| 国产日韩欧美另类| 久久久久久电影| 一色屋精品视频免费看| 欧美成人激情视频免费观看| 亚洲另类春色国产| 欧美日韩精品一区视频| 亚洲在线观看| 极品尤物一区二区三区| 久热综合在线亚洲精品| 日韩小视频在线观看| 国产欧美亚洲视频| 老司机成人在线视频| 日韩一级在线观看| 欧美日韩中文字幕精品| 国产精品久久久久久久久久尿| 香蕉成人啪国产精品视频综合网| 国产曰批免费观看久久久| 国产精品爱久久久久久久| 亚洲欧美bt| 欧美一区二区三区免费视| 亚洲成人在线观看视频| 欧美色道久久88综合亚洲精品| 久久久久久久久综合| 亚洲激情网址| 国产精品伦一区| 久久久999精品视频| 亚洲三级观看| 国产精品午夜在线观看| 欧美顶级少妇做爰| 中文亚洲欧美| 亚洲精品免费一区二区三区| 欧美日本精品在线| 久久精品91久久久久久再现| 亚洲中午字幕| 亚洲一区二区三区在线播放| 亚洲国产精品精华液2区45| 国产精品国产三级国产aⅴ无密码 国产精品国产三级国产aⅴ入口 | 欧美成人中文| 亚洲一区二区精品在线| 亚洲区免费影片| 亚洲高清免费视频| 激情五月***国产精品| 国产九区一区在线| 国产精品国产一区二区| 欧美freesex8一10精品| 久久人人爽人人| 久久精品国产77777蜜臀| 亚洲免费在线视频一区 二区| 亚洲精品久久久久久久久| 国内自拍亚洲| 国产欧美日韩在线| 国产女人水真多18毛片18精品视频| 欧美成人黄色小视频| 欧美性jizz18性欧美| 国产在线国偷精品产拍免费yy| 国产精品一区二区三区久久| 国产精品视频大全| 国产亚洲人成a一在线v站| 午夜影院日韩| 久久爱www.| 欧美激情一区二区三区| 欧美高清视频一二三区| 国产精品分类| 国产无一区二区| 国内视频一区| 日韩天天综合| 亚洲一区二区三区中文字幕| 亚洲永久精品国产| 欧美一区国产一区| 久久久久久久一区| 欧美激情视频给我| 国产精品看片你懂得| 亚洲第一视频| 亚洲一区二区视频| 久久精品欧美日韩精品| 欧美黄色aaaa| 国产美女搞久久| 亚洲精品资源| 午夜精品久久久久久久99樱桃 | 欧美人在线观看| 国产精品久久久久毛片大屁完整版| 国产精品亚洲网站| 狠狠色狠狠色综合日日五| 91久久久在线| 性欧美xxxx大乳国产app| 久久国产欧美| 欧美日本免费| 国产精品手机视频| 亚洲免费观看| 欧美国产精品劲爆| 亚洲精品社区| 久久精品一本| 国产自产2019最新不卡| 久久国产成人| 一区在线播放| 欧美96在线丨欧| 最新国产精品拍自在线播放| 99视频国产精品免费观看| 欧美电影在线免费观看网站| 欧美福利在线| 亚洲美女免费视频| 国产亚洲精品久久飘花| 一区二区高清在线观看| 老司机免费视频久久| 亚洲免费福利视频| 国产精品最新自拍| 免费在线看一区| 日韩一二三区视频| 国产精品第一页第二页第三页| 亚洲一区免费在线观看| 国产精品美女久久久久久久| 午夜久久tv| 国产综合亚洲精品一区二| 久久久亚洲国产天美传媒修理工 | 欧美日本韩国在线| 亚洲精品小视频在线观看| 欧美午夜精彩| 欧美一区在线直播| 欧美日韩久久不卡| 性欧美长视频| 在线日韩视频| 国产九九精品视频| 欧美欧美天天天天操| 亚洲欧美一区二区三区极速播放 | 国产一区91| 欧美成人69av| 亚洲一区二区精品| 国精品一区二区| 欧美不卡福利| 亚洲一区欧美激情| 亚洲高清久久| 国产精品久久久久久久久果冻传媒| 久久久蜜臀国产一区二区| 亚洲精品韩国| 激情久久综合| 国产精品一区三区| 欧美日韩在线大尺度| 你懂的国产精品| 久久久久久综合| 午夜精品视频在线观看| 亚洲午夜激情网页| 一区二区三区 在线观看视频| 欧美日韩国产高清| 欧美欧美天天天天操| 欧美激情视频一区二区三区在线播放 | 欧美一区二区三区四区夜夜大片| 一本一本久久a久久精品综合妖精| 亚洲三级毛片| 一本久久青青| 午夜精品久久久久久| 欧美一区在线直播| 久久九九国产精品| 欧美激情视频一区二区三区免费| 欧美人成免费网站| 欧美三级资源在线|