亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

PCB;設(shè)計規(guī)范

  • 教你如何在orcad設(shè)計原理圖怎樣在powerpcb中生成PCB的步驟及方法

    教你如何在orcad設(shè)計原理圖怎樣在powerpcb中生成PCB的步驟及方法

    標簽: powerpcb orcad PCB 設(shè)計原理

    上傳時間: 2013-07-05

    上傳用戶:huyanju

  • PCB布線規(guī)則

    PCB布線的規(guī)則PCB布線的規(guī)則PCB布線的規(guī)則PCB布線的規(guī)則PCB布線的規(guī)則

    標簽: PCB 布線規(guī)則

    上傳時間: 2013-06-15

    上傳用戶:caiiicc

  • 多層PCB電路板設(shè)計方法 protel

    多層PCB電路板設(shè)計方法,詳盡的介紹了多層板的設(shè)計,圖文并茂。(PROTEL)

    標簽: protel PCB 多層 電路板

    上傳時間: 2013-06-20

    上傳用戶:nairui21

  • BGA布線指南

    BGA布線指南 BGA CHIP PLACEMENT AND ROUTING RULE BGA是PCB上常用的組件,通常CPU、NORTH BRIDGE、SOUTH BRIDGE、AGP CHIP、CARD BUS CHIP…等,大多是以bga的型式包裝,簡言之,80﹪的高頻信號及特殊信號將會由這類型的package內(nèi)拉出。因此,如何處理BGA package的走線,對重要信號會有很大的影響。 通常環(huán)繞在BGA附近的小零件,依重要性為優(yōu)先級可分為幾類: 1. by pass。 2. clock終端RC電路。 3. damping(以串接電阻、排組型式出現(xiàn);例如memory BUS信號) 4. EMI RC電路(以dampin、C、pull height型式出現(xiàn);例如USB信號)。 5. 其它特殊電路(依不同的CHIP所加的特殊電路;例如CPU的感溫電路)。 6. 40mil以下小電源電路組(以C、L、R等型式出現(xiàn);此種電路常出現(xiàn)在AGP CHIP or含AGP功能之CHIP附近,透過R、L分隔出不同的電源組)。 7. pull low R、C。 8. 一般小電路組(以R、C、Q、U等型式出現(xiàn);無走線要求)。 9. pull height R、RP。 中文DOC,共5頁,圖文并茂

    標簽: BGA 布線

    上傳時間: 2013-04-24

    上傳用戶:cxy9698

  • 基于DSPFPGA的數(shù)字電視條件接收系統(tǒng)

    這篇論文以數(shù)字電視條件接收系統(tǒng)為研究對象,系統(tǒng)硬件設(shè)計以DSP和FPGA為實現(xiàn)平臺,采用以DSP實現(xiàn)其加密算法、以FPGA實現(xiàn)其外圍電路,對數(shù)字電視條件接收系統(tǒng)進行設(shè)計。首先根據(jù)數(shù)字電視條件接收系統(tǒng)的原理及其軟硬分離的發(fā)展趨勢,提出采用 DSP+FPGA結(jié)構(gòu)的設(shè)計方式,將ECC與AES加密算法應用于SK與CW的加密;根據(jù)其原理對系統(tǒng)進行總體設(shè)計,同時對系統(tǒng)各部分的硬件原理圖進行詳細設(shè)計,并進行 PCB設(shè)計。其次采用從上而下的設(shè)計方式,對FPGA實現(xiàn)的邏輯功能劃分為各個功能模塊,然后再對各個模塊進行設(shè)計、仿真。采用Quartus Ⅱ7.2軟件對FPGA實現(xiàn)的邏輯功能進行設(shè)計、仿真。仿真結(jié)果表明:基于通用加擾算法(CSA)的加擾器模塊,滿足TS流加擾要求;塊加密模塊的最高時鐘頻率達到229.89MHz,流加密模塊的最高時鐘頻率達到331.27MHz,對于實際的碼流來說,具有比較大的時序裕量;DSP接口模塊滿足 ADSP BF-535的讀寫時序;包處理模塊實現(xiàn)對加密后數(shù)據(jù)的包處理。最后對條件接收系統(tǒng)中加密算法程序采用結(jié)構(gòu)化、模塊化的編程方式進行設(shè)計。 ECC設(shè)計時采用C語言與匯編語言混合編程,充分利用兩種編程語言的優(yōu)勢。將ECC 與AES加密算法在VisualDSP++3.0開發(fā)環(huán)境下進行驗證,并下載至ADSP BF-535評估板上運行。輸出結(jié)果表明:有限域運算匯編語言編程的實現(xiàn)方式,其運行速度明顯提高, 192位加法提高380個時鐘周期,32位乘法提高92個時鐘周期;ECC與AES達到加密要求。上述工作對數(shù)字電視條件接收系統(tǒng)的設(shè)計具有實際的應用價值。關(guān)鍵詞:條件接收,DSP,F(xiàn)PGA,ECC,AEs

    標簽: DSPFPGA 數(shù)字電視 條件接收系統(tǒng)

    上傳時間: 2013-07-03

    上傳用戶:www240697738

  • sop-4 pcb封裝圖

    sop-4 pcb封裝圖,非常難找,自己做了一個

    標簽: sop pcb 封裝

    上傳時間: 2013-06-08

    上傳用戶:cy_ewhat

  • 原理圖和pcb圖的漢化 方法

    原理圖和pcb圖的漢化 方法 PowerLogic漢化 PowerPCB漢化

    標簽: pcb 原理圖 漢化

    上傳時間: 2013-06-12

    上傳用戶:jjq719719

  • QFN SMT工藝設(shè)計指導

    QFN SMT工藝設(shè)計指導.pdf 一、基本介紹 QFN(Quad Flat No Lead)是一種相對比較新的IC封裝形式,但由于其獨特的優(yōu)勢,其應用得到了快速的增長。QFN是一種無引腳封裝,它有利于降低引腳間的自感應系數(shù),在高頻領(lǐng)域的應用優(yōu)勢明顯。QFN外觀呈正方形或矩形,大小接近于CSP,所以很薄很輕。元件底部具有與底面水平的焊端,在中央有一個大面積裸露焊端用來導熱,圍繞大焊端的外圍四周有實現(xiàn)電氣連接的I/O焊端,I/O焊端有兩種類型:一種只裸露出元件底部的一面,其它部分被封裝在元件內(nèi);另一種焊端有裸露在元件側(cè)面的部分。 QFN采用周邊引腳方式使PCB布線更靈活,中央裸露的銅焊端提供了良好的導熱性能和電性能。這些特點使QFN在某些對體積、重量、熱性能、電性能要求高的電子產(chǎn)品中得到了重用。 由于QFN是一種較新的IC封裝形式,IPC-SM-782等PCB設(shè)計指南上都未包含相關(guān)內(nèi)容,本文可以幫助指導用戶進行QFN的焊盤設(shè)計和生產(chǎn)工藝設(shè)計。但需要說明的是本文只是提供一些基本知識供參考,用戶需要在實際生產(chǎn)中不斷積累經(jīng)驗,優(yōu)化焊盤設(shè)計和生產(chǎn)工藝設(shè)計方案,以取得令人滿意的焊接效果

    標簽: QFN SMT 工藝 設(shè)計指導

    上傳時間: 2013-04-24

    上傳用戶:吳之波123

  • 電子電路抗干擾技術(shù)

    很實用的抗干擾,對pcb設(shè)計很有幫助;很實用的抗干擾,對pcb設(shè)計很有幫助

    標簽: 電子電路 抗干擾技術(shù)

    上傳時間: 2013-07-28

    上傳用戶:tongda

  • 單片機開發(fā)板PCB圖

    是基于51單片機的開發(fā)板的PCB圖,值得你我共同研究。

    標簽: PCB 單片機開發(fā)板

    上傳時間: 2013-07-07

    上傳用戶:er1219

主站蜘蛛池模板: 朝阳区| 郯城县| 防城港市| 莱西市| 莱州市| 方正县| 南乐县| 宜宾县| 班戈县| 冕宁县| 道孚县| 蓬溪县| 阳谷县| 衢州市| 博乐市| 洪江市| 雅安市| 惠水县| 北票市| 无极县| 长垣县| 黄骅市| 屯留县| 新宾| 大渡口区| 明星| 正宁县| 壤塘县| 淮阳县| 海原县| 出国| 中阳县| 凤庆县| 通城县| 手机| 塘沽区| 大兴区| 同仁县| 个旧市| 彭泽县| 宜兴市|