本文檔主要是以Altera公司的Stratix II系列的FPGA器件為例,介紹了其內嵌的增強型可重配置PLL在不同的輸入時鐘頻率之間的動態適應,其目的是通過提供PLL的重配置功能,使得不需要對FPGA進行重新編程就可以通過軟件手段完成PLL的重新配置,以重新鎖定和正常工作。
標簽: PLL 可重配置 使用手冊
上傳時間: 2013-11-02
上傳用戶:66666
LC72131 PLL C源程序
標簽: 72131 PLL LC 源程序
上傳時間: 2014-01-02
上傳用戶:ztj182002
BU2614 PLL 源程序,直接解壓
標簽: 2614 PLL BU 源程序
上傳時間: 2015-03-07
上傳用戶:黑漆漆
PLL是數字鎖相環設計源程序, 其中, Fi是輸入頻率(接收數據), Fo(Q5)是本地輸出頻率. 目的是從輸入數據中提取時鐘信號(Q5), 其頻率與數據速率一致, 時鐘上升沿鎖定在數據的上升和下降沿上;頂層文件是PLL.GDF
標簽: 數據 Q5 PLL 輸入
上傳時間: 2014-06-09
上傳用戶:daguda
用VHDL寫的數字鎖相環程序 PLL.vhd為源文件 PLLTB.vhd為testbench
標簽: vhd testbench PLLTB VHDL
上傳時間: 2014-01-20
上傳用戶:zwei41
PLL是數字鎖相環設計源程序, 其中, Fi是輸入頻率(接收數據), 數字鎖相技術在通信領域應用非常廣泛,本例用VHDL描述了一個鎖相環作為參考,源碼已經調試過。編譯器synplicty.Fo(Q5)是本地輸出頻率. 目的是從輸入數據中提取時鐘信號(Q5), 其頻率與數據速率一致, 時鐘上升沿鎖定在數據的上升和下降沿上;頂層文件是PLL.GDF
標簽: PLL 數字鎖相環 接收 數字
上傳時間: 2013-12-31
上傳用戶:hphh
采用atmel的tiny26的PLL實現高速pwm,可方便進行電壓等的調節。
標簽: atmel tiny PLL pwm
上傳時間: 2015-04-06
上傳用戶:epson850
基于s3c24140的arm920t的PLL編程,希望對廣大朋友有幫助。
標簽: s3c24140 920t arm 920
上傳時間: 2015-04-27
上傳用戶:shinesyh
Excel spreadsheet allowing calculation of the best R-C-C component values on the PLL Loop Back Filter.
標簽: spreadsheet calculation component the
上傳時間: 2014-01-14
上傳用戶:冇尾飛鉈
C51的基于KST-CD111LVD-100 car tuner Driver PLL LC72131 & LA1787 的數字調諧系統
標簽: KST-CD Driver 72131 tuner
上傳時間: 2014-01-01
上傳用戶:hewenzhi
蟲蟲下載站版權所有 京ICP備2021023401號-1