亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Pll-MB

  • PLL ADF4350_ADF4351 ALTIUM格式原理圖

    PLL ADF4350_ADF4351 ALTIUM格式原理圖

    標(biāo)簽: pll adf4350

    上傳時(shí)間: 2021-12-17

    上傳用戶:kent

  • DDS-AD9851和PLL的詳細(xì)應(yīng)用(包括單片機(jī)的初始化)

    DDS-AD9851和PLL的詳細(xì)應(yīng)用(包括單片機(jī)的初始化)這是一份非常不錯(cuò)的資料,歡迎下載,希望對(duì)您有幫助!

    標(biāo)簽: dds 單片機(jī)

    上傳時(shí)間: 2022-03-05

    上傳用戶:aben

  • 在FPGA上編寫的通過SPI總線配置外部PLL芯片AD9518和ADC9268的程序

    在FPGA上編寫的通過SPI總線配置外部PLL芯片AD9518和ADC9268的程序,適合感興趣的人學(xué)習(xí)參考

    標(biāo)簽: fpga spi 總線

    上傳時(shí)間: 2022-04-23

    上傳用戶:kingwide

  • 《PLL性能、仿真和設(shè)計(jì)》

    《PLL性能、仿真和設(shè)計(jì)》,很好的PLL和VCO學(xué)習(xí)書籍 ,值得看一看

    標(biāo)簽: PLL 性能 仿真和設(shè)計(jì)

    上傳時(shí)間: 2022-07-05

    上傳用戶:luojinc

  • 基于有源電力濾波器諧波與無功補(bǔ)償電流的控制算法研究.rar

    隨著電力電子裝置越加廣泛的投入使用,電能得到了更加充分的應(yīng)用,但是伴隨而來的是越來越多的非線性、沖擊性負(fù)載的投入使用,電網(wǎng)中諧波污染日益嚴(yán)重,在針對(duì)此類諧波抑制和無功補(bǔ)償裝置的研究中,電力有源濾波器APF得到了廣泛應(yīng)用. 與傳統(tǒng)無源濾波器比較,有源電力濾波器具有動(dòng)態(tài)響應(yīng)特性好,濾波特性不受系統(tǒng)阻抗的影響等優(yōu)勢(shì).而APF所采用的諧波電流檢測(cè)方法,直接決定了諧波的檢測(cè)精度和跟蹤速度,是決定諧波補(bǔ)償特性的關(guān)鍵.本論文重點(diǎn)研究了諧波電流檢測(cè)方法. 在眾多有源濾波器的諧波及無功電流檢測(cè)算法中,基于三相瞬時(shí)無功功率理論的應(yīng)用最為廣泛.應(yīng)用此理論的i<,p>-i<,q>島檢測(cè)方法計(jì)算簡(jiǎn)單,具有較好實(shí)時(shí)性,適合電流快速檢測(cè)的優(yōu)點(diǎn);但同時(shí)也存在很多局限性. 本文首先通過分析、比較總結(jié)出各類APF的優(yōu)缺點(diǎn)和適用性,系統(tǒng)地研究了有源電力濾波器的兩個(gè)關(guān)鍵技術(shù):諧波電流檢測(cè)和PWM信號(hào)發(fā)生器的控制策略;在此基礎(chǔ)上,針對(duì)在負(fù)載電流有較大突變時(shí)補(bǔ)償電路會(huì)產(chǎn)生較大畸變影響補(bǔ)償效果的問題,以及三相電壓畸變時(shí)i<,p>-i<,q>檢測(cè)法存在的誤差等問題,從基于DSP控制的三相四線制并聯(lián)型有源電力濾波器的結(jié)構(gòu)出發(fā)進(jìn)行優(yōu)化設(shè)計(jì),提出了一種改進(jìn)的i<,p>-i<,q>檢測(cè)法,在該檢測(cè)法中增加了平衡.APF直流側(cè)電容總電壓和上下電容電壓的閉環(huán)控制,以消除負(fù)載電流突變時(shí)產(chǎn)生的畸變;并采用一種新穎的基于低通濾波的A相正序電壓提取單元來代替原始的i<,p>-i<,q>檢測(cè)法的PLL鎖相環(huán),在三相電壓畸變情況下仍可以正確提取A相正序電壓,以精確檢測(cè)出諧波和無功電流. 最后通過MATLAB6.5對(duì)系統(tǒng)進(jìn)行了仿真驗(yàn)證,仿真結(jié)果表明該算法能有效保證檢測(cè)效果的實(shí)時(shí)性和精確性,證明了該算法的可行性.

    標(biāo)簽: 有源電力濾波器 無功補(bǔ)償 控制

    上傳時(shí)間: 2013-04-24

    上傳用戶:jackgao

  • 基于LabVIEW和SOPC的智能型函數(shù)發(fā)生器的研究與設(shè)計(jì).rar

    函數(shù)發(fā)生器又名任意波形發(fā)生器,是一種常用的信號(hào)源,廣泛應(yīng)用于通信、雷達(dá)、導(dǎo)航等現(xiàn)代電子技術(shù)領(lǐng)域。信號(hào)發(fā)生器的核心技術(shù)是頻率合成技術(shù),主要方法有:直接模擬頻率合成、鎖相環(huán)頻率合成(PLL)、直接數(shù)字合成技術(shù)(DDS)。DDS是開環(huán)系統(tǒng),無反饋環(huán)節(jié),輸出響應(yīng)速度快,頻率穩(wěn)定度高。因此直接數(shù)字頻率合成技術(shù)是目前頻率合成的主要技術(shù)之一,其輸出信號(hào)具有相對(duì)較大的帶寬、快速的相位捷變、極高的相位分辨率和相位連續(xù)等優(yōu)點(diǎn)。本文的主要工作是采用SOPC結(jié)合虛擬儀器技術(shù),進(jìn)行DDS智能函數(shù)發(fā)生器的研制。 本文介紹了虛擬儀器技術(shù)的基本理論,簡(jiǎn)要闡述了儀器驅(qū)動(dòng)程序、VISA等相關(guān)技術(shù)。對(duì)SOPC技術(shù)進(jìn)行了深入的研究:SOPC技術(shù)是基于可編程邏輯器件的可重構(gòu)片上系統(tǒng),它作為SOC和CPLD/FPGA相結(jié)合的一項(xiàng)綜合技術(shù),結(jié)合了兩者的優(yōu)點(diǎn),集成了硬核或軟核CPU、DSP、鎖相環(huán)、存儲(chǔ)器、I/O接口及可編程邏輯,可以靈活高效地解決SOC方案,而且設(shè)計(jì)周期短,設(shè)計(jì)成本低,非常適合本設(shè)計(jì)的應(yīng)用。本文還對(duì)基于DDS原理的設(shè)計(jì)方案進(jìn)行了分析,介紹了DDS的基本理論以及數(shù)學(xué)綜合,在研究DDS原理的基礎(chǔ)上,利用SOPC技術(shù),在一片F(xiàn)PGA芯片上實(shí)現(xiàn)了整個(gè)函數(shù)發(fā)生器的硬件集成。 本文就函數(shù)發(fā)生器的設(shè)計(jì)制定了整體方案,對(duì)軟硬件設(shè)計(jì)原理及實(shí)現(xiàn)方法進(jìn)行了具體的介紹,包括整個(gè)系統(tǒng)的硬件電路,SOPC片上系統(tǒng)和PC端軟件的設(shè)計(jì)。在設(shè)計(jì)中,LabVIEW波形編輯軟件和函數(shù)發(fā)生器二者采用異步串口進(jìn)行通信。利用LabVIEW的強(qiáng)大功能,把波形的編輯,系統(tǒng)的設(shè)置放到計(jì)算機(jī)上完 成,具有人機(jī)界面友好、系統(tǒng)升級(jí)方便、節(jié)約硬件成本等諸多優(yōu)勢(shì)。同時(shí)充分利用了FPGA內(nèi)部大量的邏輯資源,將DDS模塊和微處理器模塊集成到一個(gè)單片F(xiàn)PGA上,改變了傳統(tǒng)的系統(tǒng)設(shè)計(jì)思路。通過對(duì)系統(tǒng)仿真和實(shí)際測(cè)試,結(jié)果表明該智能型函數(shù)發(fā)生器不僅能產(chǎn)生理想的輸出信號(hào),還具有集成度高、穩(wěn)定性好和擴(kuò)展性強(qiáng)等優(yōu)點(diǎn)。關(guān)鍵詞:智能型函數(shù)發(fā)生器,虛擬儀器,可編程片上系統(tǒng),直接數(shù)字合成技術(shù),NiosⅡ處理器。

    標(biāo)簽: LabVIEW SOPC 智能型

    上傳時(shí)間: 2013-07-09

    上傳用戶:zw380105939

  • FPGA內(nèi)全數(shù)字延時(shí)鎖相環(huán)的設(shè)計(jì).rar

    現(xiàn)場(chǎng)可編程門陣列(FPGA)的發(fā)展已經(jīng)有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬門至上千萬門的單片F(xiàn)PGA芯片。現(xiàn)在,F(xiàn)PGA已廣泛地應(yīng)用于通信、消費(fèi)類電子和車用電子類等領(lǐng)域,但國(guó)內(nèi)市場(chǎng)基本上是國(guó)外品牌的天下。 在高密度FPGA中,芯片上時(shí)鐘分布質(zhì)量變的越來越重要,時(shí)鐘延遲和時(shí)鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內(nèi)的時(shí)鐘延遲,減小時(shí)鐘偏差,主要有利用延時(shí)鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設(shè)計(jì)和模擬設(shè)計(jì)。雖然用模擬的方法實(shí)現(xiàn)的DLL所占用的芯片面積更小,輸出時(shí)鐘的精度更高,但從功耗、鎖定時(shí)間、設(shè)計(jì)難易程度以及可復(fù)用性等多方面考慮,我們更愿意采用數(shù)字的方法來實(shí)現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎(chǔ),對(duì)全數(shù)字延時(shí)鎖相環(huán)(DLL)電路進(jìn)行分析研究和設(shè)計(jì),在此基礎(chǔ)上設(shè)計(jì)出具有自主知識(shí)產(chǎn)權(quán)的模塊電路。 本文作者在一年多的時(shí)間里,從對(duì)電路整體功能分析、邏輯電路設(shè)計(jì)、晶體管級(jí)電路設(shè)計(jì)和仿真以及最后對(duì)設(shè)計(jì)好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結(jié)構(gòu)和工作原理,設(shè)計(jì)出了符合指標(biāo)要求的全數(shù)字DLL模塊電路,為開發(fā)自我知識(shí)產(chǎn)權(quán)的FPGA奠定了堅(jiān)實(shí)的基礎(chǔ)。 本文先簡(jiǎn)要介紹FPGA及其時(shí)鐘管理技術(shù)的發(fā)展,然后深入分析對(duì)比了DLL和PLL兩種時(shí)鐘管理方法的優(yōu)劣。接著詳細(xì)論述了DLL模塊及各部分電路的工作原理和電路的設(shè)計(jì)考慮,給出了全數(shù)字DLL整體架構(gòu)設(shè)計(jì)。最后對(duì)DLL整體電路進(jìn)行整體仿真分析,驗(yàn)證電路功能,得出應(yīng)用參數(shù)。在設(shè)計(jì)中,用Verilog-XL對(duì)部分電路進(jìn)行數(shù)字仿真,Spectre對(duì)進(jìn)行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設(shè)計(jì)采用TSMC0.18μmCMOS工藝庫(kù)建模,設(shè)計(jì)出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動(dòng)時(shí)間為28ps,在輸入100MHz時(shí)鐘時(shí)的功耗為200MW,達(dá)到了國(guó)外同類產(chǎn)品的相應(yīng)指標(biāo)。最后完成了輸出電路設(shè)計(jì),可以實(shí)現(xiàn)時(shí)鐘占空比調(diào)節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時(shí)鐘分頻等時(shí)鐘頻率合成功能。

    標(biāo)簽: FPGA 全數(shù)字 延時(shí)

    上傳時(shí)間: 2013-06-10

    上傳用戶:yd19890720

  • 基于FPGA控制的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).rar

    數(shù)據(jù)采集系統(tǒng)是信號(hào)與信息處理系統(tǒng)中不可缺少的重要組成部分,同時(shí)也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達(dá)系統(tǒng)以及無線基站系統(tǒng)中的應(yīng)用越來越廣泛。為了能夠滿足目前對(duì)軟件無線電接收機(jī)自適應(yīng)性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺(tái)上設(shè)計(jì)SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案及實(shí)現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設(shè)計(jì),并且使系統(tǒng)具有了較高的可適應(yīng)性、可擴(kuò)展性和可調(diào)試性。 在時(shí)序數(shù)字邏輯設(shè)計(jì)上,充分利用FPGA中豐富的時(shí)序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計(jì)數(shù)器等,能夠方便的完成對(duì)系統(tǒng)輸入輸出時(shí)鐘的精確控制以及根據(jù)系統(tǒng)需要對(duì)各處時(shí)序延時(shí)進(jìn)行修正。 在存儲(chǔ)器設(shè)計(jì)上,采用FPGA片內(nèi)存儲(chǔ)器。可根據(jù)系統(tǒng)需要隨時(shí)進(jìn)行設(shè)置,并且能夠方便的完成數(shù)據(jù)格式的合并、拆分以及數(shù)據(jù)傳輸率的調(diào)整。 在傳輸接口設(shè)計(jì)上,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式。通過FPGA中的宏功能模塊和IP資源實(shí)現(xiàn)了對(duì)這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進(jìn)行切換。 在系統(tǒng)工作過程控制上,通過VB程序編寫了應(yīng)用于PC端的上層控制軟件。并通過并行接口實(shí)現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機(jī)上完成對(duì)系統(tǒng)工作過程的控制和工作模式的選擇。 在系統(tǒng)調(diào)試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實(shí)時(shí)準(zhǔn)確的驗(yàn)證了在系統(tǒng)整個(gè)傳輸過程中數(shù)據(jù)的正確性和時(shí)序性,并極大的降低了用常規(guī)儀器觀測(cè)FPGA中眾多待測(cè)引腳的難度。 本文第四章針對(duì)FPGA中各功能模塊的邏輯設(shè)計(jì)進(jìn)行了詳細(xì)分析,并對(duì)每個(gè)模塊都給出了精確的仿真結(jié)果。同時(shí),文中還在其它章節(jié)詳細(xì)介紹了系統(tǒng)的硬件電路設(shè)計(jì)、并行接口設(shè)計(jì)、PCI接口設(shè)計(jì)、PC端控制軟件設(shè)計(jì)以及用于調(diào)試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對(duì)系統(tǒng)的仿真結(jié)果和測(cè)試結(jié)果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設(shè)計(jì)圖、實(shí)物圖及注釋詳細(xì)的相關(guān)源程序清單。

    標(biāo)簽: FPGA 控制 高速數(shù)據(jù)

    上傳時(shí)間: 2013-07-09

    上傳用戶:sdfsdfs

  • 超寬帶脈沖與MB-OFDM物理層的FPGA實(shí)現(xiàn)

    現(xiàn)代通信系統(tǒng)對(duì)帶寬和數(shù)據(jù)速率的要求越來越高,超寬帶(ultra-wideband,UWB)通信以其傳輸速率高、空間容量大、成本低、功耗低的優(yōu)點(diǎn),成為解決企業(yè)、家庭、公共場(chǎng)所等高速因特網(wǎng)接入的需求與越來越擁擠的頻率資源分配之間的矛盾的技術(shù)手段。 論文主要圍繞兩方面展開分析:一是介紹用于UWB無載波脈沖調(diào)制及直接序列碼分多址調(diào)制(DS-CDMA)的新型脈沖,即Hermite正交脈沖,并且分析了這種構(gòu)建UWB多元通信和多用戶通信的系統(tǒng)性能。二是分析了UWB的多帶頻分復(fù)用物理層提案(MBOA)的調(diào)制技術(shù),并在FPGA上實(shí)現(xiàn)了調(diào)制模塊。正交Hermite脈沖集被提出用于UWB的M元雙正交調(diào)制系統(tǒng),獲得高數(shù)據(jù)速率。調(diào)整脈沖的脈寬因子和中心頻率能使脈沖滿足FCC的頻譜要求。M元雙正交調(diào)制的接收機(jī)需要M/2個(gè)相關(guān)器,遠(yuǎn)比M元正交調(diào)制所需的相關(guān)器數(shù)量少。誤碼率一定時(shí),維數(shù)M的增加可獲得高的比特率和低的信噪比。雖然高階的Hermite脈沖易受抖動(dòng)時(shí)延的影響,但當(dāng)抖動(dòng)時(shí)延范圍小于0.02ns時(shí),其影響較為不明顯。本文認(rèn)為1~8階的Hermite脈沖皆可用,可構(gòu)成16元雙正交系統(tǒng)。 正交Hermite脈沖集也可以構(gòu)造UWB多用戶系統(tǒng)。各用戶的信息用不同的Hermite脈沖同時(shí)傳輸,其多用戶的誤比特率上限低于高斯單脈沖構(gòu)成的PPM多用戶系統(tǒng)的誤比特率,所以其系統(tǒng)性能更優(yōu)。正交Hermite脈沖還可以用于UWB的DS-CDMA調(diào)制,在8個(gè)脈沖可用的情況下,最多可容64個(gè)用戶同時(shí)通信。 基于MBOA提出的UWB物理層協(xié)議,本文用Verilog硬件語言實(shí)現(xiàn)了調(diào)制與解調(diào)結(jié)構(gòu),并用Modelsim做了時(shí)序驗(yàn)證。用Verilog編程實(shí)現(xiàn)的輸出數(shù)據(jù)與Matlab生成的UWB建模的輸出結(jié)果一致。為了達(dá)到UWBMB-OFDM系統(tǒng)的FFT處理器的要求,一個(gè)混和基多通道流水線的FFT算法結(jié)構(gòu)被提出。其有效的實(shí)現(xiàn)方法也被提出。這種結(jié)構(gòu)采用多通道以獲得高的數(shù)據(jù)吞吐量。此外,它用于存儲(chǔ)和復(fù)數(shù)乘法器的硬件損耗相比其他的FFT處理器是最少的。高基的FFT蝶算減少了復(fù)數(shù)乘法器的數(shù)量。在132MHz的工作頻率下,整個(gè)128點(diǎn)FFT變換在此結(jié)構(gòu)模式下只需要242.4ns,滿足了MBOA的要求。

    標(biāo)簽: MB-OFDM FPGA 超寬帶 脈沖

    上傳時(shí)間: 2013-07-29

    上傳用戶:TI初學(xué)者

  • 基于FPGA和DSP的紅外圖像預(yù)處理算法研究

    隨著微電子技術(shù)的發(fā)展,可編程邏輯器件取得了迅速的發(fā)展,其功能日益強(qiáng)大,F(xiàn)PGA內(nèi)部可用邏輯資源飛速增長(zhǎng),近來推出的FPGA都針對(duì)數(shù)字信號(hào)處理的特點(diǎn)做了特定設(shè)計(jì),集成了存儲(chǔ)器、鎖相環(huán)(PLL)、硬件乘法器、DSP模塊等,通過使用各個(gè)公司提供的FPGA開發(fā)軟件使用硬件描述語言,可以實(shí)現(xiàn)特定的信號(hào)處理算法,如FFT、FIR等算法,為電子設(shè)計(jì)工程師提供了新的選擇。實(shí)時(shí)圖像處理系統(tǒng)采用FPGA+DSP的結(jié)構(gòu)來完成整個(gè)復(fù)雜的圖像處理算法。將圖像處理算法進(jìn)行分類,F(xiàn)PGA和DSP份協(xié)作發(fā)揮各自的長(zhǎng)處,對(duì)于算法實(shí)現(xiàn)簡(jiǎn)單、運(yùn)算量大、實(shí)時(shí)性高的這類處理過程由大容量高性能的FPGA實(shí)現(xiàn),DSP則用來處理經(jīng)過預(yù)處理后的圖像數(shù)據(jù),來運(yùn)行算法結(jié)構(gòu)復(fù)雜,乘加運(yùn)算多的算法。整個(gè)系統(tǒng)主要包括FPGA處理單元、DSP處理單元以及PCI接口通訊三個(gè)部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及應(yīng)用,完成了Stratix芯片的選型。設(shè)計(jì)了數(shù)字圖像處理板的電路原理圖和PCB設(shè)計(jì)圖。并對(duì)電路板進(jìn)行調(diào)試,工作正常。(2)完成了FPGA程序下載電纜的PCB電路設(shè)計(jì),并調(diào)試成功,應(yīng)用到FPGA的調(diào)試下載配置中,取得了良好的實(shí)驗(yàn)與經(jīng)濟(jì)效果。(3)充分利用FPGA的設(shè)計(jì)開發(fā)軟件與工具,完成了中值濾波、形態(tài)學(xué)濾波和自適應(yīng)閾值的FPGA實(shí)現(xiàn),并給出了詳細(xì)的實(shí)現(xiàn)過程。將算法下載到FPGA芯片,經(jīng)過試驗(yàn)調(diào)試,達(dá)到要求。(4)研究了PCI接口通訊的實(shí)現(xiàn)方式,選用PCI9054芯片實(shí)現(xiàn)通訊,完成PCI接口電路設(shè)計(jì),經(jīng)過調(diào)試,實(shí)現(xiàn)了中斷、DMA等方式,滿足了數(shù)據(jù)傳輸?shù)囊蟆#?)學(xué)習(xí)了C6701DSP芯片的工作特性以及內(nèi)部功能結(jié)構(gòu),完成了DSP外圍存儲(chǔ)器的擴(kuò)展、時(shí)鐘信號(hào)發(fā)生以及電源模塊等外圍電路的設(shè)計(jì)。

    標(biāo)簽: FPGA DSP 紅外 圖像預(yù)處理

    上傳時(shí)間: 2013-07-16

    上傳用戶:xiaowei314

主站蜘蛛池模板: 扎鲁特旗| 乳山市| 沐川县| 房产| 小金县| 噶尔县| 普兰店市| 绥棱县| 若尔盖县| 马边| 云浮市| 黄石市| 兴隆县| 克东县| 潼关县| 普洱| 屯昌县| 邵阳市| 沧州市| 图片| 平顶山市| 三河市| 山西省| 合江县| 乌海市| 榆中县| 桃源县| 卫辉市| 叶城县| 鄱阳县| 监利县| 正镶白旗| 辽宁省| 宜章县| 石首市| 调兵山市| 龙陵县| 唐河县| 陕西省| 太仆寺旗| 湖南省|