數據采集系統是信號與信息處理系統中不可缺少的重要組成部分,同時也是軟件無線電系統中的核心模塊,在現代雷達系統以及無線基站系統中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現在高性能FPGA平臺上設計SOC系統的思路,本文提出了由高速高精度A/D轉換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數據采集系統設計方案及實現方法。其中FPGA作為本系統的控制核心和傳輸橋梁,發揮了極其重要的作用。通過FPGA不僅完成了系統中全部數字電路部分的設計,并且使系統具有了較高的可適應性、可擴展性和可調試性。 在時序數字邏輯設計上,充分利用FPGA中豐富的時序資源,如鎖相環PLL、觸發器,緩沖器FIFO、計數器等,能夠方便的完成對系統輸入輸出時鐘的精確控制以及根據系統需要對各處時序延時進行修正。 在存儲器設計上,采用FPGA片內存儲器。可根據系統需要隨時進行設置,并且能夠方便的完成數據格式的合并、拆分以及數據傳輸率的調整。 在傳輸接口設計上,采用并行接口和PCI總線接口的兩種數據傳輸模式。通過FPGA中的宏功能模塊和IP資源實現了對這兩種接口的邏輯控制,可使系統方便的在兩種傳輸模式下進行切換。 在系統工作過程控制上,通過VB程序編寫了應用于PC端的上層控制軟件。并通過并行接口實現了PC和FPGA之間的交互,從而能夠方便的在PC機上完成對系統工作過程的控制和工作模式的選擇。 在系統調試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實時準確的驗證了在系統整個傳輸過程中數據的正確性和時序性,并極大的降低了用常規儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設計進行了詳細分析,并對每個模塊都給出了精確的仿真結果。同時,文中還在其它章節詳細介紹了系統的硬件電路設計、并行接口設計、PCI接口設計、PC端控制軟件設計以及用于調試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統的仿真結果和測試結果給出了分析及討論。最后還附上了系統的PCB版圖、FPGA邏輯設計圖、實物圖及注釋詳細的相關源程序清單。
上傳時間: 2013-06-09
上傳用戶:lh25584
Topweaver 一個很好用的HDL設計工具,能夠自動將子模塊聚合成一個頂層文件,DLL/PLL資源為我們提供了很好的頻率合成方法。但是一些時候人們依然通過編寫HDL代碼來實現時鐘的分頻,以實現特殊的分頻系數,可調節的占空比和其它DLL/PLL不容易實現的功能。
上傳時間: 2013-07-19
上傳用戶:gongxinshiwo@163.com
鎖相環基本原理,鑒相器,壓控振蕩器,低通濾波器
標簽: pll
上傳時間: 2013-04-24
上傳用戶:portantal
為了滿足寬頻段、細步進頻率綜合器的工程需求,對基于多環鎖相的頻率合成器進行了分析和研究。在對比傳統單環鎖相技術基礎上,介紹了采用DDS+PLL多環技術實現寬帶細步進頻綜,輸出頻段10~13 GHz,頻率步進10 kHz,相位噪聲達到-92 dBc/Hz@1 kHz,雜散抑制達到-68 dBc,滿足實際工程應用需求。
上傳時間: 2013-10-12
上傳用戶:Late_Li
本電路為寬帶直接變頻發射機模擬部分的完整實施方案(模擬基帶輸入、RF輸出)。通過使用鎖相環(PLL)和寬帶集成電壓控制振蕩器(VCO),本電路支持500 MHz至4.4 GHz范圍內的RF頻率。PLL中的LO執行諧波濾波,確保提供出色的正交精度。低噪聲LDO確保電源管理方案對相位噪聲和EVM沒有不利影響。這種器件組合可以提供500 MHz至4.4 GHz頻率范圍內業界領先的直接變頻發射機性能。
上傳時間: 2013-11-23
上傳用戶:墻角有棵樹
該款立體聲調制度監視儀/分析儀可以保證FM發射記優質工作和 FM 電臺保持在最大的調制電平或對發射機的性能進行檢測。根據全美和國際標準,該款監視儀特設頻率合成的RF預選器,可按50KHZ檔預選頻率。精確 的 基帶解調,PLL 立體聲信道解碼,線性相位濾波器,為監視調制度電平和性能的檢測提供了全面的方便的測試。多路音頻輸入可供檢測和外接失真儀。該款儀器外接天線時可與低電平 RF輸入端連接,也可經傳輸線耦合到高電平 RF輸入端。
上傳時間: 2013-11-15
上傳用戶:skhlm
The MAX2870 ultra-wideband phase-locked loop (PLL) and voltagecontrol oscillator (VCO) can operate in both integer-N and fractional-Nmodes, similar to the Analog Devices ADF4350 wideband synthesizer.This application note compares the MAX2870 and ADF4350 registers andloop filter design in detail. Users who already familiar with ADF4350 canuse this application note as a quick design reference.
上傳時間: 2014-12-23
上傳用戶:變形金剛
Abstract: Many industrial/scientific/medical (ISM) band radio frequency (RF) products use crystal oscillators to generate areference for the phase-locked loop (PLL)-based local oscillator (LO). This tutorial provides a basic description of theISM-RF Crystal Calculator, which can be used to calculate various impacts on crystal frequency accuracy and startupmargin for such an LO.
上傳時間: 2013-11-15
上傳用戶:JasonC
在非相參雷達測試系統中,頻率合成技術是其中的關鍵技術.針對雷達測試系統的要求,介紹了一種用DDS激勵PLL的X波段頻率合成器的設計方案。文中給出了主要的硬件選擇及具體電路設計,通過對該頻率合成器的相位噪聲和捕獲時間的分析,及對樣機性能的測試,結果表明該X波段頻率合成器帶寬為800 MHz、輸出相位噪聲優于-80 dBc/Hz@10 kHz、頻率分辨率達0.1 MHz, 可滿足雷達測試系統系統的要求。測試表明,該頻率合成器能產生低相噪、高分辨率、高穩定度的X波段信號,具有較好的工程應用價值。
上傳時間: 2013-10-21
上傳用戶:pkkkkp
鎖相環是一種反饋系統,其中電壓控制振蕩器(VCO)和相位比較器相互連接,使得振蕩器可以相對于參考信號維持恒定的相位角度。鎖相環可用來從固定的低頻信號生成穩定的輸出高頻信號等。
上傳時間: 2013-11-22
上傳用戶:waixingren