是一個用于soc的32bit risc核,文件包括了核的Rtl代碼,文檔、testbench碼。
標(biāo)簽: risc soc bit 32
上傳時間: 2014-12-20
上傳用戶:壞壞的華仔
The xapp851.zip archive includes the following subdirectories. The specific contents of each subdirectory below: \Rtl - HDL design files \sim - simulation files \synth - Synthesis related files \par - Place/Route related files
標(biāo)簽: subdirectories The following includes
上傳時間: 2014-01-25
上傳用戶:lepoke
nec 78F0413的例子程序,里面有LCD,Rtl和PORT的操作,學(xué)NEC的朋友可以使用
標(biāo)簽: 78F0413 nec LCD 程序
上傳時間: 2017-05-30
上傳用戶:Altman
使用函數(shù)實現(xiàn)簡單的八位處理器 軟件開發(fā)環(huán)境:ISE 7.1i 仿真環(huán)境:ISE Simulator 1. 這個實例實現(xiàn)通過ISE Simulator工具實現(xiàn)一個可以進行兩個八位操作數(shù)四種操作的簡單處理器; 2. 工程在project文件夾中,雙擊mpc.ise文件打開工程; 3. 源文件在Rtl文件夾中,mpc.v為設(shè)計文件,mpc_tb.tbw是仿真波形文件; 4. 打開工程后,在工程瀏覽器中選擇mpc_tb.tbw,在Process View中雙擊“Simulation Behavioral Model”選項,進行行為仿真,即可得到仿真結(jié)果。
標(biāo)簽: Simulator ISE 7.1 函數(shù)
上傳時間: 2014-01-06
上傳用戶:mhp0114
典型實例10.8 字符LCD接口的設(shè)計與實現(xiàn) 軟件開發(fā)環(huán)境:ISE 7.1i 硬件開發(fā)環(huán)境:紅色颶風(fēng)II代-Xilinx版 1. 本實例控制開發(fā)板上面的LCD的顯示; 2. 工程在\project文件夾里面 3. 源文件和管腳分配在\Rtl文件夾里面 4. 下載文件在\download文件夾里面,.mcs為PROM模式下載文件,.bit為JTAG調(diào)試下載文件。
標(biāo)簽: LCD Xilinx 10.8 ISE
上傳時間: 2013-12-26
上傳用戶:shawvi
完整的等精度頻率相位計,包含了項目文件、VHDL源代碼、Rtl電路圖
標(biāo)簽: 等精度 相位計 頻率
上傳時間: 2014-01-11
上傳用戶:cc1
教你用各種方法實現(xiàn)分頻,實現(xiàn)良好的時序。個你的Rtl開發(fā)增加經(jīng)驗
標(biāo)簽: 分頻
上傳時間: 2017-08-07
上傳用戶:jjj0202
用VHDL語言描述的用鎖存器,加法計數(shù)器,ROM存儲器構(gòu)成的Rtl圖
標(biāo)簽: VHDL 語言 鎖存器
上傳時間: 2013-12-12
上傳用戶:vodssv
MC8051IP核的FPGA實現(xiàn)與應(yīng)用;VHDL;MC8051IP核;Rtl封裝
標(biāo)簽: MC8051IP核的FPGA實現(xiàn)
上傳時間: 2015-04-07
上傳用戶:543463669
在數(shù)字電路的設(shè)計中,時序設(shè)計是一個系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計方法中,對時序控制的抽象度也相應(yīng)提高,因此在設(shè)計中較難把握,但在理解Rtl電路時序模型的基礎(chǔ)上,采用合理的設(shè)計方法在設(shè)計復(fù)雜數(shù)字系統(tǒng)是行之有效的,通過許多設(shè)計實例證明采用這種方式可以使電路的后仿真通過率大大提高,并且系統(tǒng)的工作頻率可以達(dá)到一個較高水平。
標(biāo)簽: CPLD FPGA
上傳時間: 2015-10-08
上傳用戶:shzweh1234
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1