附件為:pdf轉cad軟件最新版 PDF Fly V7.1安裝文件。還附有自制的Crack,把我的文件 貼到裝好的目錄下就行了!沒有30天限制。 附pdf轉cad軟件使用教程: 1、pdf轉cad軟件的界面比較簡單的,如下圖,點擊ADD添加你要轉換的PDF文件,然后下一步 2、選擇DXF格式,然后在右邊的option里面還可以進行相關的設置 3、然后再下一步。step 3頁面只要點最下面的 convert 就可以了 轉完以后同樣線條沒有什么大問題的,只是文字肯定是被打碎的,你自己需要刪除后重新輸入要重新輸入。
上傳時間: 2013-10-22
上傳用戶:ardager
Introduction to Xilinx Packaging Electronic packages are interconnectable housings for semiconductor devices. The major functions of the electronic packages are to provide electrical interconnections between the IC and the board and to efficiently remove heat generated by the device. Feature sizes are constantly shrinking, resulting in increased number of transistors being packed into the device. Today's submicron technology is also enabling large-scale functional integration and system-on-a-chip solutions. In order to keep pace with these new advancements in silicon technologies, semiconductor packages have also evolved to provide improved device functionality and performance. Feature size at the device level is driving package feature sizes down to the design rules of the early transistors. To meet these demands, electronic packages must be flexible to address high pin counts, reduced pitch and form factor requirements. At the same time,packages must be reliable and cost effective.
上傳時間: 2013-11-21
上傳用戶:不懂夜的黑
針對傳統集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現了擴頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現NCO模塊,在下變頻模塊調用了硬核乘法器并引入CIC濾波器進行低通濾波,給出了DQPSK解調的原理和實現方法,推導出一種簡便的引入?仔/4固定相移的實現方法。采用模塊化的設計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發板上成功實現了整個系統。測試結果表明該系統正確實現了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
上傳時間: 2013-11-19
上傳用戶:neu_liyan
本文利用Verilog HDL 語言自頂向下的設計方法設計多功能數字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點,并通過Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成綜合、仿真。此程序通過下載到FPGA 芯片后,可應用于實際的數字鐘顯示中。 關鍵詞:Verilog HDL;硬件描述語言;FPGA Abstract: In this paper, the process of designing multifunctional digital clock by the Verilog HDL top-down design method is presented, which has shown the readability, portability and easily understanding of Verilog HDL as a hard description language. Circuit synthesis and simulation are performed by Altera QuartusⅡ 4.1 and ModelSim SE 6.0. The program can be used in the truly digital clock display by downloading to the FPGA chip. Keywords: Verilog HDL;hardware description language;FPGA
上傳時間: 2013-11-10
上傳用戶:hz07104032
PCB設計問題集錦 問:PCB圖中各種字符往往容易疊加在一起,或者相距很近,當板子布得很密時,情況更加嚴重。當我用Verify Design進行檢查時,會產生錯誤,但這種錯誤可以忽略。往往這種錯誤很多,有幾百個,將其他更重要的錯誤淹沒了,如何使Verify Design會略掉這種錯誤,或者在眾多的錯誤中快速找到重要的錯誤。 答:可以在顏色顯示中將文字去掉,不顯示后再檢查;并記錄錯誤數目。但一定要檢查是否真正屬于不需要的文字。 問: What’s mean of below warning:(6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule.答:這是有關制造方面的一個檢查,您沒有相關設定,所以可以不檢查。 問: 怎樣導出jop文件?答:應該是JOB文件吧?低版本的powerPCB與PADS使用JOB文件。現在只能輸出ASC文件,方法如下STEP:FILE/EXPORT/選擇一個asc名稱/選擇Select ALL/在Format下選擇合適的版本/在Unit下選Current比較好/點擊OK/完成然后在低版本的powerPCB與PADS產品中Import保存的ASC文件,再保存為JOB文件。 問: 怎樣導入reu文件?答:在ECO與Design 工具盒中都可以進行,分別打開ECO與Design 工具盒,點擊右邊第2個圖標就可以。 問: 為什么我在pad stacks中再設一個via:1(如附件)和默認的standardvi(如附件)在布線時V選擇1,怎么布線時按add via不能添加進去這是怎么回事,因為有時要使用兩種不同的過孔。答:PowerPCB中有多個VIA時需要在Design Rule下根據信號分別設置VIA的使用條件,如電源類只能用Standard VIA等等,這樣操作時就比較方便。詳細設置方法在PowerPCB軟件通中有介紹。 問:為什么我把On-line DRC設置為prevent..移動元時就會彈出(圖2),而你們教程中也是這樣設置怎么不會呢?答:首先這不是錯誤,出現的原因是在數據中沒有BOARD OUTLINE.您可以設置一個,但是不使用它作為CAM輸出數據. 問:我用ctrl+c復制線時怎設置原點進行復制,ctrl+v粘帖時總是以最下面一點和最左邊那一點為原點 答: 復制布線時與上面的MOVE MODE設置沒有任何關系,需要在右鍵菜單中選擇,這在PowerPCB軟件通教程中有專門介紹. 問:用(圖4)進行修改線時拉起時怎總是往左邊拉起(圖5),不知有什么辦法可以輕易想拉起左就左,右就右。答: 具體條件不明,請檢查一下您的DESIGN GRID,是否太大了. 問: 好不容易拉起右邊但是用(圖6)修改線怎么改怎么下面都會有一條不能和在一起,而你教程里都會好好的(圖8)答:這可能還是與您的GRID 設置有關,不過沒有問題,您可以將不需要的那段線刪除.最重要的是需要找到布線的感覺,每個軟件都不相同,所以需要多練習。 問: 尊敬的老師:您好!這個圖已經畫好了,但我只對(如圖1)一種的完全間距進行檢查,怎么錯誤就那么多,不知怎么改進。請老師指點。這個圖在附件中請老師幫看一下,如果還有什么問題請指出來,本人在改進。謝!!!!!答:請注意您的DRC SETUP窗口下的設置是錯誤的,現在選中的SAME NET是對相同NET進行檢查,應該選擇NET TO ALL.而不是SAME NET有關各項參數的含義請仔細閱讀第5部教程. 問: U101元件已建好,但元件框的拐角處不知是否正確,請幫忙CHECK 答:元件框等可以通過修改編輯來完成。問: U102和U103元件沒建完全,在自動建元件參數中有幾個不明白:如:SOIC--》silk screen欄下spacing from pin與outdent from first pin對應U102和U103元件應寫什么數值,還有這兩個元件SILK怎么自動設置,以及SILK內有個圓圈怎么才能畫得與該元件參數一致。 答:Spacing from pin指從PIN到SILK的Y方向的距離,outdent from first pin是第一PIN與SILK端點間的距離.請根據元件資料自己計算。
上傳時間: 2014-01-03
上傳用戶:Divine
This document provides practical, common guidelines for incorporating PCI Express interconnect layouts onto Printed Circuit Boards (PCB) ranging from 4-layer desktop baseboard designs to 10- layer or more server baseboard designs. Guidelines and constraints in this document are intended for use on both baseboard and add-in card PCB designs. This includes interconnects between PCI Express devices located on the same baseboard (chip-to-chip routing) and interconnects between a PCI Express device located “down” on the baseboard and a device located “up” on an add-in card attached through a connector. This document is intended to cover all major components of the physical interconnect including design guidelines for the PCB traces, vias and AC coupling capacitors, as well as add-in card edge-finger and connector considerations. The intent of the guidelines and examples is to help ensure that good high-speed signal design practices are used and that the timing/jitter and loss/attenuation budgets can also be met from end-to-end across the PCI Express interconnect. However, while general physical guidelines and suggestions are given, they may not necessarily guarantee adequate performance of the interconnect for all layouts and implementations. Therefore, designers should consider modeling and simulation of the interconnect in order to ensure compliance to all applicable specifications. The document is composed of two main sections. The first section provides an overview of general topology and interconnect guidelines. The second section concentrates on physical layout constraints where bulleted items at the beginning of a topic highlight important constraints, while the narrative that follows offers additional insight.
上傳時間: 2014-01-24
上傳用戶:s363994250
學習西門子S7-300/400PLC編程用。
上傳時間: 2015-01-02
上傳用戶:ifree2016
pkpm2005破解版安裝方式: 一、Windows XP下PKPM的安裝方法: 1. 先安裝正版的 PKPM 。 2. 將本機的 system32\WinSCard.DLL 改名為 SysCard.DLL 。 3. 將本破解包里的 WinSCard.INI 復制到 C: 盤根目錄。 4. 將本破解包里的 WinSCard.DLL 復制到系統system32目錄。 5. 將本破解包里的 WinSCard.DLL 復制到pkpm里各模塊目錄下。 二、Win 7下PKPM的安裝方法: 1.解壓后有兩個文件夾:(PKPM2005.12.17)和(PKPM2005.12.17綜合破解方案) 先打開前一個文件夾安裝正版的 PKPM 。 2. 打開后一個文件夾將本機的 system32\WinSCard.DLL 改名為 SysCard.DLL 。 3. 將本破解包里的 WinSCard.INI 復制到 C: 盤根目錄。 4. 將本破解包里的 WinSCard.DLL 復制到系統system32目錄。 5. 將本破解包里的 WinSCard.DLL 復制到pkpm里各模塊目錄下(就是安裝好的程序中的所有文件夾)。 6。還有WinSCard.INI 復制到 C: 盤根目錄需要在安全模式下進行。 注意:(windows7中修改系統文件需要獲得TrustedInstaller權限,具體修改方法:在WINDOWS7下要刪除某些文件或文件夾時提示“您需要TrustedInstaller提供的權限才能對此文件進行更改”,這種情況是因為我們在登陸系統時的管理員用戶名無此文件的管理權限,而此文件的管理權限是“TrustedInstaller”這個用戶,在控制面板的用戶管理里面是看不到的。要想對這個文件或文件夾進行操作,可以用以下方法進行:在此文件或文件夾上點右鍵,選“屬性”→“安全”,這時在“組或用戶名”欄可以看到一個“TrustedInstaller”用戶名,而登陸系統的管理員用戶名沒有此文件的“完全控制”權限,這時我們可以選擇“高級”→“所有者”→“編輯”,在“將所有者更改為”欄中選擇登陸系統的管理員用戶名,然后點“應用”,這時出現“如果您剛獲得此對象的所有權,在查看或更改權限之前,您將需關閉并重新打開此對象的屬性”對話框,點“確定”,再點兩個“確定”,在“安全”對話框中選“編輯”,出現了該文件或文件夾“的權限”對話框,在上面的欄中選中登陸系統的管理員用戶名,在下面的欄中選擇全部“允許”,然后點“應用”,再點兩個“確定”,這時你就可以擁有該文件或文件夾的更改權限了。) 這里有兩份破解包,雖然有些文件相同,但針對不同用戶,可能一個包不能破解,所以推出兩包破解綜合方案,這兩個包文件名分別為:pkpmcr1.rar和pkpmcr2.rar,下載后,分別解壓,先運行pkpmcr1.rar中的setup.bat文件,如果提示:“一個文件正在使用,已復制0個文件。”并運行PKPM后發現未能破解,請將pkpmcr2.rar包中WinSCard.DLL文件復制到PKPM各模塊所在文件夾中,即可完成破解,本站試用過結構、建筑、鋼結構三個模塊,均可用,如需應用到工程實際中,請與正版對比后,斟酌使用,謝謝。本站對其未對比就使用此破解版導致的不良后果,不負責任,切記。本貼已關閉,有事請在本版開新貼說明。 這是PKPM2005.12.17版綜合破解方案的第二包,文件名是pkpmcr2.rar,應用請遵循第一貼的說明,這二個包是有區別的,雖然文件名和大小及其屬性相同,但還是有區別的,請看兩個包中的說明文件,如果包1未能成功破解,請用包2,謝謝. 這里FTP里有以下軟件可以下載用戶名xudown密碼down ftp://219.153.14.92/APM2005.exe ftp://219.153.14.92/PKPM2005.12.17.rar ftp://219.153.14.92/比較工具.exe ftp://219.153.14.92/橋梁通安裝狗.exe ftp://219.153.14.92/正版鎖計算模型的結果.rar
上傳時間: 2013-10-23
上傳用戶:gxy670166755
磁盤調度設計,磁盤調度算法的實現,包括 先來先服務調度算法 最短尋道優先調度算法 掃描算法 循環掃描算法 N—Step—SCAN算法
上傳時間: 2015-01-11
上傳用戶:lhw888
This Unix C code monitors a web server every few minutes by trying to retrieve its home page. It sends you email when it can t connect, and every so often while the server is still down. It sends a final message when it comes back up. If you have email paging, just direct the email to your pager address.
標簽: monitors retrieve minutes server
上傳時間: 2015-01-11
上傳用戶:pompey