亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

TAP

  • jtag TAP控制狀態機代碼 verilog VHDL

    jtag TAP控制狀態機代碼 verilog VHDL

    標簽: verilog jtag VHDL TAP

    上傳時間: 2017-07-19

    上傳用戶:妄想演繹師

  • A case study on D-AMPS 1900 channels. An exact analytical expression for the tracking MSE on two-TAP

    A case study on D-AMPS 1900 channels. An exact analytical expression for the tracking MSE on two-TAP FIR channels is presented and utilized.

    標簽: analytical expression channels tracking

    上傳時間: 2013-12-01

    上傳用戶:edisonfather

  • phuong phap so bai TAP

    phuong phap so bai TAP

    標簽: phuong phap bai TAP

    上傳時間: 2017-08-21

    上傳用戶:familiarsmile

  • de hoan thanh bai TAP toi da rat vat va, mong cac ban xem va gop y kien , xin cam on

    de hoan thanh bai TAP toi da rat vat va, mong cac ban xem va gop y kien , xin cam on

    標簽: thanh hoan mong kien

    上傳時間: 2017-08-23

    上傳用戶:xauthu

  • day la bai TAP ve c cac ban down ve hoc nhe

    day la bai TAP ve c cac ban down ve hoc nhe

    標簽: down ve day bai

    上傳時間: 2017-09-20

    上傳用戶:lunshaomo

  • NS3實現TAP bridge連接的兩用戶和一服務器的仿真

    NS3實現TAP bridge連接的兩用戶和一服務器的仿真。用戶和服務器都基于樹莓派2.真實數據傳輸通過NS3仿真器

    標簽: 服務器

    上傳時間: 2022-06-20

    上傳用戶:

  • 基于FPGA的MIPS_CPU的設計.rar

    本文完成了對MIPS-CPU的指令集確定,流水線與架構設計,代碼編寫,并且在x86計算機上搭建了稱為gccmips_elf的仿真系統,完成了對MIPS-CPU硬件系統的模擬仿真,最終完成FPGA芯片的下載與實現。 @@ 本文完成了包含34條指令的MIPS-CPU指令集的制定,完成了整個MIPS-CPU的架構設計與5級流水線級數的確定。制定了整個CPU的主控制模塊的狀態轉移圖;根據MIPS-CPU的指令集的模式,完成了對不同模式下的指令的分析,給出了相應的取指,譯碼,產生新的程序存儲器尋址地址,執行,數據存儲器與寄存器文件回寫的控制信號,完成取指令模塊,譯碼模塊,執行模塊,數據回寫等模塊代碼的編寫,從而完成了流水線模塊的代碼設計。 @@ 重點分析了由于流水線設計而引入的競爭與冒險,分析了在不同流水線階段可能存在的競爭與冒險,對引起競爭與冒險的原因進行了確定,并通過增加一些電路邏輯來避免競爭與冒險的發生,完成了競爭與冒險檢測電路模塊以及數據回寫前饋電路模塊的代碼編寫,從而解決了競爭與冒險的問題,使設計的5級流水線得以暢順實現。 @@ 完成了MIPS-CPU的仿真系統平臺的搭建,該仿真器用來對應用程序進行編譯,鏈接與執行,生成相應匯編語言程序以及向量文件(16進制機器碼);并且同時產生相關的Modelsim仿真,及Quartus II下載驗證的文件。本設計利用該仿真系統來評估設計的MIPS-CPU的硬件系統,模擬仿真結果證明本文設計的MIPS-CPU可以實現正常功能。本論文課題的研究成功對今后從事專用RISC-CPU設計的同行提供了有益的參考。 @@ 最終將設計的MIPS-CPU下載到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II軟件進行了編譯與驗證,對設計的MIPS-CPU的資源使用,關鍵路徑上的時序,布線情況進行了分析,最終完成各個指標的檢查,并且借助Quartus II軟件內嵌的Signal TAP軟件進行軟硬件聯合調試,結果表明設計的MIPS-CPU功能正常,滿足約束,指標正確。 @@關鍵詞 MIPS;流水線;競爭與冒險;仿真器;FPGA

    標簽: MIPS_CPU FPGA

    上傳時間: 2013-07-31

    上傳用戶:gjzeus

  • FPGA可配置端口電路的設計.rar

    可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。

    標簽: FPGA 可配置 端口

    上傳時間: 2013-07-20

    上傳用戶:頂得柱

  • 用于畫IC版圖的skill程序

    用于畫IC版圖的skill程序,skill程序快速定義用MultipartPath畫TAP的template

    標簽: skill IC版圖 程序

    上傳時間: 2013-07-01

    上傳用戶:bruce

  • signal TAP使用指南

    詳細介紹了altera的singnalTAP的使用指南

    標簽: signal TAP 使用指南

    上傳時間: 2013-05-17

    上傳用戶:zhuimenghuadie

主站蜘蛛池模板: 木兰县| 信宜市| 手游| 乐都县| 安龙县| 双牌县| 兴业县| 通榆县| 南京市| 富裕县| 乌什县| 宝山区| 曲阜市| 肇庆市| 宁国市| 香格里拉县| 宣武区| 祁东县| 海丰县| 诸城市| 柞水县| 闻喜县| 乌拉特前旗| 绵阳市| 牟定县| 丘北县| 公主岭市| 南通市| 水富县| 泾源县| 土默特左旗| 宽甸| 宜阳县| 盐城市| 乐山市| 尉氏县| 丹凤县| 广宁县| 高陵县| 宝山区| 岳阳市|