亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

TTL-CMOS-ECL-HTL

  • FPGA可配置端口電路的設計

    可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。

    標簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • CMOS Logic Circuit Design (英).pdf

    資料->【E】光盤論文->【E5】英文書籍->CMOS Logic Circuit Design (英).pdf

    標簽: Circuit Design Logic CMOS

    上傳時間: 2013-05-22

    上傳用戶:ecooo

  • 74HC系列CMOS電路手冊

    74HC系列CMOS電路的數據手冊大全,電子工程師必備。

    標簽: CMOS 74 HC 電路

    上傳時間: 2013-04-24

    上傳用戶:thinode

  • CMOS資料AR0130

    美光CMOS芯片資料分享。自己研發的電路,根據自己的愛好研發出來的。

    標簽: CMOS 0130 AR

    上傳時間: 2013-04-24

    上傳用戶:zhengxueliang

  • CMOS模擬集成電路設計-艾倫

    CMOS模擬集成電路設計,IC必備參考書

    標簽: CMOS 模擬集成 電路設計

    上傳時間: 2013-04-24

    上傳用戶:leehom61

  • TTL門電路與CMOS門電路的傳輸電氣比較

    關于如何理解門電路的傳輸電氣特性的理論分析,對于更好的使用門電路做個技術參考

    標簽: CMOS TTL 門電路 傳輸

    上傳時間: 2013-05-18

    上傳用戶:lon80727692

  • 可以在里面修改協議.主要是cmos---fpga--usb(68013a)中除68013a部分的程序

    可以在里面修改協議.主要是cmos---fpga--usb(68013a)中除68013a部分的程序

    標簽: 68013a cmos fpga usb

    上傳時間: 2013-08-21

    上傳用戶:半熟1994

  • 高增益低功耗恒跨導軌到軌CMOS運放設計

    基于CSMC的0.5 μmCMOS工藝,設計了一個高增益、低功耗、恒跨導軌到軌CMOS運算放大器,采用最大電流選擇電路作為輸入級,AB類結構作為輸出級。通過cadence仿真,其輸入輸出均能達到軌到軌,整個電路工作在3 V電源電壓下,靜態功耗僅為0.206 mW,驅動10pF的容性負載時,增益高達100.4 dB,單位增益帶寬約為4.2 MHz,相位裕度為63°。

    標簽: CMOS 增益 低功耗 軌到軌

    上傳時間: 2013-11-04

    上傳用戶:xlcky

  • CMOS版圖設計技巧之一

    CMOS版圖設計技巧之一

    標簽: CMOS 版圖 設計技巧

    上傳時間: 2013-11-16

    上傳用戶:leawon947

  • 定時器芯片555,556,7555,7556之關的聯系與區別

    555 定時器是一種模擬和數字功能相結合的中規模集成器件。一般用雙極性工藝制作的稱為 555,用 CMOS 工藝制作的稱為 7555,除單定時器外,還有對應的雙定時器 556/7556。555 定時器的電源電壓范圍寬,可在 4.5V~16V 工作,7555 可在 3~18V 工作,輸出驅動電流約為 200mA,因而其輸出可與 TTL、CMOS 或者模擬電路電平兼容。 555 定時器成本低,性能可靠,只需要外接幾個電阻、電容,就可以實現多諧振蕩器、單穩態觸發器及施密特觸發器等脈沖產生與變換電路。它也常作為定時器廣泛應用于儀器儀表、家用電器、電子測量及自動控制等方面。555 定時器的內部包括兩個電壓比較器,三個等值串聯電阻,一個 RS 觸發器,一個放電管 T 及功率輸出級。它提供兩個基準電壓VCC /3 和 2VCC /3 555 定時器的功能主要由兩個比較器決定。兩個比較器的輸出電壓控制 RS 觸發器和放電管的狀態。在電源與地之間加上電壓,當 5 腳懸空時,則電壓比較器 A1 的反相輸入端的電壓為 2VCC /3,A2 的同相輸入端的電壓為VCC /3。若觸發輸入端 TR 的電壓小于VCC /3,則比較器 A2 的輸出為 1,可使 RS 觸發器置 1,使輸出端 OUT=1。如果閾值輸入端 TH 的電壓大于 2VCC/3,同時 TR 端的電壓大于VCC /3,則 A1 的輸出為 1,A2 的輸出為 0,可將 RS 觸發器置 0,使輸出為 0 電平。

    標簽: 7555 7556 555 556

    上傳時間: 2013-10-15

    上傳用戶:PresidentHuang

主站蜘蛛池模板: 娄烦县| 四子王旗| 安西县| 揭西县| 福安市| 南阳市| 图木舒克市| 托克逊县| 独山县| 威海市| 稻城县| 木兰县| 汤阴县| 塘沽区| 龙泉市| 观塘区| 威海市| 巴东县| 阳城县| 洪雅县| 陕西省| 西峡县| 永修县| 普宁市| 独山县| 平利县| 定西市| 类乌齐县| 蒲城县| 县级市| 鸡东县| 景泰县| 双江| 盐亭县| 察雅县| 安庆市| 锡林郭勒盟| 阿图什市| 临朐县| 中卫市| 崇州市|