亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

VHDL常見錯誤分析

  • 用vhdl編寫的基于fpga的數字頻率計程序算法

    用vhdl編寫的基于fpga的數字頻率計程序算法

    標簽: vhdl fpga 編寫 數字頻率計

    上傳時間: 2013-09-07

    上傳用戶:chfanjiang

  • Proteus(海神)的ISIS是一款Labcenter出品的電路分析實物仿真系統

    Proteus(海神)的ISIS是一款Labcenter出品的電路分析實物仿真系統,可仿真各種電路和IC,并支持單片機,元件庫齊全,使用方便,是不可多得的專業的單片機軟件仿真系統。\r\n

    標簽: Labcenter Proteus ISIS

    上傳時間: 2013-09-22

    上傳用戶:wang0123456789

  • 系統的介紹Proteus ISIS(英國Labcenter公司開發的電路分析與實物仿真軟件。)

    系統的介紹Proteus ISIS(英國Labcenter公司開發的電路分析與實物仿真軟件。)

    標簽: Labcenter Proteus ISIS

    上傳時間: 2013-09-27

    上傳用戶:wyc199288

  • 使用單片機模擬I2C時序對24c02進行讀寫,通過proteus仿真對數據進行分析.

    使用單片機模擬I2C時序對24c02進行讀寫,通過proteus仿真對數據進行分析.\r\n\r\n有仿真圖片

    標簽: proteus 24c02 I2C 用單片機

    上傳時間: 2013-09-29

    上傳用戶:lalalal

  • proteus是labcenter公司出品的集電路分析

    proteus是labcenter公司出品的集電路分析、實物仿真系統,與keil軟件結合

    標簽: labcenter proteus 電路分析

    上傳時間: 2013-09-30

    上傳用戶:bs2005

  • US Navy VHDL Modelling Guide

      This document was developed under the Standard Hardware and Reliability Program (SHARP) TechnologyIndependent Representation of Electronic Products (TIREP) project. It is intended for use by VHSIC HardwareDescription Language (VHDL) design engineers and is offered as guidance for the development of VHDL modelswhich are compliant with the VHDL Data Item Description (DID DI-EGDS-80811) and which can be providedto manufacturing engineering personnel for the development of production data and the subsequent productionof hardware. Most VHDL modeling performed to date has been concentrated at either the component level orat the conceptual system level. The assembly and sub-assembly levels have been largely disregarded. Under theSHARP TIREP project, an attempt has been made to help close this gap. The TIREP models are based upon lowcomplexity Standard Electronic Modules (SEM) of the format A configuration. Although these modules are quitesimple, it is felt that the lessons learned offer guidance which can readily be applied to a wide range of assemblytypes and complexities.

    標簽: Modelling Guide Navy VHDL

    上傳時間: 2014-12-23

    上傳用戶:xinhaoshan2016

  • PLD Programming Using VHDL

    本文詳細討論了VHDL語句對PLD設計的影響和設計經驗,經典文章,值得仔細閱讀消化。,PLD Programming Using VHDL

    標簽: Programming Using VHDL PLD

    上傳時間: 2013-11-17

    上傳用戶:teddysha

  • VHDL,Verilog,System verilog比較

      本文簡單討論并總結了VHDL、Verilog,System verilog 這三中語言的各自特點和區別As the number of enhancements to variousHardware Description Languages (HDLs) hasincreased over the past year, so too has the complexityof determining which language is best fora particular design. Many designers and organizationsare contemplating whether they shouldswitch from one HDL to another.

    標簽: Verilog verilog System VHDL

    上傳時間: 2013-10-16

    上傳用戶:牛布牛

  • 機翼極限環振蕩仿真與計算

    機翼極限環振蕩(LCO)是典型的非線性氣動彈性問題,嚴重的會造成機翼的結構破壞。為了精確捕捉極限環振蕩初始臨界點,準確預測極限環的幅值,為機翼的設計提供準確的數據參考,本文綜合考慮了氣動與結構非線性的影響,提出了一種松耦合氣動彈性仿真方法。在子迭代過程中分別采用LUSGS雙時間推進和多步推進法交替求解氣動和結構動力學方程;一種高效的插值技術應用于耦合界面數據的映射與傳遞;采用精確動網格技術模擬氣體的非定常流動。對標準模型切尖三角翼的跨音速極限環振蕩的計算與分析,表明相比同類仿真方法,通過此方法得到結果與實驗值吻合更好;證明了結構幾何非線性與氣動非線性是誘發LCO的重要原因。耦合仿真方法保真度高,能為強非線性結構的強度設計提供重要依據。

    標簽: 極限環 振蕩仿真 計算

    上傳時間: 2013-10-22

    上傳用戶:m62383408

  • 基于小波分析的低截獲信號檢測方法研究

    在魚雷技術發展中,低截獲概率技術(LPI)的采用大大提高魚雷的作戰能力,同時也對截獲信號提出了更高的要求。本文將基于小波分析的檢測方法,具體對有效的低截獲特征信號信號進行檢測,相比于短時傅里葉變換的基礎上,采用Daubechies5小波對信號進行分解變換,證明小波分析方法的有效性及優越性。

    標簽: 小波分析 信號檢測 方法研究

    上傳時間: 2013-10-22

    上傳用戶:lht618

主站蜘蛛池模板: 四子王旗| 邻水| 砚山县| 利辛县| 高尔夫| 岳阳县| 黄平县| 崇州市| 兴城市| 米泉市| 吉林省| 施秉县| 漳平市| 武隆县| 高尔夫| 梧州市| 奉节县| 镇赉县| 台东市| 西林县| 金沙县| 莆田市| 翁源县| 石楼县| 开平市| 和平县| 定兴县| 武夷山市| 秦安县| 靖安县| 日照市| 九寨沟县| 家居| 兴和县| 宁陕县| 永平县| 商河县| 营山县| 木里| 凤城市| 清流县|