主要介紹testbench的寫法,很經典的好書
標簽: Verilog HDL
上傳時間: 2014-01-05
上傳用戶:shanxiliuxu
提出一種基于FPGA的實時視頻信號處理平臺的設計方法,該系統接收低幀率數字YCbCr 視頻信號,對接收的視頻信號進行格式和彩色空間轉換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VGA顯示器上實時顯示。整個設計使用Verilog hdl語言實現,采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進行了驗證。
標簽: FPGA 實時視頻 信號處理平臺
上傳時間: 2013-11-10
上傳用戶:sjb555
NiosII軟核處理器是Altera公司開發,基于FPGA操作平臺使用的一款高速處理器,為了適應高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口設計,使用Verilog hdl語言完成該接口設計,最后通過QuartusII軟件,給出了實驗仿真結果。
標簽: NiosII 軟核處理器 步進電機 接口設計
上傳時間: 2014-12-28
上傳用戶:jiwy
fpga
標簽: verilog wire HDL reg
上傳時間: 2013-10-11
上傳用戶:q3290766
學習FPGA的必備知識
標簽: Verilog HDL 基礎知識
上傳用戶:jyycc
設計了一種基于FPGA純硬件方式實現方向濾波的指紋圖像增強算法。設計采用寄存器傳輸級(RTL)硬件描述語言(Verilog hdl),利用時分復用和流水線處理等技術,完成了方向濾波指紋圖像增強算法在FPGA上的實現。整個系統通過了Modelsim的仿真驗證并在Terasic公司的DE2平臺上完成了硬件測試。設計共消耗了3716個邏輯單元,最高處理速度可達92.93MHz。以50MHz頻率工作時,可在0.5s以內完成一幅256×256指紋圖像的增強處理。
標簽: FPGA 方向 指紋 圖像增強算法
上傳時間: 2013-10-12
上傳用戶:攏共湖塘
數字三相鎖相環中含有大量乘法運算和三角函數運算,占用大量的硬件邏輯資源。為此,提出一種數字三相鎖相環的優化實現方案,利用乘法模塊復用和CORDIC算法實現三角函數運算,并用Verilog hdl硬件描述語言對優化前后的算法進行了編碼實現。仿真和實驗結果表明,優化后的數字三相鎖相環大大節省了FPGA的資源,并能快速、準確地鎖定相位,具有良好的性能。
標簽: FPGA 數字 三相 優化設計
上傳時間: 2013-11-15
上傳用戶:yjj631
根據突發OFDM系統的特點,提出了一種具有實用價值的OFDM幀同步方法。在經典SC算法的基礎上,提出了改進型SC算法和基于時域PN序列的改進型SC算法。對這兩種算法進行了仿真對比,仿真結果表明基于時域PN序列的SC算法能夠實現突發幀的精同步,而改進型SC算法只能實現粗同步。但是改進型SC算法更適合FPGA實現,采用Verilog hdl語言,在Quartus II上完成開發,同時給出了其在ModelSim 6.5b下的仿真結果,結果表明,方案是完全可行的。
標簽: OFDM 接收機 同步算法
上傳時間: 2013-11-12
上傳用戶:yulg
設計和實現了U盤SoC。本系統包括USB CORE和已驗證過的CPU核、Nandflash、UDC_Control等模塊,模塊間通過總線進行通信。其中USB CORE為本文設計的重點,用Verilog hdl語言實現,同時并為此設計搭建了功能完備的Modelsim仿真環境,進行了仿真驗證。
標簽: SoC U盤
上傳用戶:lgnf
介紹一款基于SOPC的TFT-LCD觸控屏控制器IP核的設計與實現。采用Verilog hdl作控制器的模塊設計,并用ModelSim仿真測試,驗證其正確性;利用嵌入式SOPC開發工具,在開發板上完成觸控屏顯示驅動及其控制模塊的系統設計,給出系統硬、軟件設計,實現TFT-LCD觸控屏彩條顯示。這款觸控屏控制器IP核具備較強的通用性和兼容性,具有一定的使用范圍和應用價值。
標簽: SOPC IP核 觸控屏控制器
上傳時間: 2013-12-24
上傳用戶:sdq_123
蟲蟲下載站版權所有 京ICP備2021023401號-1